Atmel芯片的LINUX菜鳥調試之路目標很明確:1.先直接下載官方的.Bin文件運行,看運行效果2.自己編譯官方源碼,得到.bin文件運行,看運行效果是否和官方的.bin文件一致。3.可以自行修改官方源碼,得到自己設計板子的.bin文件并運行成功。其中bootstrap對于VXworks同樣適用如果是自己做的板子,那么就直接從本文檔的第二個階段開始看即可。首先擁有一塊Atmel的開發板,開發板一般可以向廠家申請(沒有開發板也行,只要你有Atmel的任意一款,自己設計的也可以,可以運行操作系統的板子,例如9260,9200,9625,9G45,9X25等等都行,方法都一樣),此處使用的是AT91SAM9X5-EK,開發板的主CPU是AT91SAM9X25。板子是Atmel官方提供的。要調試板子需要一些對應的軟件環境。1CPU核心板可以貼SAM9G15,SAM9G25,SAM9G35,SAM9×25,SAM9X35等幾個PlIN-TO-PIN的片子,他們的管腳PCB封裝兼容2頻率CPU為400MHZ,總線133MHZ3晶振時鐘晶振12MHZ,32.768KHZ4RAM用的是1Gbit=1204/8=128MB的(DDR2)(miro 美光1.8V的MT47H64M16HR,16位的64M*16bit/8=128MB)5NAND用的是2Gbit=2048/8=256MB的FLASH(miro美光3.3V的MT29F2G08AAD,8位的)6Dataflash SPl的Dataflash是32Mbits=32/8=4MB的7EEPROM EEPROM是512Kbits是512/8=64KB的
上傳時間: 2022-07-24
上傳用戶:
開關磁阻電機(SR電機)驅動系統(SRD)是一種先進的機電一體化裝置,但是其較大的振動噪聲和轉矩脈動問題制約了SRD的廣泛應用。本文以減小SR電機振動噪聲和轉矩脈動為主題展開理論分析和實驗研究。主要內容有:由于徑向力引起的定子徑向振動是SR電機噪聲的主要根源,因此徑向力的分析和計算是研究SR電機振動噪聲的基礎。本文利用磁通管法推導出徑向力的解析表達式,定性分析了徑向力與電機結構參數等之間的關系。根據虛位移原理,推導出基于矢量磁勢的電磁力計算公式。該計算方法求解電磁力時只需進行一次磁場計算,不但減小了計算量,同時計算精度較傳統虛位移法高。利用這一計算方法,求出了實驗樣機的轉矩及徑向力的精確數值解。針對在SRD性能仿真時,傳統的非線性插值不但耗時,而且對有限元計算數據量要求高的問題,本文利用人工神經網絡強大的非線性模型辨識能力,成功進行了SR電機磁鏈反演和轉矩計算的模型訓練,最后建立了基于人工神經網絡的SR電機精確解析數學模型。因為SR電機本體結構形式的選擇問題與振動噪聲大小有著密切的關系。本文從噪聲輻射和振動幅值角度探討了SR電機主要尺寸的確定;接著從對稱性、力波階數等角度研究了SR電機相數及繞組連接方式、極數、并聯支路數的選擇問題。并對一些常用的降低電機機械噪聲的措施和方法進行了綜述。系統振動特性的研究對于減小振動噪聲十分重要。本文從振動系統的運動方程出發,導出了從激振力到振動加速度的傳遞函數和系統的自由振動解;然后利用機電類比法得出了SR電機定子系統的固有頻率以及振動振幅的解析解,定性分析了影響振動振幅的各種因素;最后利用基于能量法的有限元解法,通過建立不同的散熱筋結構形式、高度、根數以及形狀的SR電機三維有限元模型,分析得出了最有利于降噪和散熱的散熱筋結構是高度高、根數多、上窄下寬的梯形截面的周向散熱筋的結論。通過建立不同繞組裝配工藝下的SR電機三維有限元模型,分析得出了加強繞組剛度可以提高系統低階固有頻率的結論。通過比較實驗樣機的模態分析結果和運行實驗結果,證實了模態分析的有效性。仿真是計算SRD系統性能和預估電機振動的有效手段。本文在用MATLAB建立SRD系統的非線性動態仿真模型的基礎上,對SRD系統進行了穩態性能仿真、動態性能仿真以及負載突變仿真。接著利用穩態性能仿真,綜合考慮最大平均轉矩和效率這兩個優化目標,對SR電機的開關角進行了優化。最后結合由磁場有限元計算得到的徑向力數據表和穩態性能仿真,通過非線性插值得到徑向力的波形,然后對徑向力波形進行了頻譜分析,從而找到其主要的諧波分量。在電機設計階段避免徑向力波主要頻譜分量與SR電機定子的固有頻率接近而引起共振是降低SR電機噪聲的首要條件。合適的控制策略對于SR電機減振降噪是必不可少的。本文理論推導出三步換相法的時間參數取值公式。仿真證明本取值公式較原先文獻的結論在阻尼比較小時有更好的減振效果。針對SR電機運行中可能出現多個模態振形被激發出來的情況,利用數值優化法對三步換相法的時間參數進行了優化,使得減振效果整體最佳,所提的數值優化方法對兩步換相法同樣有效。在分析已有的直接瞬時轉矩控制的基礎上,針對其不足之處,提出了轉矩定頻控制取代內滯環的方法、開始重疊區域的轉矩控制方法、最佳開關角度二次優化法和時間參數優化的三步換相法等新的控制方案。動態仿真證明這些方案是切實有效的,達到了預期效果。最后在直接瞬時轉矩控制的每一次轉矩斬波都使用三步換相法,和在相關斷時刻根據實際電平靈活選用兩步或三步換相法以減小電機振動噪聲,并提出了考慮減振要求的開關頻率設計方法,最終形成了一套完整的降低振動噪聲和轉矩脈動控制策略。設計并研制了基于TMS320LF2407DSP的SR電機控制器。根據控制策略要求,選用了不對稱半橋功率電路拓撲結構;出于降低成本以及提高可靠性考慮,采用了MOSFET雙路并聯電路方案。在控制軟件中實現了本文所提出的降低SR電機振動噪聲和轉矩脈動控制策略。本文最后對實驗樣機進行了靜態轉矩的測量實驗,對比轉矩測量值與轉矩有限元計算值,驗證了磁場有限元計算的有效性。然后對實驗樣機進行了空載與負載、電流控制與轉矩控制、低速斬波與高速單波、是否采用兩步或三步換相法等一系列對比運行實驗,對比各種實驗結果,充分證實了本文所提出的降低振動噪聲和轉矩脈動控制策略的有效性。本課題組承擔了國家十·五863計劃電動汽車重大專項:“EQ6110HEV混合動力城市公交車用電機及其控制系統”(2001AA501421)。本文的研究是在該項目的資助下完成,并且本文關于電機本體結構形式、散熱筋結構和機械降噪措施等的結論已在該項目的60kW實驗樣機上得到證實。
上傳時間: 2013-07-05
上傳用戶:13081287919
本課題是國家自然科學基金重點資助項目“微型燃氣輪機一高速發電機分布式發電與能量轉換系統研究”(50437010)的部分研究內容。高速電機的體積小、功率密度大和效率高,正在成為電機領域的研究熱點之一。高速電機的主要特點有兩個:一是轉子的高速旋轉,二是定子繞組電流和鐵心中磁通的高頻率,由此決定了不同于普通電機的高速電機特有的關鍵技術。本文針對高速永磁電機的機械與電磁特性及其關鍵技術進行了深入地研究,主要包括以下內容: 首先,進行了高速永磁電機轉子的結構設計與強度分析。根據永磁體抗壓強度遠大于抗拉強度的特點,提出了一種采用整體永磁體外加非導磁高強度合金鋼護套的新型轉子結構。永磁體與護套之間采用過盈配合,用護套對永磁體施加的靜態預壓力抵消高速旋轉離心力產生的拉應力,使永磁體高速旋轉時仍承受一定的壓應力,從而保證永磁轉子的安全運行。基于彈性力學厚壁筒理論與有限元接觸理論,建立了新型高速永磁轉子應力計算模型,確定了護套和永磁體之間的過盈量,計算了永磁體和護套中的應力分布。該種轉子結構和強度計算方法已應用于高速永磁電機的樣機設計。 其次,進行了高速永磁轉子的剛度分析和磁力軸承—轉子系統的臨界轉速計算?;陔姶艌隼碚摲治隽舜帕S承支承的各向同性,利用氣隙靜態偏置磁通密度計算了磁力軸承的線性支承剛度,在對高速電機轉子結構離散化的基礎上建立了磁力軸承—轉子系統的動力學方程,采用有限元法計算了高速永磁電機轉子的臨界轉速。利用該計算方法設計的1臺采用磁力軸承的高速電機,已成功實現60000r/min的運行。 再次,進行了高速永磁電機的定子設計,提出了一種新型環形繞組結構。環型繞組線圈的下層邊放在定子鐵心的6個槽中,而上層邊分布在定子鐵心軛部外緣的24個槽中,不但增加了定子表面的通風散熱面積,使冷卻氣流直接冷卻定子繞組,更為重要的是,解決了傳統2極電機繞組端部軸向過長的難題,使轉子軸向長度大為縮短,從而增加了高速永磁電機轉子系統的剛度。 然后,采用場路耦合以及解析與實驗相結合的方法,分析計算了高速永磁電機的損耗和溫升,并對高速永磁發電機的電磁特性進行了仿真。高速電機的優點是體積小和功率密度大,然而隨之而來的缺點是單位體積的損耗大,以及因散熱面積小造成的散熱困難。損耗和溫升的準確計算對高速電機的安全運行至關重要。為了準確計算高速電機的高頻鐵耗,對定子鐵心所采用的各向異性冷軋電工鋼片制作的試件,進行了不同頻率和不同軋制方向的導磁性能和損耗系數測定。然后采用場路耦合的方法,分析計算了高速電機的定子鐵耗和銅耗、轉子護套和永磁體內的高頻附加損耗以及轉子表面的風磨損耗。在損耗分析的基礎上,計算了高速電機的溫升。最后,設計制造了一臺額定轉速為60000r/min的高速永磁電機試驗樣機,并進行了初步的試驗研究。測量了電機在不同轉速下空載運行時的定、轉子溫升及定子繞組的反電動勢波形。通過與仿真結果的對比,部分驗證了高速永磁電機理論分析和設計方法的正確性。在此基礎上,提出一種高速永磁電機的改進設計方案,為進一步的研究工作打下了基礎。
上傳時間: 2013-04-24
上傳用戶:woshiayin
燃料電池電動汽車DC/DC變換器的諸如工作電壓、電流、效率、體積、重量、溫度這些參數指標中溫度參數是一個尤為重要的參數。如何對DC/DC變換器內部多點溫度參數進行實時監測從而為DC/DC變換器提供可靠的溫度參數就成為本課題的直接來源和選題依據。 USB總線具有即插即用、使用方便、易于擴展以及抗干擾能力強等其它總線無法比擬的優點。如今USB已經成為PC上的標準接口,并迅速占領了計算機中、低速外設的市場。而且隨著計算機功能的不斷強大,虛擬儀器技術也在不斷發展。它代表了測量與控制技術的未來發展方向。本課題的研究目的就是希望將USB總線技術和虛擬儀器技術應用到測量系統中,充分利用實驗室現有的資源,設計一個基于USB總線和LabVIEW的多路溫度測試儀。 在了解DC/DC變換器內部主電路的拓撲結構的基礎上,考慮測試系統抗干擾技術,選用擴展了USB功能的微控制器芯片STM32F103和高精度溫度傳感器PT1000完成了基于恒流源的多通道溫度檢測電路原理圖與印刷電路板設計。在學習USB協議和電子芯片數據手冊的基礎上編寫了測試儀的下位機固件程序。通過LabVIEW中的NI—VISA開發驅動程序實現上位機與USB設備的通信功能。在LabVIEW虛擬儀器軟件開發平臺中編寫用戶界面并建立合理的報表生成系統,有效存儲數據提供用戶查詢。 直接在LabVIEW環境下通過NI—VISA開發能驅動用戶USB系統應用程序,完全避開了以前開發USB驅動程序的復雜性,大大縮短了開發周期,節省了開發成本。設計完畢后對系統進行了軟硬件聯調,通道標定和現場試驗,并進行了精度分析。實驗結果表明課題在這一研究過程中取得了預期的良好結果。
上傳時間: 2013-06-07
上傳用戶:kennyplds
由于電動助力轉向(EPS)系統具有高性能、高效率、低成本、節能環保等優點,隨著汽車電子技術的發展,電動助力轉向技術逐漸取代傳統的液壓助力轉向(HPS),成為轉向助力技術的主流。 @@ 本文在詳細了解EPS系統性能要求和工作原理的基礎上,對各種已有的EPS助力電機進行了總結和比較。對比結果表明,無刷直流電機(BLDC)憑借其顯著的優點,成為EPS助力電機的較優選擇。 @@ 無刷直流電機作為一種由電動機本體和驅動器組成的機電一體化產品,與傳統的直流電機一樣,具有良好的起動和調速性能,并且由于用電子換向取代了機械換向,不存在傳統直流電機的換向火花和機械噪聲,在許多性能要求比較高的場合已得到普遍應用。隨著電力電子技術、計算機技術的發展,其應用范圍還在進一步擴展。然而,BLDC電機作為EPS系統的助力電機也并非全無缺點。永磁電機中固有的齒槽轉矩的存在,以及由于采用120°換向工作模式造成的轉矩波動,都會嚴重影響EPS系統的操控性能。 @@ 本課題針對無刷直流電機在汽車電動助力轉向系統中的應用,根據EPS系統對助力電機的要求,設計了一臺轉向助力用永磁無刷直流電動機,并使用有限元方法對電機性能進行了分析。為了反映參數變化對電機性能的影響,從而為電機的設計提供指導,我們還用場路耦合的解析算法對電機性能進行了分析。在分析結果的基礎上,對永磁電機中的齒槽轉矩進行了研究,并針對樣機提出了齒槽轉矩的削弱方法,然后使用三維有限元的方式對所提出的方法進行了仿真驗證。 @@ 根據EPS系統的工作原理,探討了助力電機的控制策略,并設計了帶傳感器的無刷直流電機的控制系統。分別完成控制系統硬件和軟件的設計,并進行了相關實驗,結果表明基本達到了設計的目標。 @@關鍵詞:EPS、無刷直流電機、電機設計與優化、有限元、控制器設計
上傳時間: 2013-07-29
上傳用戶:cx111111
隨著計算機網絡與嵌入式控制技術的迅速發展,作為傳統運輸行業的鐵路系統對此也有了新的要求,列車通信網絡應運而生。經過多年的發展,國際電工委員會(IEC)為了規范列車通信網絡,于1999年通過了IEC61375-1標準。該標準將列車通信網絡分為兩條總線:絞線式列車總線(WTB)和多功能車輛總線(MVB)。MVB是一個標準通信介質,為掛在其上的設備傳輸和交換數據。而多功能車輛總線控制器(MVBC)是MVB與MVB實際物理層之間的接口,其主要實現MVB數據鏈路層的功能。由于該項關鍵技術仍被國外公司壟斷,因此開發具有自主知識產權的MVBC迫在眉睫。 鑒于上述原因,本文深入研究了IEC61375-1標準。根據MVBC的技術特點,本文提出了使用FPGA來實現其具體功能的方案。掛在MVB總線上的設備分為五類,他們的功能各不相同。而支持4類設備的MVBC具有設備狀態、過程數據、消息數據通信和總線管理功能,并且兼容2類和3類設備。本文的目的就是用FPGA實現支持4類設備的MVBC。 本文采用自頂向下的設計方法。整個MVBC主要劃分為:編碼模塊、譯碼模塊、冗余控制模塊、報文分析單元、通信存儲控制器、主控制單元、地址邏輯模塊。在整個開發流程中,使用Xilinx的ISE集成開發環境。使用Verilog HDL硬件描述語言對上述各個模塊進行RTL級描述,并用Synplify Pro進行綜合。最后,在ModelSim中對各個模塊進行了布線后仿真和驗證。 在實驗室條件下,通過嚴格的仿真驗證后,其結果證明了本文設計的模塊達到了IEC61375-1標準的要求。因此,用FPGA實現MVBC這一方案具有可操作性。 關鍵詞:列車通信網;多功能車輛總線;多功能車輛總線控制器;現場可編程門陣列
上傳時間: 2013-07-18
上傳用戶:wxhwjf
隨著通信技術的發展,視頻傳輸系統因具有方便、實時、準確等特點已成為現代工業管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強、傳輸距離等優點越來越受人們的關注。本論文以FPGA為核心芯片,結合數字化技術和時分復用技術,提出了一種無壓縮多路數字視頻光纖傳輸系統設計方案,并詳細分析方案的設計過程。 系統分A/D轉換、D/A轉換和FPGA數據處理三大模塊化進行設計,FPGA數據處理模塊實現了程序的配置下載、IO口的控制功能、各時鐘分頻、鎖相功能和多路數字信號的復接解復接仿真,同時完成了視頻信號的A/D轉換和數字視頻信號的D/A轉換功能,最終實現了八路視頻信號在一根光纖上實時傳輸的功能。接收視頻圖像輪廓清晰、沒有不規則的閃爍、沒有波浪狀等條紋或橫條出現,基本滿足視頻監控系統的圖像質量指標要求。各路視頻信號的輸入輸出電接口、阻抗和收發光接口均符合國家標準,系統具高集成度、靈活性等特點,能廣泛應用于各場合的視頻監控系統和安全防范系統中。 關鍵詞:FPGA,光纖傳輸,視頻信號
上傳時間: 2013-06-05
上傳用戶:zxh1986123
在數字電視系統中,MPEG-2編碼復用器是系統傳輸的核心環節,所有的節目、數據以及各種增值服務都是通過復用打包成傳輸流傳輸出去。目前,只有少數公司掌握復用器的核心算法技術,能夠采用MPEG-2可變碼率統計復用方法提高帶寬利用率,保證高質量圖像傳輸。由于目前正處廣播電視全面向數字化過渡期間,市場潛力巨大,因此對復用器的研究開發非常重要。本文針對復用器及其接口技術進行研究并設計出成形產品。 文中首先對MPEG-2標準及NIOS Ⅱ軟核進行分析。重點研究了復用器中的部分關鍵技術:PSI信息提取及重構算法、PID映射方法、PCR校正及CRC校驗算法,給出了實現方法,并通過了硬件驗證。然后對復用器中主要用到的AsI接口和DS3接口進行了分析與研究,給出了設計方法,并通過了硬件驗證。 本文的主要工作如下: ●首先對復用器整體功能進行詳細分析,并劃分軟硬件各自需要完成的功能。給出復用器的整體方案以及ASI接口和DS3接口設計方案。 ●在FPGA上采用c語言實現了PSI信息提取與重構算法。 ●給出了實現快速的PID映射方法,并根據FPGA特點給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩定性。 ●采用Verilog設計了SI信息提取與重構的硬件平臺,并用c語言實現了SDT表的提取與重構算法,在FPGA中成功實現了動態分配內存空間。 ●在FPGA上實現了.ASI接口,主要分析了位同步的實現過程,實現了一種新的快速實現字節同步的設計。 ●在FPGA上實現了DS3接口,提出并實現了一種兼容式DS3接口設計。并對幀同步設計進行改進。 ●完成部分PCB版圖設計,并進行調試監測。 本復用器設計最大特點是將軟件設計和硬件設計進行合理劃分,硬件平臺及接口采用Verilog語言實現,PSI信息算法主要采用c語言實現。這種軟硬件的劃分使系統設計更加靈活,且軟件設計與硬件設計可同時進行,極大的提高了工作效率。 整個項目設計采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設計平臺下設計實現。根據此方案已經開發出兩臺帶有ASI和DS3接口的數字電視TS流復用器,經測試達到了預期的性能和技術指標。
上傳時間: 2013-08-03
上傳用戶:gdgzhym
在團簇與激光相互作用的研究中和在團簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進行脈沖化與時序同步,同時用于測量作用產物的探測系統如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實驗中,需要用到符合要求的多路脈沖時序信號控制器,而且要求各脈沖序列的周期、占空比、重復頻率等方便可調。為此,本論文基于FPGA設計完成了一款多路脈沖時序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設計出了一款可以同時輸出8路脈沖序列、各脈沖序列之間具有可調高精度延遲、可調脈沖寬度及占空比等。論文討論了FPGA芯片結構及開發流程,著重討論了較高頻率脈沖電路的可編程實現方法,以及如何利用VHDL語言實現硬件電路軟件化設計的技巧與方法,給出了整個系統設計的原理與實現。討論了高精密電源的PWM技術原理及實現,并由此設計了FPGA所需電源系統。給出了配置電路設計、數據通信及接口電路的實現。開發了上層控制軟件來控制各路脈沖時序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達到10ns,最大寬度可達到us甚至ms量級。可以同時提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時間可調,調節步長為5ns。
上傳時間: 2013-06-15
上傳用戶:ZJX5201314
本文著重研究了多路數字節目復用器中的對多路預處理TS流復用的原理和基于FPGA的實現方法。首先論述了關于數字電視系統的一些基本概念,介紹了MPEG-2/DVB標準以及數字電視節目專用信息(PSI),并結合多路數字節目復用的基本原理提出了一套基于FPGA的設計方案。通過對復用器輸入部分、復用控制邏輯和PCR校正等一系列模塊的設計及仿真驗證,達到了設計的要求,取得了一定的研究成果。
上傳時間: 2013-06-09
上傳用戶:bugtamor