本文對基于ARM的可編程控制器進行了研究。本文研制的可編程控制器配置簡單,擴展方便,抗干擾能力強,可靠性高。能夠采集4~20mA/0~5V的模擬量以及12路開關(guān)量;輸出1路-10~+10V、4路0~5V與2路0~20mA的模擬量以及8路開關(guān)量;能夠采集6路溫度信號:可以應(yīng)用于開關(guān)量的邏輯控制;能實現(xiàn)簡單的PID控制:并配有RS232串行通信接口以及CAN總線通信接口,能滿足基本工業(yè)控制的要求。
上傳時間: 2013-04-24
上傳用戶:LSPSL
以嵌入式微處理器和嵌入式操作系統(tǒng)為核心的嵌入式技術(shù),已在很多領(lǐng)域得到了廣泛的應(yīng)用。由于互聯(lián)網(wǎng)的應(yīng)用日益普及,信息共享的程度不斷提高,傳統(tǒng)的串行通訊和并行通訊方式的缺點日益凸出,嵌入式設(shè)備的網(wǎng)絡(luò)化已經(jīng)成為網(wǎng)絡(luò)發(fā)展的必然趨勢。Forrester Research的研究顯示,到2010年,將有95%的連網(wǎng)設(shè)備不再是傳統(tǒng)的計算機,而是帶網(wǎng)絡(luò)功能的嵌入式系統(tǒng)。 本文根據(jù)在PC104系統(tǒng)下實現(xiàn)網(wǎng)絡(luò)通信功能的成功案例,構(gòu)建了基于ARM7微處理器和uCLinux操作系統(tǒng)的實驗平臺,完成了網(wǎng)絡(luò)接口設(shè)計,并實現(xiàn)了嵌入式系統(tǒng)的網(wǎng)絡(luò)通信功能。 本文采用PHILIPS公司的LPC2210微控制器作為主控芯片,采用高度集成的以太網(wǎng)芯片RTL8019AS作為網(wǎng)絡(luò)接口。選擇Linux操作系統(tǒng)進行裁剪和移植,分析并實現(xiàn)了嵌入式TCP/IP協(xié)議棧。編寫了底層網(wǎng)絡(luò)驅(qū)動程序,實現(xiàn)了嵌入式硬件平臺和PCLinux系統(tǒng)之間的基于網(wǎng)絡(luò)的數(shù)據(jù)傳輸;同時實現(xiàn)了嵌入式系統(tǒng)同WindowsXP系統(tǒng)之間的基于網(wǎng)絡(luò)的數(shù)據(jù)傳輸;通過對比實驗,對網(wǎng)絡(luò)數(shù)據(jù)傳輸協(xié)議和算法進行了研究和優(yōu)化,完善了ARM嵌入式系統(tǒng)的網(wǎng)絡(luò)功能。 大量的數(shù)據(jù)傳輸及可靠性測試實驗表明,本文所設(shè)計的嵌入式系統(tǒng)網(wǎng)絡(luò)功能在可靠性、可用性及操作方便性方面都達到了預(yù)期的目標(biāo),具有實際的應(yīng)用價值!
標(biāo)簽: ARM 嵌入式系統(tǒng) 網(wǎng)絡(luò)傳輸
上傳時間: 2013-07-19
上傳用戶:zzy7826
近年來,伴隨著PC及微處理器的迅速發(fā)展、軟件資源的豐富,嵌入式系統(tǒng)成為研究與應(yīng)用的熱點。嵌入式系統(tǒng)是一種面向具體應(yīng)用的將底層硬件、實時操作系統(tǒng)和應(yīng)用軟件相結(jié)合的專用計算機系統(tǒng)。其廣泛應(yīng)用于控制領(lǐng)域、消費電子產(chǎn)品等行業(yè),己成為現(xiàn)代電子領(lǐng)域的重要研究方向之一。 本文結(jié)合課題實際需要與當(dāng)前的控制器發(fā)展趨勢,構(gòu)建和開發(fā)基于ARM和μC/OS-Ⅱ?qū)崟r操作系統(tǒng)的嵌入式通用控制器應(yīng)用平臺.在分析ARM內(nèi)核處理器的基礎(chǔ)上,自主開發(fā)以PHILIPS公司LPC2880芯片為核心的嵌入式通用控制器的硬件平臺。根據(jù)嵌入式控制器的實際應(yīng)用要求設(shè)計了相應(yīng)的應(yīng)用模塊,主要包括:串口模塊、存儲器擴展模塊、液晶顯示和鍵盤模塊等。并完成了各個功能模塊的接口函數(shù),創(chuàng)建了應(yīng)用函數(shù)庫,為后面的代碼應(yīng)用和移植提供了方便。在對電機驅(qū)動控制原理的學(xué)習(xí)掌握基礎(chǔ)上,開發(fā)出基于L297/L298芯片的步進電機驅(qū)動器及基于LMD18200芯片的伺服電機驅(qū)動器。為實現(xiàn)控制器與PC機的通訊,確定了USB2.0通訊接口作為主要通訊方式,詳細分析了通用串行總線的軟硬件特點,根據(jù)LPC2880芯片特點實現(xiàn)嵌入式USB主機模式的通訊方式,并給出了它和主控制器的連線原理圖以及USB主機的系統(tǒng)軟件框架。 嵌入式實時操作系統(tǒng)是嵌入式系統(tǒng)應(yīng)用軟件開發(fā)的支撐平臺,通過對現(xiàn)在常用的幾種嵌入式操作系統(tǒng)的綜合比較,選擇μC/OS-Ⅱ作為本系統(tǒng)的RTOS。詳細分析了μC/OS-Ⅱ內(nèi)核工作原理,改進了中斷和時鐘處理的不足。成功的將μC/OS-Ⅱ系統(tǒng)移植到ARM微處理器中,并通過相應(yīng)的開發(fā)工具,對移植系統(tǒng)進行模擬調(diào)試和功能測試。結(jié)果表明,設(shè)計的嵌入式通用控制器平臺基本達到預(yù)期目標(biāo).
標(biāo)簽: ARM 嵌入式工業(yè) 制器設(shè)計
上傳時間: 2013-04-24
上傳用戶:天涯
本文對TCN中的MVB技術(shù)進行了研究,并在深入了解MVB的通信機制的基礎(chǔ)上,提出了采用FPGA替代MVB控制器專用芯片的解決方法。根據(jù)TCN協(xié)議,連接在MVB上的設(shè)備可以分為5類,其中1類設(shè)備可以在不需要CPU的基礎(chǔ)上實現(xiàn)自動通信,最為常用。本設(shè)計的目的就是采用FPGA替代MVB1類設(shè)備控制器。 文章采用自頂向下的模塊化設(shè)計方法,根據(jù)MVB1類設(shè)備控制器要實現(xiàn)的功能,將設(shè)計劃分為3個模塊:發(fā)送模塊、接收模塊和MVB1類模式控制模塊。其中發(fā)送模塊又劃分為位控制單元、CRC生成單元、FIFO單元和曼徹斯特編碼單元等。接收模塊又劃分為幀起始檢測單元、時鐘恢復(fù)單元、幀分界符檢測單元、數(shù)據(jù)譯碼單元、CRC校驗單元、譯碼控制單元和長度錯誤檢測單元等。MVB1類模式控制模塊又劃分為報文錯誤處理單元、主幀寄存器單元、TM控制單元和主控單元等。上述各模塊的RTL級設(shè)計都是采用硬件描述語言Verilog實現(xiàn)的。
標(biāo)簽: MVB1 FPGA 設(shè)備 控制器
上傳時間: 2013-07-21
上傳用戶:dengzb84
偏振模色散(PMD)是限制光通信系統(tǒng)向高速率和大容量擴展的主要障礙,尤其是160Gb/s光傳輸系統(tǒng)中,由PMD引起的脈沖畸變現(xiàn)象更加嚴重。為了克服PMD帶來的危害,國內(nèi)外已經(jīng)開始了對PMD補償?shù)难芯俊5悄壳暗难a償系統(tǒng)復(fù)雜、成本高且補償效果不理想,因此采用前向糾錯(FEC)和偏振擾偏器配合抑制PMD的方法,可以實現(xiàn)低成本的PMD補償。 在實驗中將擾偏器連入光時分復(fù)用系統(tǒng),通過觀察其工作前后的脈沖波形,發(fā)現(xiàn)擾偏器的應(yīng)用改善了系統(tǒng)的性能。隨著系統(tǒng)速率的提高,對擾偏器速率的要求也隨之提高,目前市場上擾偏器的速率無法滿足160Gb/s光傳輸系統(tǒng)要求。通過對偏振擾偏器原理的分析,決定采用高速控制電路驅(qū)動偏振控制器的方法來實現(xiàn)高速擾偏器的設(shè)計。擾偏器采用鈮酸鋰偏振控制器,其響應(yīng)時間小于100ns,是目前偏振控制器能夠達到的最高速率,但是將其用于160Gb/s高速光通信系統(tǒng)擾偏時,這個速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補鈮酸鋰偏振控制器速率低的問題。通過對幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產(chǎn)生隨機數(shù)據(jù),F(xiàn)PGA芯片具有豐富的I/O引腳,工作頻率高,可以實現(xiàn)大量數(shù)據(jù)的快速并行輸出。這樣的方案可以充分發(fā)揮DSP和FPGA各自的優(yōu)勢。另外對數(shù)模轉(zhuǎn)換芯片也要求響應(yīng)速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設(shè)計。在QuartusⅡ集成環(huán)境中進行FPGA的開發(fā),使用VHDL語言和原理圖輸入法進行電路設(shè)計。 本文設(shè)計的偏振擾偏器在高速控制電路的驅(qū)動下,可以實現(xiàn)大量的數(shù)據(jù)處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應(yīng)用于160Gb/s光通信系統(tǒng)中進行PMD補償。
上傳時間: 2013-04-24
上傳用戶:suxuan110425
本文對基于DSP和FPGA運動控制器的設(shè)計進行了研究。主要內(nèi)容如下: (1)深入研究國內(nèi)外運動控制技術(shù)的發(fā)展現(xiàn)狀和前景。 (2)規(guī)劃運動控制器的硬件和軟件整體研發(fā)方案。 (3)對運動控制器的各個功能模塊進行硬件設(shè)計。 (4)對運動控制算法和數(shù)字濾波算法進行設(shè)計,編寫控制軟件。 (5)對運動控制系統(tǒng)的性能進行分析和訪真,調(diào)節(jié)控制器參數(shù),使運動控制系統(tǒng)具有較好的靜態(tài)特性和動態(tài)特性。 (6)構(gòu)建實驗系統(tǒng),編寫人機界面軟件,驗證運動控制器的性能。
上傳時間: 2013-06-13
上傳用戶:haobin315
在直流電氣傳動系統(tǒng)中使用的可控直流電源大部分是晶閘管相控整流電源,而晶閘管觸發(fā)脈沖形成單元是晶閘管相控整流系統(tǒng)的重要組成部分.該設(shè)計采用現(xiàn)場可編程門陣列控制實現(xiàn)了晶閘管觸發(fā)器的數(shù)字化,與傳統(tǒng)的晶閘管觸發(fā)控制器相比有脈沖對稱度好等許多優(yōu)點,具有廣闊的應(yīng)用前景.該論文首先系統(tǒng)分析了晶閘管觸發(fā)器的各種性能指標(biāo),并對常見的觸發(fā)器進行了分類.通過分析不同類型觸發(fā)器的優(yōu)缺點,最終確定采用三相同步的絕對觸發(fā)方式,這種方式在控制器內(nèi)部資源允許的前提下,在外圍電路很少的情況下就能實現(xiàn)高性能控制,簡化了系統(tǒng)設(shè)計.其次,對開發(fā)硬件和軟件以及編程語言進行了介紹.另外,詳細闡述了采用現(xiàn)場可編程門陣列EPFl0K10器件實現(xiàn)具有相序自適應(yīng)、缺相保護等功能的晶閘管觸發(fā)器的軟硬件設(shè)計.最后,使用自主開發(fā)的觸發(fā)器構(gòu)成一套三相全控橋整流設(shè)備,并給出了實驗結(jié)果和波形分析.試驗結(jié)果表明,該論文設(shè)計的基于FPGA/CPLD的晶閘管智能觸發(fā)控制器能夠滿足一般工業(yè)控制要求,達到了預(yù)期的目的.
上傳時間: 2013-04-24
上傳用戶:baitouyu
大規(guī)模可編程邏輯器件CPLD和FPGA是當(dāng)今應(yīng)用最廣泛的兩類可編程專用集成電路(ASIC),電子設(shè)計工程師用它可以在辦公室或?qū)嶒炇依镌O(shè)計出所需的專用集成電路,從而大大縮短了產(chǎn)品上市時間,降低了開發(fā)成本.此外,可編程邏輯器件還具有靜態(tài)可重復(fù)編程和動態(tài)系統(tǒng)重構(gòu)的特性,使得硬件的功能可以象軟件一樣通過編程來修改,這樣就極大地提高了電子系統(tǒng)設(shè)計的靈活性和通用性.該設(shè)計完成了在一片可編程邏輯器件上開發(fā)簡易計算機的設(shè)計任務(wù),將單片機與單片機外圍電路集成化,能夠輸入指令、執(zhí)行指令、輸出結(jié)果,具有在電子系統(tǒng)中應(yīng)用的普遍意義,另外,也可以用于計算機組成原理的教學(xué)試驗.該文第一章簡要介紹了可編程ASIC和EDA技術(shù)的歷史、現(xiàn)狀、未來并對本課題作了簡要陳述.第二章在芯片設(shè)計的兩種輸入法即原理圖輸入法和HDL輸入法之間做出比較,決定選用HDL輸入法.第三章描述了具體的設(shè)計過程和設(shè)計手段,首先將簡易計算機劃分為運算器、CPU控制器、存儲器、鍵盤接口和顯示接口以及系統(tǒng)控制器,然后再往下分為下層子模塊.輸入法的語言使用的是Verilog HDL,鑒于篇幅所限,源代碼部分不在論文之中.第四章對設(shè)計的綜合與實現(xiàn)做了總結(jié),給出了時序仿真波形圖.該文針對FPGA和RISC這兩大課題,對RISC在FPGA上的實現(xiàn)進行了初淺的探索與嘗試.從計算機體系結(jié)構(gòu)入手,剖析了精簡指令集計算機的原理,通過該設(shè)計的實踐對ASIC和EDA的設(shè)計潛力有了更進一步的領(lǐng)悟.
上傳時間: 2013-05-21
上傳用戶:hewenzhi
本文將EDA技術(shù)與傳統(tǒng)的控制理論相結(jié)合,研制了一種全新的基于FPGA技術(shù)之上的PID和模糊控制器,并加以優(yōu)化后應(yīng)用于FESTO液位控制系統(tǒng)上.該控制器基于PLD組成的系統(tǒng),很自然地避開CPU的程序跑飛、死循環(huán)、復(fù)位不可靠等缺點,最大程度的提高設(shè)計效率和系統(tǒng)的可靠性;同時相對于傳統(tǒng)的硬件控制器而言,它的高集成度所需較少外圍電路,降低設(shè)計成本,為控制器地實現(xiàn)提供了一種新方案.此外,本文的模糊控制器對傳統(tǒng)規(guī)則表進行改進,在被控量接近穩(wěn)態(tài)值時規(guī)則表部分自適應(yīng)于具體的期望值,消除了穩(wěn)態(tài)值附近的震蕩,大大提高了系統(tǒng)的穩(wěn)定性.
上傳時間: 2013-06-21
上傳用戶:my867513184
隨著星載電子系統(tǒng)復(fù)雜度、小型化需求的提高,SoC已經(jīng)成為應(yīng)對未來星載電子系統(tǒng)設(shè)計需求的解決途徑。為了簡化設(shè)計流程并且提高部件的可重用性,在目前的SoC設(shè)計中引入了稱之為平臺的體系結(jié)構(gòu)模板,用它來描述采用已有的標(biāo)準(zhǔn)核來開發(fā)SoC的方法。在星載電子系統(tǒng)中常用部件的分類設(shè)計,最終建立一個包括多種功能部件,互連部件和處理部件的設(shè)計平臺,從而有效的提高星載電子系統(tǒng)的設(shè)計能力。在當(dāng)前NASA和ESA的空間應(yīng)用中,PCI總線廣泛作為背板總線和局部總線,有鑒于此,本研究選擇PCI總線作為星載電子系統(tǒng)設(shè)計平臺要提供的一個互連部件對其進行設(shè)計。 針對這一需求,本論文采用自項向下的設(shè)計方法對PCI總線從設(shè)備控制器的設(shè)計與實現(xiàn)進行了研究,對PCI總線協(xié)議做了深刻的分析,完成了PCI總線目標(biāo)設(shè)備控制器的設(shè)計,采用Verilog HDL對其進行了RTL級的描述。 在該課題的研究中,采用了目前集成電路設(shè)計中常見的自頂向下設(shè)計方法,使用硬件描述語言Verilog HDL對其進行描述,重點分析了PCI總線設(shè)備控制器的設(shè)計。以PCI總線協(xié)議的分析和理解為基礎(chǔ),對PCI總線設(shè)備控制器進行了功能分析和結(jié)構(gòu)劃分。根據(jù)PCI總線設(shè)備控制器的功能和結(jié)構(gòu)劃分,對PCI總線目標(biāo)設(shè)備控制器的設(shè)計思路和各個子模塊電路的設(shè)計和實現(xiàn)進行了詳細的分析闡述,并且通過編寫測試激勵程序完成了功能仿真。應(yīng)用FPGA作為物理驗證和實現(xiàn)載體,進行了面向FPGA的電路綜合,進行了布局布線后的時序仿真,證明所實現(xiàn)的PCI目標(biāo)設(shè)備控制器符合基本功能要求,在以上基礎(chǔ)上完成了PCI目標(biāo)設(shè)備控制器的FPGA實現(xiàn)。通過這整個論文的工作,按照設(shè)計、仿真、綜合驗證及布局布線的步驟,完成了PCI總線目標(biāo)設(shè)備控制器IP軟核的設(shè)計。
標(biāo)簽: FPGA PCI 設(shè)備 控制器
上傳時間: 2013-06-07
上傳用戶:tccc
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1