飛思卡爾攝像頭采集程序
上傳時間: 2013-12-20
上傳用戶:woshiayin
飛思卡爾S12處理器培訓(xùn)講義 In this LAB, we will: Get familiar with CodeWarrior 4.7 IDE; How to work with project wizard; Light the LEDs
標(biāo)簽: S12 飛思卡爾 處理器 培訓(xùn)講義
上傳時間: 2013-11-13
上傳用戶:LIKE
電子發(fā)燒友網(wǎng)為大家?guī)砹孙w思卡爾Kinetis JTAG寫入器的安裝與使用
標(biāo)簽: Kinetis JTAG 飛思卡爾 寫入器
上傳時間: 2013-11-14
上傳用戶:aa7821634
過去,RF功率的性能完全取決于線性效率。如今,開發(fā)者遇到更加復(fù)雜的挑戰(zhàn):需要滿足多種標(biāo)準(zhǔn)、信號變化和嚴(yán)格的帶寬要求等。針對這一問題,飛思卡爾半導(dǎo)體(NYSE:FSL)日前推出新型硅片RF LDMOS功率晶體管Airfast RF功率解決方案,將性能和能效提升至新的高度。飛思卡爾通過新的產(chǎn)品系列解決了這種模式轉(zhuǎn)變帶來的問題,該產(chǎn)品系列基于一種更加全面、完整的系統(tǒng)級RF功率技術(shù)方法。
上傳時間: 2013-11-25
上傳用戶:drink!
在一這期中,我們擴(kuò)大了討論的範(fàn)圍,涵蓋了在飛思卡爾產(chǎn)品系列中采用的多種技術(shù),包括8位微控制器(MCU)、32位ColdFire控制器、我們曾獲大獎的16位數(shù)字信號控制器(DSC)及ZigBee® 無線技術(shù)等。此外,我們還增加了一個來自設(shè)計聯(lián)盟合作伙伴的內(nèi)容,以及飛思卡爾客戶如何用我們的產(chǎn)品和服務(wù)取得成功的實例。
上傳時間: 2013-10-17
上傳用戶:1234xhb
飛思卡爾智能車的舵機(jī)測試程序 #include <hidef.h> /* common defines and macros */#include <MC9S12XS128.h> /* derivative information */#pragma LINK_INFO DERIVATIVE "mc9s12xs128" void SetBusCLK_16M(void) { CLKSEL=0X00; PLLCTL_PLLON=1; //鎖相環(huán)電路允許位 SYNR=0x00 | 0x01; //SYNR=1 REFDV=0x80 | 0x01; POSTDIV=0x00; _asm(nop); _asm(nop); while(!(CRGFLG_LOCK==1)); CLKSEL_PLLSEL =1; } void PWM_01(void) { //舵機(jī)初始化 PWMCTL_CON01=1; //0和1聯(lián)合成16位PWM; PWMCAE_CAE1=0; //選擇輸出模式為左對齊輸出模式 PWMCNT01 = 0; //計數(shù)器清零; PWMPOL_PPOL1=1; //先輸出高電平,計數(shù)到DTY時,反轉(zhuǎn)電平 PWMPRCLK = 0X40; //clockA 不分頻,clockA=busclock=16MHz;CLK B 16分頻:1Mhz PWMSCLA = 0x08; //對clock SA 16分頻,pwm clock=clockA/16=1MHz; PWMCLK_PCLK1 = 1; //選擇clock SA做時鐘源 PWMPER01 = 20000; //周期20ms; 50Hz; PWMDTY01 = 1500; //高電平時間為1.5ms; PWME_PWME1 = 1;
上傳時間: 2013-11-04
上傳用戶:狗日的日子
賽靈思spartan6系列FPGA片內(nèi)資源設(shè)計指導(dǎo)
標(biāo)簽: spartan6 FPGA 賽靈思 資源
上傳時間: 2013-10-16
上傳用戶:wang0123456789
飛思卡爾的PCB布局布線應(yīng)用筆記,很值得學(xué)習(xí)的
標(biāo)簽: PCB 飛思卡爾 布局布線 應(yīng)用筆記
上傳時間: 2013-10-21
上傳用戶:aa7821634
深入剖析賽靈思(Xilinx)All Programmable三大創(chuàng)新器件:賽靈思在 28nm 節(jié)點上推出的多種新技術(shù)為客戶帶來了重大的超前價值,并使賽靈思領(lǐng)先競爭對手整整一代。賽靈思并不是簡單地將現(xiàn)有的 FPGA 架構(gòu)遷移到新的技術(shù)節(jié)點上,而是力求引領(lǐng)多種 FPGA 創(chuàng)新,并率先推出了 All Programmable 3D IC 和 SoC。 今天推出的 All Programmable 產(chǎn)品采用了各種形式的可編程技術(shù),包括可編程硬件和軟件、數(shù)字信號和模擬混合信號(AMS)、單晶片和多片 3D IC 方案(圖 1)。有了這些全新的 All Programmable 器件,設(shè)計團(tuán)隊就能進(jìn)一步提升可編程系統(tǒng)的集成度,提高整體系統(tǒng)性能,降低 BOM 成本,并以更快的速度向市場推出更具創(chuàng)新性的智能產(chǎn)品。
標(biāo)簽: Programmable Xilinx All 賽靈思
上傳時間: 2013-10-29
上傳用戶:1427796291
全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析:賽靈思的最新7系列FPGA芯片包括3個子系列,Artix-7、 Kintex-7和Virtex-7。在介紹芯片之前,先看看三個子系列芯片的介紹表,如下表1所示: 表1 全新Xilinx FPGA 7系列子系列介紹表 (1) Artix-7 FPGA系列——業(yè)界最低功耗和最低成本 通過表1我們不難得出以下結(jié)論: 與上一代 FPGA相比,其功耗降低了50%,成本削減了35%,性能提高30%,占用面積縮減了50%,賽靈思FPGA芯片在升級中,功耗和性能平衡得非常好。
標(biāo)簽: Xilinx FPGA 賽靈思 系列芯片
上傳時間: 2013-12-20
上傳用戶:dongbaobao
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1