亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

降壓太陽能

  • 電梯系統中超級電容儲能的研究.rar

    電梯在垂直升降的過程中,由于功率變化范圍很大,節能潛力巨大。本文主要工作在于結合電梯系統的特點,對超級電容儲能系統中超級電容容量需求及其他相關參數的設置進行詳細討論。也對與之配套的雙向DC/DC變換器進行研究。 本文在研究了電梯系統的結構和運行特點的基礎上,對其運行過程中能量狀態的變化進行了詳細分析,得到了儲能裝置中超級電容器容量的計算方法,并在此基礎上,根據超級電容器容量需求與系統前級雙向整流器功率的關系,提出了一套簡單有效的能量管理方案,減少了儲能裝置中超級電容器的容量需求。并且對于超級電容容量設置給出了一般的原則。 儲能裝置與系統直流母線之間需要雙向變換器進行能量傳遞,本文對于各種雙向直流變換器拓撲的優缺點進行了比較,結合在超級電容儲能裝置中的具體應用需要,得出BUCK/BOOST型變換器更適合本文中的應用。 本文為儲能裝置設計了基于DSP(數字信號處理器)全數字控制的具有多種工作方式的雙向DC/DC變換器的小功率樣機,在電容器放電時,以恒流模式向直流母線輸送能量;在電容器充電時,以分段恒流模式或恒壓模式進行充電。文中給出了詳細的硬件電路以及數字控制部分的設計過程,并通過實驗進行了驗證。

    標簽: 電梯系統 儲能 超級電容

    上傳時間: 2013-04-24

    上傳用戶:冇尾飛鉈

  • 接地技術220問.rar

    接地技術220問 回答了各方面的問題 等等 (我發了好幾遍,但愿這遍能發上去,你們這個系統也太復雜了吧)

    標簽: 220 接地技術

    上傳時間: 2013-06-19

    上傳用戶:sardinescn

  • WCDMA數字直放站數字上下變頻及降低峰均比的研究與FPGA實現.rar

    隨著3G網絡建設的展開,移動用戶數量逐漸增加,用戶和運營商對網絡的質量和覆蓋要求也越來越高。而在實際工作中,基站成本在網絡投資中占有很大比例,并且基站選址是建網的主要難題之一。同基站相比,直放站以其性價比高、建設周期短等優點在我國移動網絡上有著大量的應用。目前,直放站已成為提高運營商網絡質量、解決網絡盲區或弱區問題、增強網絡覆蓋的主要手段之一。但由于傳統的模擬直放站受周邊環境因素影響較大、抗干擾能力較差、傳輸距離受限、功放效率低,同時設備間沒有統一的協議規范,無法滿足系統廠商與直放站廠商的兼容,所以移動通信市場迫切需要通過數字化來解決這些問題。 本文正是以設計新型數字化直放站為目標,以實現數字中頻系統為研究重心,圍繞數字中頻的相關技術而展開研究。 文章介紹了數字直放站的研究背景和國內外的研究現狀,闡述了數字直放站系統的設計思想及總體實現框圖,并對數字直放站數字中頻部分進行了詳細的模塊劃分。針對其中的數字上下變頻模塊設計所涉及到的相關技術作詳細介紹,涉及到的理論主要有信號采樣理論、整數倍內插和抽取理論等,在理論基礎上闡述了一些具體模塊的高效實現方案,最終利用FPGA實現了數字變頻模塊的設計。 在數字直放站系統中,降低峰均比是提高功放工作效率的關鍵技術之一。本文首先概述了降低峰均比的三類算法,然后針對目前常用的幾種算法進行了仿真分析,最后在綜合考慮降低峰均比效果與實現復雜度的基礎上,提出了改進的二次限幅算法。通過仿真驗證算法的有效性后,針對其中的噪聲整形濾波器提出了“先分解,再合成”的架構實現方式,并指出其中間級窄帶濾波器采用內插級聯的方式實現,最后整個算法在FPGA上實現。 在軟件無線電思想的指導下,本文利用系統級的設計方法完成了WCDMA數字直放站中頻系統設計。遵照3GPP等相關標準,完成了系統的仿真測試和實物測試。最后得出結論:該系統實現了WCDMA數字直放站數字中頻的基本功能,并可保證在現有硬件不變的基礎上實現不同載波間平滑過渡、不同制式間輕松升級。

    標簽: WCDMA FPGA 數字

    上傳時間: 2013-07-07

    上傳用戶:林魚2016

  • 基于FPGA的信道化中頻接收機設計與仿真實現研究.rar

    軟件無線電(Software Radio)具有高度靈活性、開放性,很容易實現與現有和未來多種電臺的兼容,能最大限度的滿足了互聯互通的要求。而基于多相濾波器組的信道化軟件無線電接收技術以其固有的全概率接收、降采樣速率以及其大幅提高運算速率的能力越來越受到重視。本文主要研究了基于現場可編程門陣列(FPGA)的軟件無線電信道化中頻接收技術設計與實現。 首先介紹了軟件無線電的基本概念以及其發展狀況,深入討論了軟件無線電的基本理論,主要介紹了設計中所用到的帶通采樣技術、信號的抽取技術與多相濾波技術。 然后簡要介紹了信道化中頻接收機的射頻(Radio Frequency,RF)前端接收技術,設置寬中頻超外差接收機射頻前端的設計指標,給出了改進的實信號濾波器組低通型實現結構,并依此推導和建立了實信號多相濾波器組信道化中頻接收機的數學模型。 最后基于EP1S80開發平臺實現了實信號多相濾波器組信道化的中頻接收機。給出了多相濾波器、抽取運算、FFT運算、信道劃分以及復乘運算的設計方案。仿真結果表明,該接收機能夠實現對中頻信號的正確接收,驗證了系統設計的可行性。

    標簽: FPGA 信道 中頻

    上傳時間: 2013-05-24

    上傳用戶:wyaqy

  • 基于FPGA的卷積編碼和維特比譯碼的研究與實現.rar

    在數字通信中,采用差錯控制技術(糾錯碼)是提高信號傳輸可靠性的有效手段,并發揮著越來越重要的作用。糾錯碼主要有分組碼和卷積碼兩種。在碼率和編碼器復雜程度相同的情況下,卷積碼的性能優于分組碼。 卷積碼的譯碼方法主要有代數譯碼和概率譯碼。代數譯碼是基于碼的代數結構;而概率譯碼不僅基于碼的代數結構,還利用了信道的統計特性,能充分發揮卷積碼的特點,使譯碼錯誤概率達到很小。 卷積碼譯碼器的設計是由高性能的復雜譯碼器開始的,對于概率譯碼最初的序列譯碼,隨著譯碼約束長度的增加,其譯碼錯誤概率可達到非常小。后來慢慢地向低性能的簡單譯碼器演化,對不太長的約束長度,維特比(Viterbi)算法是非常實用的。維特比算法是一種最大似然的譯碼方法。當編碼約束度不太大(小于等于10)或者誤碼率要求不太高(約10-5)時,Viterbi譯碼算法效率很高,速度很快,譯碼器也較簡單。 目前,卷積碼在數傳系統,尤其是在衛星通信、移動通信等領域已被廣泛應用。 本論文對卷積碼編碼和Viterbi譯碼的設計原理及其FPGA實現方案進行了研究。同時,將交織和解交織技術應用于編碼和解碼的過程中。 首先,簡要介紹了卷積碼的基礎知識和維特比譯碼算法的基本原理,并對硬判決譯碼和軟判決譯碼方法進行了比較。其次,討論了交織和解交織技術及其在糾錯碼中的應用。然后,介紹了FPGA硬件資源和軟件開發環境Quartus Ⅱ,包括數字系統的設計方法和設計規則。再有,對基于FPGA的維特比譯碼器各個模塊和相應算法實現、優化進行了研究。最后,在Quartus Ⅱ平臺上對硬判決譯碼和軟判決譯碼以及有無交織等不同情況進行了仿真,并根據仿真結果分析了維特比譯碼器的性能。 分析結果表明,系統的誤碼率達到了設計要求,從而驗證了譯碼器設計的可靠性,所設計基于FPGA的并行Viterbi譯碼器適用于高速數據傳輸的場合。

    標簽: FPGA 卷積 編碼

    上傳時間: 2013-04-24

    上傳用戶:tedo811

  • 基于FPGA的甚短距離高速并行光傳輸系統研究

    甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內進行數據傳輸的光傳輸技術.它主要應用于網絡中的交換機、核心路由器(CR)、光交叉連接設備(OXC)、分插復用器(ADM)和波分復用(WDM)終端等不同層次設備之間的互連,具有構建方便、性能穩定和成本低等優點,是光通信技術發展的一個全新領域,逐漸成為國際通用的標準技術,成為全光網的一個重要組成部分. 本文深入研究了VSR并行光傳輸系統,完成了VSR技術的核心部分--轉換器子系統的設計與實現,使用現場可編程陣列FPGA(Field Programmable GateArray)來完成轉換器電路的設計和功能實現.深入研究現有VSR4-1.0和VSR4-3.0兩種并行傳輸標準,在其技術原理的基礎上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統總吞吐量大的優勢,為將來向更高速率升級提供了依據.根據萬兆以太網的技術特點和傳輸要求,提出并設計了用VSR技術實現局域和廣域萬兆以太網在較短距離上的高速互連的系統方案,成功地將VSR技術移植到萬兆以太網上,實現低成本、構建方便和性能穩定的高速短距離傳輸. 本文所有的設計均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實現,采用Altera的Quartus Ⅱ開發工具和 Verilog HDL硬件描述語言完成了VSR4-1.0轉換器集成電路和萬兆以太網的SERDES的設計和仿真,并給出了各模塊的電路結構和仿真結果.仿真的結果表明,所有的設計均能正確的實現各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統的要求.

    標簽: FPGA 短距離 光傳輸 高速并行

    上傳時間: 2013-07-14

    上傳用戶:han0097

  • 采用FPGA實現基于ATCA架構的2.5Gbps串行背板接口

    當前,在系統級互連設計中高速串行I/O技術迅速取代傳統的并行I/O技術正成為業界趨勢。人們已經意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經達到了物理極限,不能再提供可靠和經濟的信號同步方法。基于串行I/O的設計帶來許多傳統并行方法所無法提供的優點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術正被越來越廣泛地應用于各種系統設計中,包括PC、消費電子、海量存儲、服務器、通信網絡、工業計算和控制、測試設備等。迄今業界已經發展出了多種串行系統接口標準,如PCI Express、串行RapidIO、InfiniBand、千兆以太網、10G以太網XAUI、串行ATA等等。 Aurora協議是為私有上層協議或標準上層協議提供透明接口的串行互連協議,它允許任何數據分組通過Aurora協議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協議在物理層采用千兆位串行技術,每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數據傳輸速率。Aurora可優化支持范圍廣泛的應用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統、分布式服務器和存儲子系統等需要極高數據傳輸速率的應用。 傳統的標準背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統的并行總線背板。現在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構)正是在這種背景下作為新一代的標準背板平臺被提出并得到快速的發展。它由PCI工業計算機制造商協會(PICMG)開發,其主要目的是定義一種開放的通信和計算架構,使它們能被方便而迅速地集成,滿足高性能系統業務的要求。ATCA作為標準串行總線結構,支持高速互聯、不同背板拓撲、高信號密度、標準機械與電氣特性、足夠步線長度等特性,滿足當前和未來高系統帶寬的要求。 采用FPGA設計高速串行接口將為設計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內置了最多24個RocketIO收發器,提供從622Mbps到3.125Gbps的數據速率并支持所有新興的高速串行I/O接口標準。結合其強大的邏輯處理能力、豐富的IP核心支持和內置PowerPC處理器,為企業從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規范。本文對串行高速通道技術的發展背景、現狀及應用進行了簡要的介紹和分析,詳細分析了所涉及到的主要技術包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預加重等。同時對AdvancedTCA規范以及Aurora鏈路層協議進行了分析, 并在此基礎上給出了FPGA的設計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設計工具,可在標準ATCA機框內完成單通道速率為2.5Gbps的全網格互聯。

    標簽: FPGA ATCA Gbps 2.5

    上傳時間: 2013-05-29

    上傳用戶:frank1234

  • 基于ARM的便攜式臭氧濃度檢測儀的研制

    臭氧(O3)作為一種無污染的強氧化劑,已在醫學、衛生、食品、飼養業、養殖業、化工生產、大氣凈化、污水處理和飲用水殺菌消毒等行業廣泛應用,取得了顯著效果,其應用規模也越來越大。在使用中,如果臭氧濃度過高會加大設備造價同時對人體有危害,臭氧濃度太小又難以收到滿意效果。因此在很多場合必須嚴格控制臭氧的濃度,以便達到既能殺菌消毒,又不危害人體健康的目的。目前,臭氧檢測的方法分為兩類,一類是采樣后實驗室分析,首先進行環境空氣的樣品采集,然后拿到實驗室利用化學方法進行分析;一類是自動監測儀器法,利用臭氧自動監測儀進行環境空氣中臭氧濃度的測定。然而在對臭氧消毒后空氣中臭氧濃度檢測的過程中,以上兩種方法具有檢測周期長、操作步驟復雜、設備體積大、不便于攜帶等缺點。因此設計一種檢測方法簡單、體積小、重量輕、低功耗、智能化程度高的便攜式臭氧濃度檢測儀具有一定的現實意義。 在硬件設計上,首先,為了完成臭氧濃度信號的提取,對臭氧傳感器進行了精心的選擇;其次,為了保證傳感器穩定可靠的工作,重點設計了恒電位儀電路,同時為了滿足后續A/D檢測精度的要求,對檢測到的電壓信號進行了調理;最后,為了實現系統的基本功能,以ARM微處理器LPC2210為核心搭建了系統的硬件平臺。 在軟件設計上,為了提高系統的智能化程度,引入了μC/OS-Ⅱ操作系統。同時為了減少系統功耗盡量縮短CPU的運行時間。當儀器無人操作一段時間后,系統會自動關閉一部分外圍器件并且使微處理器處于掉電狀態以減少功耗。 在操作的可靠性方面,設計了一鍵開機功能;同時為了延長電池的使用壽命,設計了電源智能管理模塊。

    標簽: ARM 便攜式 儀的研制 臭氧濃度

    上傳時間: 2013-05-21

    上傳用戶:xiangwuy

  • 電子可靠性技術資料匯編

    本書將電路設計中所涉及到的降額設計規范、電子工藝設計規范、嵌入式可靠性設計規范、電氣設計、EMC防護設計等綜合知識進行整理匯總,集合了多位航天軍工專家的經驗智慧,編制出的此書。 本書對開發工程師、電路工程師、系統工程師、Layout工程師等提供了針對性的思維方法和具體的知識技巧。并在研發、設計、制造過程中提供了很好的參考、指導和應用價值。同時適用于企業培養新員工。將本書內容應用于日常的設計中,能快速提升個人技能與企業整體的研發水平。讓新工程師在一個星期內就學會設計方法;促進企業的研發從而獲得更大效益;

    標簽: 電子 可靠性 技術資料 匯編

    上傳時間: 2013-04-24

    上傳用戶:liu_yuankang

  • 雙電機獨立驅動電動車穩定性控制研究與試驗車設計

    論文根據系統具體控制對象將多電機獨立驅動電動車的操穩性控制劃分為間接穩定性控制與直接穩定性控制兩大類,前者以優化車輪和路面的相對運動為目標;而后者直接以整車運動狀態參量為調節對象.針對雙電機前輪驅動EV,提出了基于自由輪轉速信息的驅動防滑控制.分析了汽車轉向過程的差速動力學原理,在Ackermann-Jeantand轉向側幾何模型下討論了理想差速過程中車輪驅/制動轉矩變化應滿足的條件.根據上述分析提出了一種雙模式轉矩分配電子差速器設計思路.分析了直接橫擺力偶矩的產生與簡化的轉矩分配方法.基于零側偏理想模型設計了雙電機EV的前饋直接橫擺力偶矩控制器并進行數值仿真,結果顯示該方法能一定程度改善操穩性,但控制效果受系統非線性影響較大.提出應用隱模型跟蹤最優控制理論的DYC控制策略,設計了控制器并進行仿真計算,證明此控制方法能在降低質心側偏的同時保證橫擺角速度響應的穩定、平滑、快速,并能適應不同路面情況.通過仿真討論前驅動或后驅動布局與DYC控制效果的關系以及系統對汽車質心參數變化的適應性.設計并改裝了雙電機前輪獨立驅動試驗車.初步試車中該車轉向與加速皆運行良好,以此為基礎未來可進行控制策略實車測試.

    標簽: 電機 獨立 控制研究 電動車

    上傳時間: 2013-04-24

    上傳用戶:LSPSL

主站蜘蛛池模板: 社旗县| 永胜县| 涞源县| 大荔县| 新疆| 建宁县| 沈阳市| 乌兰浩特市| 旬阳县| 泸定县| 凤凰县| 四子王旗| 云南省| 吴忠市| 兰坪| 德州市| 常德市| 钟山县| 江陵县| 元朗区| 道真| 凤凰县| 黄石市| 龙江县| 长兴县| 鄂尔多斯市| 依兰县| 景宁| 邓州市| 汨罗市| 墨江| 虎林市| 巴中市| 天津市| 平舆县| 沙坪坝区| 闻喜县| 通化县| 乐昌市| 慈利县| 溧阳市|