一個服務器端主程序,服務器為每個用戶訪問都為他創建一個線程為他服務,用戶操作完畢,線程生命周期結束
標簽: 服務器 用戶 線程 服務
上傳時間: 2015-08-25
上傳用戶:Yukiseop
單片機測量測脈沖寬度,測周期,脈寬信號從AT90S8515的ICP引腳輸入,最大值為為999999μS
標簽: 999999 S8515 8515 90S
上傳用戶:hzy5825468
生成一個周期的正弦波數據,作為常數存于單片機中,產生三相正弦波,可改調深度.
標簽: 正弦波 周期 單片機 三相
上傳時間: 2015-08-28
上傳用戶:410805624
MPC82x52系列MCU,PWM演示編程,採用KeilC發展
標簽: KeilC MPC 82x MCU
上傳時間: 2014-01-15
上傳用戶:sdq_123
DOS 串口通迅程序﹐下載BINARY 文件到單片機﹐有效驗和握手協議﹐發行版。
標簽: BINARY DOS 串口 程序
上傳時間: 2015-09-03
上傳用戶:caiiicc
利用周期圖法對序列的功率譜進行估計。數據窗采用漢明窗。假設在白噪聲中分辨這三個不同頻率的正弦信號,其相位是均勻分布在2PI的獨立隨機變量,而 是一個單位白噪聲.生成50個長度為N=512的 的樣本序列集合。
標簽: 2PI 512 序列 白噪聲
上傳時間: 2013-12-15
上傳用戶:sammi
基于Verilog-HDL的硬件電路的實現 9.5 脈沖周期的測量與顯示 9.5.1 脈沖周期的測量原理 9.5.2 周期計的工作原理 9.5.3 周期測量模塊的設計與實現 9.5.4 forever循環語句的使用方法 9.5.5 disable禁止語句的使用方法 9.5.6 時標信號發生模塊的設計與實現 9.5.7 周期計的Verilog-HDL描述 9.5.8 周期計的硬件實現 9.5.9 周期測量模塊的設計與實現之二 9.5.10 改進型周期計的Verilog-HDL描述 9.5.11 改進型周期計的硬件實現 9.5.12 兩種周期計的對比
標簽: Verilog-HDL 周期 9.5 脈沖
上傳時間: 2015-09-16
上傳用戶:皇族傳媒
應用VHDL、CPLD、EDA開發軟件設計數字系統,能夠顯著增強設計的靈活性,提高產品的性能,減輕設計的工作量,縮短設計周期。傳統的“固定功能集成塊+連線”的設計方法正逐步地縮小應用范圍,而基于芯片的設計方法正成為電子系統設計的主流。VHDL語言、CPLD/FPGA、EDA開發軟件已成為設計復雜數字電路系統的重要工具。
標簽: 開發軟件 減 周期 數字系統
上傳時間: 2014-12-08
IEEE軟件生命周期過程管理標準 IEEE Standard for Information Technology - Software Life Cycle
標簽: IEEE Information Technology Standard
上傳時間: 2014-11-11
上傳用戶:xlcky
利用duffing振子檢測微弱信號頻率的matlab程序。可以檢測與周期策動力頻率相差0.03之內的微弱信號頻率。信噪比達到-68db
標簽: duffing matlab 0.03 頻率
上傳時間: 2013-12-31
上傳用戶:Breathe0125
蟲蟲下載站版權所有 京ICP備2021023401號-1