脈沖電暈法煙氣脫硫脫硝技術是利用電暈放電產生的高能電子與中性分子碰撞,產生自由基和活性粒子,在有氨加入的條件下,將SO2、NOx轉化為硫銨和硝銨。根據現有脈沖電暈法電源設備不能大規模工業化實踐應用的缺點,設計了一種新型的高頻高壓交直流疊加的脫硫脫硝電源。 本文重點介紹了交、直流電源的工作原理,對電源中的串聯諧振情況進行了具體的分析,交流電源采用串聯負載串聯諧振的工作方式,直流電源采用并聯負載串聯諧振的工作方式。通過變壓器升壓和諧振升壓,可使交流電壓的上升率大于200V/us,直流電壓可達到上萬伏。同時計算了電源的主要參數,為實驗打下基礎。為了進一步提高交流電壓的頻率,針對感性負載,采用全橋移相軟開關控制策略,為開關器件提供零電壓關斷條件。通過理論分析、仿真及實驗對軟、硬開關過程及損耗進行比較,證明軟開關對提高開關頻率的促進作用。 為方便對交、直流電壓幅值進行調節,設計了電源控制系統,采用兩個數字PID控制器,能同時對二者的幅值進行控制,并以液晶和鍵盤作為人機交互界面,方便用戶的操作。 交直流疊加的電源可以使反應器產生穩定、寬范圍、有效的流光。交流電壓使放電增強,產生的自由基多,氧化脫除量增加。直流基壓驅使正離子和電子離開流光通道,自由基分布更廣,與SO2等接觸面增加,增強脫硫脫硝效果。 本文也對脫硫脫硝系統的電磁干擾情況進行分析,并采用接地、屏蔽、隔離等方法提高系統的電磁兼容性能。
上傳時間: 2013-04-24
上傳用戶:6546544
本文在此背景下,針對非線性PID控制、自抗擾控制以及Smith預估器和前饋控制展開研究。為了提高控制器的穩定性和魯棒性,設計了ADRC-Smith預估控制器和前饋ADRC控制器,將其應用于大時滯溫度控制系統,并在此基礎上設計了吹塑機控制系統解決方案,通過大量的理論研究、仿真和實驗,實現了良好的控制效果。論文的主要工作有: 1.研究了自抗擾技術和溫度控制的現狀以及溫度控制的特點。 2.研究了ADRC的發展史,深入了解ADRC的原理與優點。ADRC在控制非線性對象時比PID具有更好的控制性能,但是參數調節理論不完善,阻礙了其廣泛應用。 3.通過MATLAB仿真,得到ADRC參數之間的內在規律,通過將ADRC的參數統一到一個時間因子上,達到簡化調節參數個數的目的,從而降低調試難度,同時,在無時滯溫控實驗平臺上進行實驗,驗證了參數調節規律的可行性。 4.自抗擾控制器在大時滯溫控上的應用,以前文獻一般將時滯環節等效成一階慣性環節,這樣就要求增加ADRC的階次,增加了調節參數個數,在參數調節理論不完善的情況下無疑是增加了調試難度。本文將ADRC分別與Smith預估器和前饋控制器相結合,設計了ADRC-Smith預估控制器和前饋ADRC控制器來解決具有大時滯控制問題。這兩類新控制器的優點是不增加ADRC的階次,是解決不確定大時滯被控對象的新途徑,也是ADRC控制器實際應用上的一次創新。 5.在可編程計算機控制器(PCC)搭建的大時滯溫控實驗平臺上進行實驗,將前饋ADRC控制器和貝加萊專用溫度控制器PIDXH的控制效果進行比較,實驗結果表明前饋ADRC控制器在穩定性、魯棒性等方面都優于PIDXH控制器。 6.研究了吹塑機控制系統解決方案,并在吹塑機上實驗前饋ADRc控制器,得到了良好的控制效果,進一步驗證了算法的可行性。
上傳時間: 2013-04-24
上傳用戶:1234xhb
隨著電信業的迅猛發展,電信網絡總體規模不斷擴大,網絡結構日益復雜先進。作為通訊支撐系統的通訊用基礎電源系統,市場需求逐年增加,其動力之源的重要性也日益突出。龐大的電信網絡高效、安全、有序的正常運行,對通信電源系統的品質提出了越來越嚴格的要求,推動了通信電源向著高效率、高頻化、模塊化、數字化方向發展。 本文在廣泛了解通信電源的行業現狀和研究熱點的基礎上,深入研究了開關電源的基本原理及相關技術,重點分析了開關電源功率因數技術及移相全橋軟開關PWM技術的基本原理,并在這基礎上設計了一款通信機房常用的48V/25A的通信電源模塊,該電源模塊由功率因數校正和DC/DC變換兩級電路組成,采用了一些最新的技術來提高電源的性能。例如,在電路拓撲中引入軟開關技術,通過采用移相全橋軟開關PWM變換器實現開關管的零電壓開通,減小功率器件損耗,提高電源效率;采用高性能的DSP芯片對電源實現數字PWM控制,克服了一般單芯片控制器由于運行頻率有限,無法產生足夠高頻率和精度的PWM輸出及無法完成單周期控制的缺陷;引入了智能控制技術,以模糊自適應PID控制算法取代傳統的PID算法,提高了開關電源的動態性能。 整篇論文以電源設計為主線,在詳細分析電路原理的基礎上,進行系統的主電路參數設計、輔助電路設計、控制回路設計、仿真研究、軟件實現。
上傳時間: 2013-05-26
上傳用戶:l254587896
本課題是針對陜西美泰電氣有限公司的一個開發研究項目。在國內,中頻大功率感應加熱電源雖然有許多研究,但是在控制方式上與選取的功率元件上卻有不同,特別是針對DSP控制與選取IGBT作為功率元件的相關文獻較少。數字化控制將是一種趨勢,而IGBT控制靈活,驅動簡單,從而將逐步取代晶閘管,GTO等元件。 本課題主要以并聯諧振型感應加熱電源為研究對象,采用了IGBT為功率開關元件的主電路,比較了直流調功和逆變調功的優缺點,最終選擇了三相全控晶閘管整流的調功方式,同時也描述了重疊時間對逆變器的影響。計算分析了整流側和逆變側的必要參數以及并聯諧振槽路的參數,本文在MATLAB/Simulink環境下建立了10kHz/500kW并聯諧振型感應加熱系統的仿真模型,對整流調功、鎖相環頻率跟蹤、逆變器的啟動等仿真波形進行了重點分析并得出結論。在此理論基礎上,設計了基于DSPTMS320F2812 10kHz/500kW感應加熱電源的控制器,其中重點研究了閉環調功控制系統、鎖相環頻率跟蹤系統、重疊時間、整流側晶閘管脈沖觸發產生和相序判斷以及逆變器啟動的全數字化控制。同時,設計了過壓過流保護電路以及外圍采樣電路、檢測電路,特別是過壓保護,本文給出了一種箝位思想并對此思想進行了仿真證明了其正確性和可行性,以便使電源和IGBT更安全的工作。最后,對本文所提出的控制方案進行實驗驗證,證明了本文理論計算分析的正確性和控制方案的可行性。
上傳時間: 2013-06-09
上傳用戶:czh415
基于微處理器的數字PID控制器改變了傳統模擬PID控制器參數整定不靈活的問題。但是常規微處理器容易在環境惡劣的情況下出現程序跑飛的問題,如果實現PID軟算法的微處理器因為強干擾或其他原因而出現故障,會引起輸出值的大幅度變化或停止響應。而FPGA的應用可以從本質上解決這個問題。因此,利用FPGA開發技術,實現智能控制器算法的芯片化,使之能夠廣泛的用于各種場合,具有很大的應用意義。 首先分析FPGA的內部結構特點,總結FPGA設計技術及開發流程,指出實現結構優化設計,降低設計難度,是擴展設計功能、提高芯片性能和產品性價比的關鍵。控制系統由四個模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機接口。其中控制器部分為系統的關鍵部件。在分析FPGA設計結構類型和特點的基礎上,提出一種基于FPGA改進型并行結構的PID溫度控制器設計方法。在PID算法與FPGA的運算器邏輯映像過程中,采用將補碼的加法器代替減法器設計,增加整數運算結果的位擴展處理,進行不同數據類型的整數歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運算部件。應用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結合設計實現了PID控制器,用Modelsim仿真驗證了設計結果的正確性,用Synplify Pro進行電路綜合,在Quaitus Ⅱ軟件中實現布局布線,最后生成FPGA的編程文件。根據控制系統的要求,論文設計完成了12位模數AD轉換器、數據顯示器、按鍵等相關外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對象,以EP1C3T144 FPGA為核心,構建PID控制系統。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實驗結果表明,達到無超調的穩定控制要求,為降低FPGA實現PID控制器的設計難度提供了有效的方法。
上傳時間: 2013-06-13
上傳用戶:15071087253
互聯網、移動通信、星基導航是21世紀信息社會的三大支柱產業,而GPS系統的技術水平和發展歷程代表著全世界衛星導航系統的發展狀況。目前,我國已經成為GPS的使用大國,衛星導航產業鏈也已基本形成。然而,我們對GPS核心技術的研究還不夠深入,我國GPS產品的核心部分多數還是靠進口。 GPS接收機工作時,為了將本地信號和接收到的信號同步,要完成復雜的信號處理過程。其中,如何捕獲衛星信號并保持對信號的跟蹤是最重要的核心技術。很多研究者提出了多種解決方法,但這些方法多數都只停留在理論階段,無法應用于GPS接收機系統進行實時處理。 本課題在分析了多種現有算法的基礎上,研究設計了基于FPGA的GPS信號捕獲與跟蹤系統。在研究過程中,首先利用Nemerix公司的GPS芯片組設計制作了GPS接收機模塊,它能正常穩定地工作,并可用作GPS基帶信號處理的研究平臺;該平臺可實時地輸出GPS數字中頻信號;本課題在中頻信號的基礎上深入研究了GPS信號的捕獲與跟蹤技術。先詳細分析比較了幾種GPS信號捕獲方法,給出了步進相關的捕獲方案;接著分析了跟蹤環路的特點,給出了鎖頻環和鎖相環交替工作跟蹤載波以及載波輔助偽碼的跟蹤方案,并最終實現了這些方案。 本課題設計的GPS信號捕獲與跟蹤處理系統是通過硬件和軟件協同工作的方式實現的。硬件電路主要實現數據速率高、邏輯簡單的相關器功能;而基于MicroBlaze軟處理器的軟件主要實現數據速率低、邏輯復雜的功能。本文給出了硬件電路的詳細設計、仿真結果以及軟件設計的詳細流程。 本課題最終在FPGA上實現了GPS信號的捕獲與跟蹤功能,而且系統的性能良好。由此可以得出結論:本設計能夠滿足系統功能和性能的要求,可以直接用于實時GPS接收機系統的設計中,為自主設計GPS接收機奠定了基礎。 本課題的研究得到了大連市信息產業局集成電路設計專項的資助,項目名稱是“定位與通信集成功能的SOC設計”,研究成果將在2008年上半年投入試用。
上傳時間: 2013-04-24
上傳用戶:1583060504
H.264/AVC是由國際電信聯合會的視頻專家組和國際標準化組織的運動圖像專家組組成的聯合視頻小組制定的下一代視頻壓縮標準。新標準采用了一些先進算法,因此具有優異的壓縮性能和極好的網絡親和性,滿足低碼率情況下的高質量視頻的傳輸。 H.264/AVC采用的先進算法包括多模式幀間預測、1/4像素精度預測、整數變換量化、去方塊濾波和熵編碼。本論文著重對整數變換與量化、去方塊濾波做了研究。整數變換是一種只有加法和移位的運算,量化可以通過查表和乘法操作就可以完成,避免了反變換的時候失配問題,沒有精度損失;去方塊濾波是一種用來去除低碼率情況下的每個宏塊的塊效應,提高了解碼圖像的外觀。 本文主要從算法研究和硬件實現兩方面著手,在算法研究方面設計了一個可視化測試軟件,在硬件實現方面主要對整數變換、量化和去方塊濾波做了研究和實現。視頻壓縮技術的關鍵在于視頻壓縮算法及其芯片的實現,FPGA可重復使用,設計修改靈活,片內資源豐富,具備DSP模塊等優勢。在本論文的目標實現部分模塊FPGA的硬件設計,用Verilog完成了關鍵部分的設計。首先簡要介紹了視頻壓縮基本原理,常用視頻壓縮標準及其特性以及國內外的研究動態,并對H.264標準基本檔次所涉及的核心技術進行了詳細介紹,兩種分層結構分別討論。其次在掌握了H.264.算法及編解碼流程的基礎上,設計了基于H.264編解碼的可視化軟件平臺。然后詳細介紹了整數變換、量化、反變換和反量化核心模塊的設計和實現,并在Altera的軟件和開發板上進行了仿真驗證;對去方塊濾波算法做了軟件研究測試,并給出了一種改進的硬件整體結構設計。最后,對全文工作進行了總結和對未來研究工作做了展望。我在課題中所做的主要工作有: 1.查閱相關文獻,熟悉H.264.標準及整數變換、量化和去方塊濾波等算法。 2.用VC++完成了基于H.264編解碼的可視化軟件平臺設計。 3.用Verilog完成了整數變換量化、反變換反量化模塊FPGA設計與驗證。 4.去方塊濾波器的算法研究、仿真和硬件整體結構設計。
上傳時間: 2013-04-24
上傳用戶:lanjisu111
在當今的廣播系統中,絕大部分的視頻信號是隔行采樣的。采用這種掃描格式,能夠大幅度地減少視頻的帶寬,但也會引起彩色爬行、畫面閃爍、邊緣模糊及鋸齒等現象。這種缺陷經人尺寸屏幕放大后就更加明顯。為改善畫面的視覺效果,去隔行技術應運而生。同時,視頻信號本身的低幀頻也會導致行抖動、線爬行以及大面積閃爍等視覺效果上的缺陷。增加掃描頻率會把這些視覺缺陷搬移到人眼不敏感的高頻區域上去從而產生較好的主觀圖象質量。而為了適應不同顯示終端以及對圖像大小變化的要求就必須對原始信號分辨率即每幀行數和每行像素數進行變換。因此去隔行、幀頻轉換、分辨率變換成為視頻格式轉換的基本內容。 FPGA 的出現是VLSI技術和EDA技術發展的結果。FPGA器件集成度高、體積小,具有通過用戶編程實現專門應用的功能。它允許電路設計者利用基于計算機的開發平臺,經過設計輸入、仿真、測試和校驗,直到達到預期的結果。使用FPGA器件可以大大縮短系統的研制周期,減少資金投入。另外采用FPGA器件可以將原來的電路板級產品集成芯片級產品,從而降低了功耗,提高了可靠性,同時還可以很方便的對設計進行在線修改。 該文在介紹了視頻格式轉換中的主要算法后,重點對去隔行、幀頻轉換、分辨率變換的FPGA綜合實現方案進行了由簡單到復雜的深入研究,分別給出了最簡解決方案、基于非線性算法的解決方案和基于運動補償的解決方案。最簡解決方案利用線性算法將去隔行,幀頻轉換,分辨率變換三項處理同時實現,達到FPGA內部資源和外部RAM耗用量都為最小的要求,是后續復雜方案的基礎。其中去隔行采用場合并方式,幀頻轉換采用幀重復方式,分辨率變換采用均勻插值方式。基于非線性算法的解決方案中加入了對靜止區域的判斷,靜止區域的輸出像素值直接選用相應位置的已存輸入數據,非靜止區域的輸出像素值通過對已存輸入數據進行非線性運算得出。基于運動補償的解決方案在對靜止區域進行判斷和處理的基礎上,對欲生成的變頻后的場間插值幀進行運動估計,根據運動矢量得出非靜止區域的輸出像素值。其中為求得輸入場間相應時間位置上的插值幀輸出數據,該方案采用了自定義的前后向塊匹配運動估計方式,通過對三步搜索算法的高效實現,將SAD 值進行比較得出運動矢量。
上傳時間: 2013-07-19
上傳用戶:米卡
論文通過分析國內外數字水印的發展現狀,針對目前市場上假冒偽劣商品泛濫的實際問題,介紹了一種基于ARM9(S3C2410X)的數字水印商標檢測儀的設計。 為了選擇魯棒性好的數字水印提取算法,論文介紹了用MATLAB對離散余弦變換、小波變換和基于主要特征方向向量的DCT和DWT相結合的算法的仿真過程,包括三種檢測算法在無噪聲且無攻擊、有噪聲、濾波以及RST攻擊(旋轉、放縮、平移)等情況。通過仿真結果的對比,最后選擇了基于主要特征方向向量的DCT和DWT相結合的算法作為商標檢測儀數字水印的提取算法。 在商標檢測儀的軟硬件實現過程中,論文首先介紹了檢測儀的硬件設計,包括ARM9處理芯片及其外圍擴展電路,采集設備,人機接口等部分。然后研究了基于ARM9的關于Bootload啟動代碼的引導以及Linux操作系統的移植,并建立了嵌入式交叉編譯環境,為檢測儀的設計和研究構建了一個良好的平臺。在軟件設計方面,主要介紹了用C語言實現基于主要特征方向向量的DCT和DWT相結合的算法,其中包括小波變換、離散余弦變換、Zigzag排列和相關檢測程序等,另外,論文還對數字水印商標檢測儀的圖像采集、人機交互、終端顯示等程序的設計方法進行了論述。
上傳時間: 2013-07-02
上傳用戶:tdyoung
本文首先介紹了直接數字頻率合成技術(DDS)的基本原理、體系結構及工作過程,然后針對其關鍵部分進行了優化,即采用函數近似法對存儲表結構(LUT)進行了優化,使存貯位數大大縮小,并提出了一種雜散抑制技術的運用,即相位抖動技術。在對直接數字頻率合成(DDS)方法產生的信號進行理論分析的過程中,用matlab進行編程仿真作出了詳細的頻譜分析驗證。本文詳細的介紹了本次設計的具體實現過程和方法,將現場可編程邏輯器件(FPGA)和 DDS技術相結合,具體的體現了基于VHDL語言的靈活設計和修改方式是對傳統頻率合成實現方法的一次重要改進。文章最后給出了實現代碼、仿真結果,經過驗證,本設計能夠達到其預期性能指標。
上傳時間: 2013-04-24
上傳用戶:Pzj