Nios II 軟件開(kāi)發(fā)人員手冊(cè)中的緩存和緊耦合存儲(chǔ)器部分 Nios® II embedded processor cores can contain instruction and data caches. This chapter discusses cache-related issues that you need to consider to guarantee that your program executes correctly on the Nios II processor. Fortunately, most software based on the Nios II hardware abstraction layer (HAL) works correctly without any special accommodations for caches. However, some software must manage the cache directly. For code that needs direct control over the cache, the Nios II architecture provides facilities to perform the following actions:
標(biāo)簽: Nios 軟件開(kāi)發(fā) 存儲(chǔ)器
上傳時(shí)間: 2013-10-25
上傳用戶:蟲(chóng)蟲(chóng)蟲(chóng)蟲(chóng)蟲(chóng)蟲(chóng)
狀態(tài)機(jī)在A_D采樣控制中的應(yīng)用
標(biāo)簽: 狀態(tài) 控制 中的應(yīng)用 采樣
上傳時(shí)間: 2013-11-19
上傳用戶:shinesyh
第6章 FPGA設(shè)計(jì)中的基本問(wèn)題
標(biāo)簽: FPGA
上傳時(shí)間: 2014-12-04
上傳用戶:shfanqiwei
MATLAB及其在FPGA中的應(yīng)用(第2版)
標(biāo)簽: MATLAB FPGA 中的應(yīng)用
上傳時(shí)間: 2013-11-02
上傳用戶:panpanpan
在高速數(shù)字電路飛速發(fā)展的今天,信號(hào)的頻率不斷提高, 信號(hào)完整性設(shè)計(jì)在P C B設(shè)計(jì)中顯得日益重要。其中由于傳輸線效應(yīng)所引起的信號(hào)反射問(wèn)題是信號(hào)完整性的一個(gè)重要方面。本文研究分析了高速PCB 設(shè)計(jì)中的反射問(wèn)題的產(chǎn)生原因,并利用HyperLynx 軟件進(jìn)行了仿真,最后提出了相應(yīng)的解決方法。
上傳時(shí)間: 2013-12-18
上傳用戶:lht618
如果用戶現(xiàn)有的是 Protel99SE 。ProtelDXP,Protel2004 版本: 1 在powerpcb 軟件的中打開(kāi) PCB 文件,選擇導(dǎo)出 ASCII 文件(export ascii file) ,ascii file 的版本應(yīng)該選擇 3.5 及以下的版本。 2 a 在 Protel99SE 。ProtelDXP , 選擇 File->Import->在出現(xiàn)的對(duì)話框中,選擇文件類型中的PADS Ascil Files (*.ASC)輸入對(duì)應(yīng)文件即可 1.powerpcb-->export ascii file--->import ascii file with protel99 se sp5(u must install padsimportor that is an add-on for 99sesp5 which can downloan from protel company ). 2.powerpcb-->export ascii file-->import ascii file in orcad layout-->import max file(orcad pcb file)with protel 99 or 99se.
上傳時(shí)間: 2013-10-16
上傳用戶:whymatalab
“地”通常被定義為一個(gè)等位點(diǎn),用來(lái)作為兩個(gè)或更多系統(tǒng)的參考電平。信號(hào)地的較好定義是一個(gè)低阻抗的路徑,信號(hào)電流經(jīng)此路徑返回其源。我們主要關(guān)心的是電流,而不是電壓。在電路中具有有限阻抗的兩點(diǎn)之間存在電壓差,電流就產(chǎn)生了。在接地結(jié)構(gòu)中的電流路徑?jīng)Q定了電路之間的電磁耦合。因?yàn)殚]環(huán)回路的存在,電流在閉環(huán)中流動(dòng),所以產(chǎn)生了磁場(chǎng)。閉環(huán)區(qū)域的大小決定著磁場(chǎng)的輻射頻率,電流的大小決定著噪聲的幅度。在實(shí)施接地方法時(shí)存在兩類基本方法:?jiǎn)吸c(diǎn)接地技術(shù)和多點(diǎn)接地技術(shù)。在每套方案中,又可能采用混合式的方法。針對(duì)某一個(gè)特殊的應(yīng)用,如何選擇最好的信號(hào)接地方法取決于設(shè)計(jì)方案。只要設(shè)計(jì)者依據(jù)電流流量和返回路徑的概念,就可以以同時(shí)采用幾種不同的方法綜合加以考慮
上傳時(shí)間: 2013-11-14
上傳用戶:pioneer_lvbo
protel中的sch零件庫(kù),設(shè)計(jì)開(kāi)發(fā)過(guò)程中可能經(jīng)常用的到啊。
上傳時(shí)間: 2013-10-18
上傳用戶:youlongjian0
摘要:單片機(jī)課程教學(xué)的實(shí)踐性強(qiáng),首先分析了目前單片機(jī)實(shí)驗(yàn)教學(xué)的實(shí)際情況;為了提高單片機(jī)實(shí)驗(yàn)的教學(xué)效果、培養(yǎng)學(xué)生的實(shí)驗(yàn)技能和創(chuàng)新能力,在此引入了Keil和Proteus兩個(gè)軟件,將兩者結(jié)合起來(lái)用于單片機(jī)的仿真實(shí)驗(yàn),它們的特點(diǎn)分別是電子元件豐富、支持第三方的軟件編輯、強(qiáng)大的原理圖繪制功能和系統(tǒng)資源豐富、硬件投入少、形象直觀等,最后通過(guò)彩燈循環(huán)的實(shí)驗(yàn)教學(xué)實(shí)例說(shuō)明仿真的效果,并以此證明用仿真實(shí)驗(yàn)在單片機(jī)實(shí)驗(yàn)教學(xué)改革中的良好效果。關(guān)鍵字:單片機(jī);實(shí)驗(yàn)教學(xué);仿真;Keil;Proteus
標(biāo)簽: Proteus Keil 單片機(jī) 中的應(yīng)用
上傳時(shí)間: 2013-10-13
上傳用戶:黃蛋的蛋黃
I2C總線器件在高抗干擾系統(tǒng)中的應(yīng)用: 摘要:本文先對(duì)I2C總線協(xié)議進(jìn)行了簡(jiǎn)要敘述,然后介紹了一些常用的抗干擾措施,最后提供了一個(gè)利用I2C總線器件24WC01組成的高抗干擾應(yīng)用方案。 一、I2C總線概述 I2C總線是一雙線串行總線,它提供一小型網(wǎng)絡(luò)系統(tǒng)為總線上的電路共享公共的總線。總線上的器件有單片機(jī)LCD驅(qū)動(dòng)器以及E2PROM器等。型號(hào)有:PCF8566T、SAA1064T、24WC01等。 兩根雙向線中,一根是串行數(shù)據(jù)線(SDA),另一根是串行時(shí)鐘線(SCL)。總線和器件間的數(shù)據(jù)傳送均由這根線完成。每一個(gè)器件都有一個(gè)唯一的地址,以區(qū)別總線上的其它器件。當(dāng)執(zhí)行數(shù)據(jù)傳送時(shí),誰(shuí)是主器件,誰(shuí)是從器件詳見(jiàn)表1。主器件是啟動(dòng)數(shù)據(jù)發(fā)送并產(chǎn)生時(shí)鐘信號(hào)的器件。被尋址的任何器件都可看作從器件。I2C總線是多主機(jī)總線,意思是可以兩個(gè)或更多的能夠控制總線的器件與總線連接。
標(biāo)簽: I2C 總線 器件 中的應(yīng)用
上傳時(shí)間: 2013-11-17
上傳用戶:時(shí)代將軍
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1