亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

鉗位電路

  • 飛思卡爾超越比特位(voip)

        在一這期中,我們擴大了討論的範圍,涵蓋了在飛思卡爾產品系列中采用的多種技術,包括8位微控制器(MCU)、32位ColdFire控制器、我們曾獲大獎的16位數字信號控制器(DSC)及ZigBee® 無線技術等。此外,我們還增加了一個來自設計聯盟合作伙伴的內容,以及飛思卡爾客戶如何用我們的產品和服務取得成功的實例。

    標簽: voip 飛思卡爾 比特位

    上傳時間: 2013-10-17

    上傳用戶:1234xhb

  • 無中心多路對講通信系統設計要求

      一、任務   設計一個無中心站點的多路對講通信系統,系統原理框圖如下   對講通信系統,能對20米以外的各單元進行呼叫與對講,通過無線傳輸進行語音的傳輸。   二、要求

    標簽: 多路 對講 通信 系統設計

    上傳時間: 2013-11-10

    上傳用戶:zhuyibin

  • 基于STC12C5A的多路檢測智能防盜報警器研究

    以STC12C5A單片機為核心,結合多路激光探測電路、紅外探測電路、實時控制電路、數字語音錄放電路、振動探測電路、遠程撥號電路和大功率強光報警和聲音報警,以及其他的外圍輔助電路,構成了一款高性能的智能安防報警器。可實現防盜、防火等安防功能。它能智能地區分各種警情、自動數字語音電話報警,可接收遠端的電話遙控指令,有大功率繼電輸出口。

    標簽: STC 12C 12 C5

    上傳時間: 2013-10-11

    上傳用戶:zgu489

  • LPC1300用戶手冊 16位定時計數器CT16B01

    14.1本章導讀所有LPC1300系列Cortex-M3微控制器的16位定時器塊都相同。14.2基本配制CT16B0/1采用以下寄存器進行配制:1)管腳:CT16B0/1管腳必須通過IOCONFIG寄存器塊進行配制(見“I/O配制寄存器IOCON_PIOn”小節)。2)功率與外設時鐘:在SYSAHBCLKCTRL寄存器中置位位7與位8(見表“系統AHB時鐘控制寄存器位描述”)。

    標簽: 1300 LPC 16B B01

    上傳時間: 2013-11-16

    上傳用戶:liuwei6419

  • 7位數字顯示設計程序labview

    7位數字顯示設計程序 labview 源程序

    標簽: labview 數字顯示 設計程序

    上傳時間: 2013-11-10

    上傳用戶:xymbian

  • E路航LH950N導航儀實現通電自動開機

    E路航LH950N導航儀實現通電自動開機、熄火斷電自動休眠功能

    標簽: 950N 950 LH 導航儀

    上傳時間: 2014-01-16

    上傳用戶:3291976780

  • E路航LH950N導航儀實現通電自動開機

    E路航LH950N導航儀實現通電自動開機、熄火斷電自動休眠功能

    標簽: 950N 950 LH 導航儀

    上傳時間: 2013-11-08

    上傳用戶:ruixue198909

  • FPGA與ARM EPI通信,控制16路步進電機和12路DC馬達 VHDL編寫的

    FPGA與ARM EPI通信,控制16路步進電機和12路DC馬達 VHDL編寫的,,,,,

    標簽: FPGA VHDL ARM EPI

    上傳時間: 2013-10-31

    上傳用戶:chaisz

  • 基于FPGA的多軸控制器設計

    介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時控制多路電機的運動。利用Verilog HDL 硬件描述語言在FPGA中實現了電機控制邏輯,主要包括脈沖控制信號產生、加減速控制、編碼器反饋信號的辨向和細分、絕對位移記錄、限位信號保護邏輯等。論文中給出了FPGA內部一些核心邏輯單元的實現,并利用Quartus Ⅱ、Modelsim SE軟件對關鍵邏輯及時序進行了仿真。實際使用表明該控制器可以很好控制多軸電機的運動,并且能夠實現高精度地位置控制。

    標簽: FPGA 多軸控制器

    上傳時間: 2013-10-13

    上傳用戶:lchjng

  • 基于Xilinx FPGA的多分辨率頻譜分析儀設計

      頻譜分析儀的主要工作原理   接收到的中頻模擬信號經過A/D轉換為14位的數字信 號,首先對數字信號進行數字下變頻(DDC),得到I路、Q路信號,然后根據控制信號對I路、Q路信號進行抽取濾波,使用CIC抽取濾波器完成,然后在分 別對I路、Q路信號分別進行低通濾波,濾波器采用FIR濾波器和半帶濾波器相結合的方式,然后對信號進行加窗、FFT(對頻譜進行分析時進行FFT運算, 對功率譜進行分析時不進行FFT運算)、I路和Q路平方求和、求平均。最后將輸出的數據送入到DSP中進行顯示與控制的后續處理。

    標簽: Xilinx FPGA 多分辨率 頻譜分析儀

    上傳時間: 2013-11-14

    上傳用戶:leixinzhuo

主站蜘蛛池模板: 五大连池市| 汤原县| 莲花县| 平山县| 洪雅县| 县级市| 灵武市| 沁水县| 凤山市| 腾冲县| 阳山县| 大洼县| 定日县| 通河县| 临夏市| 和林格尔县| 科尔| 锡林郭勒盟| 阿荣旗| 张家界市| 娱乐| 鱼台县| 阳春市| 阜新| 云浮市| 黑水县| 敦煌市| 华容县| 彭山县| 浑源县| 兰州市| 雅江县| 云和县| 临西县| 昌乐县| 鹤庆县| 托克逊县| 张家口市| 遂宁市| 明水县| 杭州市|