亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

重慶大學電路輔導

  • MATLAB_Exp5_0407_2006 成大教學講義

    MATLAB_Exp5_0407_2006 成大教學講義

    標簽: MATLAB_Exp 0407 2006

    上傳時間: 2013-12-25

    上傳用戶:jqy_china

  • 龍族全部地圖端口(地圖全開的Mapserver),path的路徑請按照自己電腦上的路徑設置

    龍族全部地圖端口(地圖全開的Mapserver),path的路徑請按照自己電腦上的路徑設置

    標簽: Mapserver path 端口

    上傳時間: 2017-08-02

    上傳用戶:han_zh

  • 簡易的聊天室,對java網路程式設計的初學者是很好的入門

    簡易的聊天室,對java網路程式設計的初學者是很好的入門

    標簽: java 程式

    上傳時間: 2014-01-01

    上傳用戶:wys0120

  • 裝大智慧不用重裝指標的好方法。炒股的朋友要知道的。

    裝大智慧不用重裝指標的好方法。炒股的朋友要知道的。

    標簽: 指標

    上傳時間: 2017-09-08

    上傳用戶:cainaifa

  • 包含一些大眾化的數學題目

    包含一些大眾化的數學題目,比如說buffon丟針問題、dijkstra的三色旗問題、找零錢問題、背包問題、無限位數的整數運算、最短路徑問題...

    標簽:

    上傳時間: 2014-01-05

    上傳用戶:athjac

  • 舒服用電腦,是compaq公司教導如何以正確的姿勢使用電腦

    舒服用電腦,是compaq公司教導如何以正確的姿勢使用電腦

    標簽: compaq

    上傳時間: 2017-09-28

    上傳用戶:l254587896

  • 壓電陶瓷換能器在醫學超音波儀器的應用 36頁 1.5M.pdf

    超聲,紅外,激光,無線,通訊相關專輯 183冊 1.48G壓電陶瓷換能器在醫學超音波儀器的應用 36頁 1.5M.pdf

    標簽:

    上傳時間: 2014-05-05

    上傳用戶:時代將軍

  • 優秀程序員之路——C# 開發經驗及技巧大匯總

    優秀程序員之路——C# 開發經驗及技巧大匯總

    標簽: C#

    上傳時間: 2016-07-05

    上傳用戶:ven13

  • 基于FPGA的多路數字視頻光纖傳輸系統的研究與設計.rar

    隨著通信技術的發展,視頻傳輸系統因具有方便、實時、準確等特點已成為現代工業管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強、傳輸距離等優點越來越受人們的關注。本論文以FPGA為核心芯片,結合數字化技術和時分復用技術,提出了一種無壓縮多路數字視頻光纖傳輸系統設計方案,并詳細分析方案的設計過程。 系統分A/D轉換、D/A轉換和FPGA數據處理三大模塊化進行設計,FPGA數據處理模塊實現了程序的配置下載、IO口的控制功能、各時鐘分頻、鎖相功能和多路數字信號的復接解復接仿真,同時完成了視頻信號的A/D轉換和數字視頻信號的D/A轉換功能,最終實現了八路視頻信號在一根光纖上實時傳輸的功能。接收視頻圖像輪廓清晰、沒有不規則的閃爍、沒有波浪狀等條紋或橫條出現,基本滿足視頻監控系統的圖像質量指標要求。各路視頻信號的輸入輸出電接口、阻抗和收發光接口均符合國家標準,系統具高集成度、靈活性等特點,能廣泛應用于各場合的視頻監控系統和安全防范系統中。 關鍵詞:FPGA,光纖傳輸,視頻信號

    標簽: FPGA 多路 光纖傳輸系統

    上傳時間: 2013-06-05

    上傳用戶:zxh1986123

  • 基于FPGA的Viterbi譯碼器設計與實現.rar

    卷積碼是廣泛應用于衛星通信、無線通信等多種通信系統的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實現結構比較簡單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術的不斷發展,使用FPGA實現Viterbi譯碼器的設計方法逐漸成為主流。不同通信系統所選用的卷積碼不同,因此設計可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統的應用需求,具有很重要的現實意義。 本文設計了基于FPGA的高速Viterbi譯碼器。在對Viterbi譯碼算法深入研究的基礎上,重點研究了Viterbi譯碼器核心組成模塊的電路實現算法。本設計中分支度量計算模塊采用只計算可能的分支度量值的方法,節省了資源;加比選模塊使用全并行結構保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結構,大大提高了譯碼速度。在Xilinx ISE8.2i環境下,用VHDL硬件描述語言編寫程序,實現(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎上,擴展了Viterbi譯碼器的通用性,使其能夠對不同的卷積碼譯碼。譯碼器根據不同的工作模式,可以對(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數。 本文用Simulink搭建編譯碼系統的通信鏈路,生成測試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對各種模式的譯碼器進行全面仿真驗證,Xilinx ISE8.2i時序分析報告表明譯碼器布局布線后最高譯碼速度可達200MHz。在FPGA和DSP組成的硬件平臺上進一步測試譯碼器,譯碼器運行穩定可靠。最后,使用Simulink產生的數據對本文設計的Viterbi譯碼器的譯碼性能進行了分析,仿真結果表明,在同等條件下,本文設計的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當。

    標簽: Viterbi FPGA 譯碼器

    上傳時間: 2013-06-24

    上傳用戶:myworkpost

主站蜘蛛池模板: 东平县| 尉犁县| 黄龙县| 门源| 西乌| 浦城县| 横峰县| 油尖旺区| 兴隆县| 鄂尔多斯市| 无极县| 伊金霍洛旗| 广河县| 冀州市| 昌吉市| 广丰县| 奇台县| 芜湖市| 灵石县| 观塘区| 玛沁县| 星子县| 浙江省| 防城港市| 平原县| 南阳市| 凉城县| 肥东县| 扎鲁特旗| 黄陵县| 平果县| 崇州市| 虎林市| 义乌市| 易门县| 库尔勒市| 墨竹工卡县| 苍南县| 金山区| 册亨县| 青神县|