亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

采樣接收機(jī)

  • 使用FPGA設計WiMax接收機之OFDM同步硬體電路(內(nèi)附VHDL code)

    使用FPGA設計WiMax接收機之OFDM同步硬體電路(內(nèi)附VHDL code)

    標簽: WiMax FPGA OFDM VHDL

    上傳時間: 2016-01-22

    上傳用戶:zhuyibin

  • 接收機的經(jīng)典電子書想學習的人多多下載對你有幫助的

    接收機的經(jīng)典電子書想學習的人多多下載對你有幫助的

    標簽: 接收

    上傳時間: 2013-12-25

    上傳用戶:lanwei

  • GPS接收機的內(nèi)的 擷取訊號功能 模擬 單純的模擬 固本地端只會產(chǎn)生10種衛(wèi)星訊號

    GPS接收機的內(nèi)的 擷取訊號功能 模擬 單純的模擬 固本地端只會產(chǎn)生10種衛(wèi)星訊號

    標簽: GPS 接收

    上傳時間: 2017-02-17

    上傳用戶:zmy123

  • 工業(yè)監(jiān)控和便攜式儀器的6通道SAR型ADC

    14 位 LTC®2351-14 是一款 1.5Msps、低功率 SAR 型 ADC,具有 6 個同時采樣差分輸入通道。它采用單 3V 工作電源,並具有 6 個獨立的采樣及保持放大器 (S/HA) 和一個 ADC。

    標簽: SAR ADC 工業(yè)監(jiān)控 便攜式

    上傳時間: 2013-11-16

    上傳用戶:dbs012280

  • GPS 接收機靈敏度分析

    GPS 接收機靈敏度分析

    標簽: gps接收機

    上傳時間: 2022-06-18

    上傳用戶:

  • 本程式是使用C++寫單片機的軔體程式, 可以和PC做串列埠COM port通訊, 也結(jié)合I2C通訊標準, 將接收的資料燒錄傳輸至硬件IC 24C16

    本程式是使用C++寫單片機的軔體程式, 可以和PC做串列埠COM port通訊, 也結(jié)合I2C通訊標準, 將接收的資料燒錄傳輸至硬件IC 24C16

    標簽: 24C16 port COM I2C

    上傳時間: 2013-12-17

    上傳用戶:

  • 介紹一種基于DSP的嵌入式無線圖像壓縮及無線傳輸系統(tǒng)的設計與實現(xiàn)方法。系統(tǒng)采 用JPEG國際標準。下位機實現(xiàn)圖像采集、壓縮以及圖像數(shù)據(jù)無線傳輸 上位機接收圖像數(shù)據(jù)并 完成與PC機的通信。通過DMA

    介紹一種基于DSP的嵌入式無線圖像壓縮及無線傳輸系統(tǒng)的設計與實現(xiàn)方法。系統(tǒng)采 用JPEG國際標準。下位機實現(xiàn)圖像采集、壓縮以及圖像數(shù)據(jù)無線傳輸 上位機接收圖像數(shù)據(jù)并 完成與PC機的通信。通過DMA在圖像采集、壓縮及數(shù)據(jù)傳輸中的應用,提高了系統(tǒng)的運行效 率。

    標簽: JPEG DSP DMA 圖像數(shù)據(jù)

    上傳時間: 2017-09-27

    上傳用戶:cooran

  • 基于DSPFPGA的數(shù)字電視條件接收系統(tǒng)

    這篇論文以數(shù)字電視條件接收系統(tǒng)為研究對象,系統(tǒng)硬件設計以DSP和FPGA為實現(xiàn)平臺,采用以DSP實現(xiàn)其加密算法、以FPGA實現(xiàn)其外圍電路,對數(shù)字電視條件接收系統(tǒng)進行設計。首先根據(jù)數(shù)字電視條件接收系統(tǒng)的原理及其軟硬分離的發(fā)展趨勢,提出采用 DSP+FPGA結(jié)構的設計方式,將ECC與AES加密算法應用于SK與CW的加密;根據(jù)其原理對系統(tǒng)進行總體設計,同時對系統(tǒng)各部分的硬件原理圖進行詳細設計,并進行 PCB設計。其次采用從上而下的設計方式,對FPGA實現(xiàn)的邏輯功能劃分為各個功能模塊,然后再對各個模塊進行設計、仿真。采用Quartus Ⅱ7.2軟件對FPGA實現(xiàn)的邏輯功能進行設計、仿真。仿真結(jié)果表明:基于通用加擾算法(CSA)的加擾器模塊,滿足TS流加擾要求;塊加密模塊的最高時鐘頻率達到229.89MHz,流加密模塊的最高時鐘頻率達到331.27MHz,對于實際的碼流來說,具有比較大的時序裕量;DSP接口模塊滿足 ADSP BF-535的讀寫時序;包處理模塊實現(xiàn)對加密后數(shù)據(jù)的包處理。最后對條件接收系統(tǒng)中加密算法程序采用結(jié)構化、模塊化的編程方式進行設計。 ECC設計時采用C語言與匯編語言混合編程,充分利用兩種編程語言的優(yōu)勢。將ECC 與AES加密算法在VisualDSP++3.0開發(fā)環(huán)境下進行驗證,并下載至ADSP BF-535評估板上運行。輸出結(jié)果表明:有限域運算匯編語言編程的實現(xiàn)方式,其運行速度明顯提高, 192位加法提高380個時鐘周期,32位乘法提高92個時鐘周期;ECC與AES達到加密要求。上述工作對數(shù)字電視條件接收系統(tǒng)的設計具有實際的應用價值。關鍵詞:條件接收,DSP,F(xiàn)PGA,ECC,AEs

    標簽: DSPFPGA 數(shù)字電視 條件接收系統(tǒng)

    上傳時間: 2013-07-03

    上傳用戶:www240697738

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數(shù)字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數(shù)字電路設計的關鍵技術之一, 系統(tǒng)時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現(xiàn)代電子系統(tǒng)對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統(tǒng)時鐘頻率的升高。我們的系統(tǒng)設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統(tǒng)時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數(shù)字系統(tǒng)設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現(xiàn)高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統(tǒng)的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產(chǎn)生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現(xiàn)高精度的時間分辨。 近年來半導體技術的發(fā)展, 使高質(zhì)量的分相功能在一 片芯片內(nèi)實現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時鐘 芯片。這些芯片的出現(xiàn), 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(huán)(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩(wěn)定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數(shù)據(jù), 與其同步的時鐘信號并不傳輸。 但本地接收到數(shù)據(jù)時, 為了準確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時鐘, 即要獲取與數(shù) 據(jù)同步的時鐘信號。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y(jié)構如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數(shù)據(jù) 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統(tǒng)時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統(tǒng)設計帶來很多的困擾。 我們在這里使用鎖相環(huán)和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經(jīng)過鎖相環(huán) 89429 升頻得到68MHz 的時鐘, 再經(jīng)過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數(shù)據(jù)同步性最好的一個。選擇的依據(jù)是: 在每個數(shù)據(jù)幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數(shù)據(jù), 如果經(jīng)某個時鐘鎖存后的數(shù)據(jù)在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數(shù)據(jù)的同步性最好(相關)。 根據(jù)這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數(shù)據(jù)進行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結(jié)果經(jīng)過優(yōu)先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產(chǎn)的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現(xiàn)了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關鍵部 分。高速的ADC 價格昂貴, 而且系統(tǒng)設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統(tǒng) ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產(chǎn)生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產(chǎn)生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現(xiàn)在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時鐘分別作為ADC 的 轉(zhuǎn)換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經(jīng)過 緩沖、調(diào)理, 送入ADC 進行模數(shù)轉(zhuǎn)換, 采集到的數(shù)據(jù)寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時鐘為80MHz 的采 集系統(tǒng)達到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結(jié) 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現(xiàn)相當于高頻時鐘的時間性能, 并 避免了高速數(shù)字電路設計中一些問題, 降低了系統(tǒng)設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • WEBGAME 機器人大戰(zhàn)EBS(無盡的戰(zhàn)爭) 架設方法 WIN2K系列主機

    WEBGAME 機器人大戰(zhàn)EBS(無盡的戰(zhàn)爭) 架設方法 WIN2K系列主機 ,最簡單的方法就是 設置一個虛擬目錄 其它就稍微改改 config.cgi的設置,還有餓ebs_sub 1 2 3.cgi的圖片地址就基本好了 WIN2K沒有虛擬目錄的話就除了要做上面的那些以外 還要打開所有文件,搜索類似這樣的 require config.cgi  都改成絕對路徑就行了 UNIX LINUX FREEBSD 系列的話,就要設置屬性了 ebs目錄所有CGI文件設置成 755 所有DAT文件設置成 777 logmiulerebeb 目錄也就是數(shù)據(jù)目錄,這個要設置成 777 裏面所有文件也是 777 當然,你可以修改這個目錄,最好修改成其他目錄,然後把config.cgi的數(shù)據(jù)庫目錄改改就可以了, 然後就是改 config.cgi的一些設置,還要改 ebs_sub 1 2 3.cgi的圖片地址了,最後就是,UNIX LINUX系列的大小寫都分的很清楚,這個版本我懶得整理,所以有的是答謝,有的是小寫,自己改改吧. 

    標簽: WEBGAME WIN2K EBS 機器人

    上傳時間: 2014-01-10

    上傳用戶:tuilp1a

主站蜘蛛池模板: 浮山县| 九寨沟县| 鲜城| 察哈| 林口县| 乳山市| 稷山县| 盐城市| 延长县| 肇庆市| 金华市| 湖南省| 布尔津县| 桃园县| 临邑县| 东山县| 砀山县| 墨竹工卡县| 邢台县| 当雄县| 临桂县| 隆尧县| 沂南县| 通榆县| 台中县| 仙居县| 桓仁| 莱州市| 固镇县| 枣强县| 松潘县| 邵阳市| 镶黄旗| 丹阳市| 德庆县| 祁门县| 澎湖县| 漯河市| 宕昌县| 伊宁市| 宿迁市|