亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

配置向

  • 在這個專題中我們由淺入深地向大家介紹Java Servlet的基本特征、開發(fā)環(huán)境的配置以及Servlet的一些主要API類。

    在這個專題中我們由淺入深地向大家介紹Java Servlet的基本特征、開發(fā)環(huán)境的配置以及Servlet的一些主要API類。

    標(biāo)簽: Servlet Java API

    上傳時間: 2013-12-10

    上傳用戶:jhksyghr

  • 這是jbpm的方法簡單的測試,如和業(yè)務(wù)表的關(guān)聯(lián)如何關(guān)聯(lián),節(jié)點(diǎn)如何向下走,都是用junit測試通過的.除了配置文件都是機(jī)制砂文件

    這是jbpm的方法簡單的測試,如和業(yè)務(wù)表的關(guān)聯(lián)如何關(guān)聯(lián),節(jié)點(diǎn)如何向下走,都是用junit測試通過的.除了配置文件都是機(jī)制砂文件

    標(biāo)簽: junit jbpm 測試 機(jī)制

    上傳時間: 2016-11-04

    上傳用戶:silenthink

  • 前面我們通過Veritas Cluster Server for DB2雙機(jī)-入門一文已經(jīng)向大家介紹了DB2雙機(jī)的基本原理和配置方法

    前面我們通過Veritas Cluster Server for DB2雙機(jī)-入門一文已經(jīng)向大家介紹了DB2雙機(jī)的基本原理和配置方法,本文將接續(xù)上文,繼續(xù)介紹DB2的高級需求-大規(guī)模并行處理(Massively Parallel Processing, MPP)-環(huán)境下,用戶如何利用VCS配置雙機(jī)互備環(huán)境。 

    標(biāo)簽: DB2 Veritas Cluster Server

    上傳時間: 2014-09-04

    上傳用戶:libinxny

  • 通過配置文件向timesten內(nèi)存數(shù)據(jù)庫插數(shù)據(jù)和查數(shù)據(jù)的方法

    通過配置文件向timesten內(nèi)存數(shù)據(jù)庫插數(shù)據(jù)和查數(shù)據(jù)的方法

    標(biāo)簽: timesten 數(shù)據(jù) 內(nèi)存數(shù)據(jù)庫

    上傳時間: 2013-12-18

    上傳用戶:朗朗乾坤

  • FPGA可配置端口電路的設(shè)計.rar

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口

    上傳時間: 2013-07-20

    上傳用戶:頂?shù)弥?/p>

  • FPGA可配置端口電路的設(shè)計

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • 探討PROE的配置文件——系統(tǒng)配置文件config.pro

    PROE的配置文件讓不少初學(xué)者感到煩惱,盡管不少教材里都會提到關(guān)于PROE的配置文件。但大多數(shù)顯得過于理論化,而不便于初學(xué)者理解,可操作性不強(qiáng)。本文力求以通俗的語言結(jié)合實(shí)際運(yùn)用向大家介紹PROE的配置文件,希望能給各位帶來幫助。

    標(biāo)簽: config PROE pro 系統(tǒng)配置

    上傳時間: 2013-11-16

    上傳用戶:drink!

  • 探討PROE的配置文件——系統(tǒng)配置文件config.pro

    PROE的配置文件讓不少初學(xué)者感到煩惱,盡管不少教材里都會提到關(guān)于PROE的配置文件。但大多數(shù)顯得過于理論化,而不便于初學(xué)者理解,可操作性不強(qiáng)。本文力求以通俗的語言結(jié)合實(shí)際運(yùn)用向大家介紹PROE的配置文件,希望能給各位帶來幫助。

    標(biāo)簽: config PROE pro 系統(tǒng)配置

    上傳時間: 2013-11-03

    上傳用戶:lps11188

  • DSC(Data Service Center)是用于接收DTU數(shù)據(jù)和向DTU發(fā)送數(shù)據(jù)的服務(wù)軟件

    DSC(Data Service Center)是用于接收DTU數(shù)據(jù)和向DTU發(fā)送數(shù)據(jù)的服務(wù)軟件,和DTU之間通訊使用開發(fā)包動態(tài)庫gprs_dll.dll,該文件包括和DTU通訊所需要的全部API函數(shù),包括服務(wù)的啟動、數(shù)據(jù)發(fā)送、數(shù)據(jù)接收、關(guān)閉服務(wù)等,DSC實(shí)際上是架構(gòu)在gprs_dll.dll所提供的功能之上的數(shù)據(jù)處理軟件,其所需要完成的功能如下: 1、 調(diào)用API啟動服務(wù)和停止服務(wù); 2、 調(diào)用API接收數(shù)據(jù)和向DTU發(fā)送數(shù)據(jù),并且對數(shù)據(jù)作進(jìn)一步處理; 3、 調(diào)用API輪詢DTU用戶列表,如果需要可作進(jìn)一步處理,包括用戶認(rèn)證等; 4、 調(diào)用API對DTU進(jìn)行遠(yuǎn)程配置

    標(biāo)簽: DTU Service Center Data

    上傳時間: 2015-06-25

    上傳用戶:cc1

  • 通過串口向GPS模塊不停的發(fā)送設(shè)置命令

    通過串口向GPS模塊不停的發(fā)送設(shè)置命令,實(shí)現(xiàn)控制GPS發(fā)送數(shù)據(jù)模式的配置。用戶可以根據(jù)需要選擇不同的數(shù)據(jù)模式,并通過PC的串口調(diào)試軟件觀察效果。

    標(biāo)簽: GPS 串口 模塊 發(fā)送

    上傳時間: 2014-12-22

    上傳用戶:731140412

主站蜘蛛池模板: 南宫市| 科尔| 东乡| 应用必备| 天祝| 正镶白旗| 阜城县| 东城区| 家居| 呼伦贝尔市| 张家港市| 五原县| 仁化县| 秦皇岛市| 长兴县| 双柏县| 灵璧县| 灵川县| 平阴县| 邵武市| 驻马店市| 包头市| 健康| 景泰县| 哈尔滨市| 定远县| 安塞县| 金沙县| 九江市| 会宁县| 盱眙县| 汝阳县| 和田县| 沭阳县| 皋兰县| 巧家县| 灵川县| 鲜城| 芦溪县| 虞城县| 孝义市|