龍族全部地圖端口(地圖全開(kāi)的Mapserver),path的路徑請(qǐng)按照自己電腦上的路徑設(shè)置
上傳時(shí)間: 2017-08-02
上傳用戶:han_zh
本文針對(duì)我國(guó)當(dāng)今大型倉(cāng)庫(kù)、大型糧庫(kù)的監(jiān)測(cè)與控制現(xiàn)狀,進(jìn)行研究開(kāi)發(fā),采用較為實(shí)用和先進(jìn)的單片微型機(jī)控制系統(tǒng),運(yùn)用溫度傳感器和濕度傳感器對(duì)溫度、濕度的敏感性設(shè)計(jì)了一種基于多級(jí)通訊總線的糧庫(kù)溫、濕度自動(dòng)監(jiān)測(cè)系統(tǒng),主要包括通訊控制總站以及下位機(jī)的設(shè)計(jì)。操作人員可以通過(guò)向通訊控制總站發(fā)送命令,提取下位機(jī)溫、濕度數(shù)據(jù),下位機(jī)實(shí)現(xiàn)溫、濕度檢測(cè);同時(shí)可以查看歷史檢測(cè)數(shù)據(jù),進(jìn)行糧情分析和糧庫(kù)管理等一系列操作。 溫濕度的測(cè)量和控制系統(tǒng)通常被認(rèn)為是一項(xiàng)較為簡(jiǎn)單的控制技術(shù),但是由于濕敏元件的穩(wěn)定性差,壽命短等問(wèn)題,實(shí)際應(yīng)用系統(tǒng)中能正常運(yùn)行的不多,除非建立有嚴(yán)格的管理制度,而且管理人員的綜合素質(zhì)要達(dá)到一定的要求。所以,本文重點(diǎn)分析了濕敏傳感測(cè)量的機(jī)制,選型和技術(shù)措施。在研究了多種濕度傳感器性能的基礎(chǔ)上選用了合適的濕度傳感器,這是本設(shè)計(jì)的一個(gè)重點(diǎn)。本設(shè)計(jì)還有一個(gè)重點(diǎn),用CPLD設(shè)計(jì)了一個(gè)模擬開(kāi)關(guān)和顯示部分。 本設(shè)計(jì)研制的上位機(jī)采用PC機(jī),通過(guò)RS-232接口與轉(zhuǎn)換器相連,轉(zhuǎn)換器通過(guò)RS-485總線連接下位機(jī),實(shí)現(xiàn)監(jiān)控室與現(xiàn)場(chǎng)的數(shù)據(jù)通信。每臺(tái)下位機(jī)位于各糧倉(cāng)內(nèi),需要監(jiān)測(cè)256路的溫、濕度信號(hào),為了能實(shí)現(xiàn)共256路溫濕度的數(shù)據(jù)采集工作,本設(shè)計(jì)中用CPLD設(shè)計(jì)了一個(gè)模擬開(kāi)關(guān),每次只采集一路數(shù)據(jù)送入到單片機(jī)中去;另外,本設(shè)計(jì)的顯示部分也獨(dú)特的選用了CPLD來(lái)實(shí)現(xiàn)。正常情況下上位機(jī)每4小時(shí)向下位機(jī)發(fā)布一次檢測(cè)信號(hào)(同時(shí)在任何時(shí)刻也可監(jiān)控某個(gè)糧倉(cāng)的溫濕度情況),下位機(jī)利用PICl6F877單片機(jī)來(lái)實(shí)現(xiàn)糧倉(cāng)中128路溫度和128路濕度的測(cè)控。 該糧倉(cāng)溫、濕度測(cè)控系統(tǒng)實(shí)用性強(qiáng),成本低,數(shù)據(jù)傳輸效率高,可靠性好。它不儀可以應(yīng)用于糧庫(kù)的監(jiān)控管理,而且也可推廣到其他監(jiān)控領(lǐng)域,因此具有廣泛的應(yīng)用前景。
上傳時(shí)間: 2013-05-23
上傳用戶:liuwei6419
隨著現(xiàn)代科學(xué)技術(shù)的迅速發(fā)展和人們對(duì)數(shù)據(jù)采集技術(shù)要求的日益提 高,近年來(lái)數(shù)據(jù)采集技術(shù)得到了長(zhǎng)足的發(fā)展,主要表現(xiàn)為精度越來(lái)越高, 傳輸?shù)乃俣仍絹?lái)越快。但是各種基于ISA、PCI 等總線的數(shù)據(jù)采集系統(tǒng)存 在著安裝麻煩、受計(jì)算機(jī)插槽數(shù)量、地址、中斷資源的限制、可擴(kuò)展性 差等缺陷,嚴(yán)重的制約了它們的應(yīng)用范圍。USB 總線的出現(xiàn)很好的解決了 上述問(wèn)題,它是1995 年INTEL、NEC、MICROSOFT、IBM 等公司為解決傳 統(tǒng)總線的不足而推出的一種新型串行通信標(biāo)準(zhǔn)。為了適應(yīng)高速傳輸?shù)男?要,2004 年4月,這些公司在原來(lái)1.1 協(xié)議的基礎(chǔ)上制定了USB2.0 傳輸 協(xié)議,使傳輸速度達(dá)到了480Mb/s。該總線具有安裝方便、高帶寬、易擴(kuò) 展等優(yōu)點(diǎn),已經(jīng)逐漸成為現(xiàn)代數(shù)據(jù)采集傳輸?shù)陌l(fā)展趨勢(shì)。 以高速數(shù)字信號(hào)處理器(DSPs)為基礎(chǔ)的實(shí)時(shí)數(shù)字信號(hào)處理技術(shù)近 年來(lái)發(fā)展迅速,并獲得了廣泛的應(yīng)用。TMS320C6713 是德州儀器公司 ( Texas Instrument ) 推出的浮點(diǎn)DSPs , 其峰值處理能力達(dá)到了 1350MFLOPS,是目前國(guó)際上性能最高的DSPs 之一。同時(shí)該DSPs 接口豐 富,擴(kuò)展能力強(qiáng),非常適合于做主控芯片。 基于TMS320C6713 和USB2.0,本文設(shè)計(jì)了一套多路實(shí)時(shí)信號(hào)采集系 統(tǒng)。該設(shè)計(jì)充分利用了高速數(shù)字信號(hào)處理器TMS320C6713 和USB 芯片 CY7C68001 的各種優(yōu)點(diǎn),實(shí)現(xiàn)了傳輸速度快,采樣精度高,易于擴(kuò)展,接口簡(jiǎn)單的特點(diǎn)。在本文中詳細(xì)討論了各種協(xié)議和功能模塊的設(shè)計(jì)。本文 的設(shè)計(jì)主要分為硬件部分和軟件部分,其中硬件部分包括模擬信號(hào)輸入 模塊,AD 數(shù)據(jù)采集模塊,USB 模塊,所有的硬件模塊都在TMS320C6713 的協(xié)調(diào)控制下工作,軟件部分包括DSP 程序和PC 端程序設(shè)計(jì)。總的設(shè)計(jì) 思想是以TMS320C6713為核心,通過(guò)AD 轉(zhuǎn)換,將采集的數(shù)據(jù)傳送給 TMS320C6713 進(jìn)行數(shù)據(jù)處理,并將處理后的數(shù)據(jù)經(jīng)過(guò)USB 接口傳送到上位 機(jī)。
上傳時(shí)間: 2013-04-24
上傳用戶:fudong911
隨著通信技術(shù)的發(fā)展,視頻傳輸系統(tǒng)因具有方便、實(shí)時(shí)、準(zhǔn)確等特點(diǎn)已成為現(xiàn)代工業(yè)管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強(qiáng)、傳輸距離等優(yōu)點(diǎn)越來(lái)越受人們的關(guān)注。本論文以FPGA為核心芯片,結(jié)合數(shù)字化技術(shù)和時(shí)分復(fù)用技術(shù),提出了一種無(wú)壓縮多路數(shù)字視頻光纖傳輸系統(tǒng)設(shè)計(jì)方案,并詳細(xì)分析方案的設(shè)計(jì)過(guò)程。 系統(tǒng)分A/D轉(zhuǎn)換、D/A轉(zhuǎn)換和FPGA數(shù)據(jù)處理三大模塊化進(jìn)行設(shè)計(jì),F(xiàn)PGA數(shù)據(jù)處理模塊實(shí)現(xiàn)了程序的配置下載、IO口的控制功能、各時(shí)鐘分頻、鎖相功能和多路數(shù)字信號(hào)的復(fù)接解復(fù)接仿真,同時(shí)完成了視頻信號(hào)的A/D轉(zhuǎn)換和數(shù)字視頻信號(hào)的D/A轉(zhuǎn)換功能,最終實(shí)現(xiàn)了八路視頻信號(hào)在一根光纖上實(shí)時(shí)傳輸?shù)墓δ堋=邮找曨l圖像輪廓清晰、沒(méi)有不規(guī)則的閃爍、沒(méi)有波浪狀等條紋或橫條出現(xiàn),基本滿足視頻監(jiān)控系統(tǒng)的圖像質(zhì)量指標(biāo)要求。各路視頻信號(hào)的輸入輸出電接口、阻抗和收發(fā)光接口均符合國(guó)家標(biāo)準(zhǔn),系統(tǒng)具高集成度、靈活性等特點(diǎn),能廣泛應(yīng)用于各場(chǎng)合的視頻監(jiān)控系統(tǒng)和安全防范系統(tǒng)中。 關(guān)鍵詞:FPGA,光纖傳輸,視頻信號(hào)
標(biāo)簽: FPGA 多路 光纖傳輸系統(tǒng)
上傳時(shí)間: 2013-06-05
上傳用戶:zxh1986123
隨著電信數(shù)據(jù)傳輸對(duì)速率和帶寬的要求變得越來(lái)越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長(zhǎng),無(wú)法滿足特定客戶對(duì)高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個(gè)或者多個(gè)低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)方案,使用四個(gè)E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對(duì)延遲64ms,通過(guò)鏈路容量調(diào)整機(jī)制,可以動(dòng)態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時(shí)隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實(shí)現(xiàn)多路數(shù)據(jù)的對(duì)齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個(gè)數(shù)字電路采用Verilog硬件描述語(yǔ)言設(shè)計(jì),通過(guò)前仿真和后仿真的驗(yàn)證.以30萬(wàn)門的FPGA器件作為硬件實(shí)現(xiàn),經(jīng)過(guò)綜合和布線,特別是寫約束和增量布線手動(dòng)調(diào)整電路的布局,降低關(guān)鍵路徑延時(shí),最終滿足設(shè)計(jì)要求.
標(biāo)簽: FPGA 多路 傳輸 片的設(shè)計(jì)
上傳時(shí)間: 2013-07-16
上傳用戶:asdkin
第三代移動(dòng)通信系統(tǒng)及技術(shù)是目前通信領(lǐng)域的研究熱點(diǎn)。本系統(tǒng)采用了第三代移動(dòng)通信系統(tǒng)的部分關(guān)鍵技術(shù),采用直接序列擴(kuò)頻方式實(shí)現(xiàn)多路寬帶信號(hào)的碼分復(fù)用傳輸。在系統(tǒng)設(shè)計(jì)中,我們綜合考慮了系統(tǒng)性能要求,功能實(shí)現(xiàn)復(fù)雜度與系統(tǒng)資源利用率,選擇了并行導(dǎo)頻體制、串行滑動(dòng)相關(guān)捕獲方式、延遲鎖相環(huán)跟蹤機(jī)制、導(dǎo)頻信道估計(jì)方案和相干解擴(kuò)方式,并在Quartus軟件平臺(tái)上采用VHDL語(yǔ)言,在FPGA芯片CycloneEP1C12Q240C8上完成了系統(tǒng)設(shè)計(jì)。通過(guò)對(duì)硬件測(cè)試板的測(cè)試表明文中介紹的方案和設(shè)計(jì)方法是可行和有效的。并在測(cè)試的基礎(chǔ)上對(duì)系統(tǒng)提出了改進(jìn)意見(jiàn)。
標(biāo)簽: FPGA 多路 分 通信系統(tǒng)
上傳時(shí)間: 2013-06-27
上傳用戶:fzy309228829
XRP7714是一款四輸出脈寬調(diào)制(PWM)分級(jí)降壓(step down)DC-DC控制器,并具有內(nèi)置LDO提供待機(jī)電源。該器件在單個(gè)IC上為電池供電的產(chǎn)品提供了整套的電源管理方案,并且通過(guò)內(nèi)含的I2C串行接口進(jìn)行整體的編程配置。XRP7714器件的每一路輸出電壓的編程范圍是0.9V~5.1V,此范圍內(nèi)無(wú)需外部分壓器。可編程DPWM開(kāi)關(guān)頻率的范圍從300kHz到1.5MHz,使用戶能夠在效率和元件大小之間取得最優(yōu)方案。為了讓用戶能夠在設(shè)計(jì)的多路電源XRP7714系統(tǒng)能夠取得最優(yōu)的方案,下文將詳細(xì)的介紹影響XRP7714系統(tǒng)效率的參數(shù)設(shè)置以及外圍器件的選型。
標(biāo)簽: 7714 XRP 多路電源 參數(shù)
上傳時(shí)間: 2013-10-31
上傳用戶:chendawei
DH1718E(G)型雙路穩(wěn)壓穩(wěn)流電源是一種帶有雙3位數(shù)字面板表顯示的恒壓(CV)與恒流(CC)自動(dòng)轉(zhuǎn)換的高精度電源。DH1718E(G)型可同時(shí)顯示輸出電壓及電流。本機(jī)設(shè)有輸出電壓、電流預(yù)調(diào)電路及輸出開(kāi)關(guān)電路。輸出開(kāi)關(guān)是一種電子開(kāi)關(guān),不會(huì)產(chǎn)生機(jī)械振動(dòng)及噪聲,當(dāng)輸出開(kāi)關(guān)關(guān)閉時(shí),電壓表指示的值與調(diào)節(jié)電壓旋鈕的位置相對(duì)應(yīng),以便于電壓的預(yù)調(diào)節(jié),電流表指示的值與調(diào)節(jié)電流旋鈕的位置相對(duì)應(yīng),以便于電流的預(yù)調(diào)節(jié),按下輸出開(kāi)關(guān),在輸出接線柱上便有電壓輸出。本電源還具有主、從路電壓跟蹤功能。左邊為主路,右邊為從路,在跟蹤狀態(tài)下,從路的輸出電壓隨主路而變化(變化量可調(diào)節(jié)從路的電壓調(diào)節(jié)電位器)。這對(duì)于需要對(duì)稱且可調(diào)雙極性電源的場(chǎng)合特別適用。DH1718G直流穩(wěn)壓電源是在DH 1718E兩路可調(diào)電源基礎(chǔ)上增加一路固定(5V/3A)電源組成。其可調(diào)部分的功能、性能指標(biāo)同DH1718E系列相應(yīng)型號(hào)。
標(biāo)簽: 1718 DH 直流 跟蹤穩(wěn)壓
上傳時(shí)間: 2013-10-21
上傳用戶:aappkkee
多路電壓采集系統(tǒng)一、實(shí)驗(yàn)?zāi)康模保煜た删幊绦酒珹DC0809,8253的工作過(guò)程,掌握它們的編程方法。2.加深對(duì)所學(xué)知識(shí)的理解并學(xué)會(huì)應(yīng)用所學(xué)的知識(shí),達(dá)到在應(yīng)用中掌握知識(shí)的目的。 二、實(shí)驗(yàn)內(nèi)容與要求1.基本要求通過(guò)一個(gè)A/D轉(zhuǎn)換器循環(huán)采樣4路模擬電壓,每隔一定時(shí)間去采樣一次,一次按順序采樣4路信號(hào)。A/D轉(zhuǎn)換器芯片AD0809將采樣到的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),轉(zhuǎn)換完成后,CPU讀取數(shù)據(jù)轉(zhuǎn)換結(jié)果,并將結(jié)果送入外設(shè)即CRT/LED顯示,顯示包括電壓路數(shù)和數(shù)據(jù)值。2. 提高要求 (1) 可以實(shí)現(xiàn)循環(huán)采集和選擇采集2種方式。(2)在CRT上繪制電壓變化曲線。 三、實(shí)驗(yàn)報(bào)告要求 1.設(shè)計(jì)目的和內(nèi)容 2.總體設(shè)計(jì) 3.硬件設(shè)計(jì):原理圖(接線圖)及簡(jiǎn)要說(shuō)明 4.軟件設(shè)計(jì)框圖及程序清單5.設(shè)計(jì)結(jié)果和體會(huì)(包括遇到的問(wèn)題及解決的方法) 四、總體設(shè)計(jì)設(shè)計(jì)思路如下:1) 4路模擬電壓信號(hào)通過(guò)4個(gè)電位器提供0-5V的電壓信號(hào)。2) 選擇ADC0809芯片作為A/D轉(zhuǎn)換器,4路輸入信號(hào)分別接到ADC0809的IN0—IN4通道,每隔一定的時(shí)間采樣一次,采完一路采集下一路,4路電壓循環(huán)采集。3) 利用3個(gè)LED數(shù)碼管顯示數(shù)據(jù),1個(gè)數(shù)碼管用來(lái)顯示輸入電壓路數(shù),3個(gè)數(shù)碼管用來(lái)顯示電壓采樣值。4) 延時(shí)由8253定時(shí)/計(jì)數(shù)器來(lái)實(shí)現(xiàn)。 五、硬件電路設(shè)計(jì)根據(jù)設(shè)計(jì)思路,硬件主要利用了微機(jī)實(shí)驗(yàn)平臺(tái)上的ADC0809模數(shù)轉(zhuǎn)換器、8253定時(shí)/計(jì)數(shù)器以及LED顯示輸出等模塊。電路原理圖如下:1.基本接口實(shí)驗(yàn)板部分1) 電位計(jì)模塊,4個(gè)電位計(jì)輸出4路1-5V的電壓信號(hào)。2) ADC0809模數(shù)轉(zhuǎn)換器,將4路電壓信號(hào)接到IN0-IN3,ADD_A、ADD_B、ADD_C分別接A0、A1、A2,CS_AD接CS0時(shí),4個(gè)采樣通道對(duì)應(yīng)的地址分別為280H—283H。3) 延時(shí)模塊,8253和8255組成延時(shí)電路。8255的PA0接到8253的OUT0,程序中查詢計(jì)數(shù)是否結(jié)束。硬件電路圖如圖1所示。 圖1 基本實(shí)驗(yàn)板上的電路圖實(shí)驗(yàn)板上的LED顯示部分實(shí)驗(yàn)板上主要用到了LED數(shù)碼管顯示電路,插孔CS1用于數(shù)碼管段碼的輸出選通,插孔CS2用于數(shù)碼管位選信號(hào)的輸出選通。電路圖如圖2所示。
上傳時(shí)間: 2013-11-06
上傳用戶:sunchao524
七天玩轉(zhuǎn)Altera:學(xué)習(xí)FPGA必經(jīng)之路包括基礎(chǔ)篇、時(shí)序篇和驗(yàn)證篇三個(gè)部分。
上傳時(shí)間: 2013-10-11
上傳用戶:woshinimiaoye
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1