亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

邊沿觸發

  • DS1302+AT89S52+LED時鐘程序(C語言源代碼+

    #include<reg51.h>/*************************ds1302與at89s52引腳連接********************/sbit T_RST=P3^5; sbit T_CLK=P3^6;                 sbit T_IO=P3^7;                                sbit ACC0=ACC^0;sbit ACC7=ACC^7;unsigned char seg[]={0x00,0x01,0x02,0x03,0x04,0x05,0x06,0x07,0x08,0x09};         //0~~9段碼 /******************DS1302:寫入操作(上升沿)*********************/ void write_byte(unsigned char da){   unsigned char i;   ACC=da;   for(i=8;i>0;i--)   {       T_IO=ACC0;   T_CLK=0;           T_CLK=1;      ACC=ACC>>1;   }} /******************DS1302:讀取操作(下降沿)*****************/unsigned char read_byte(void){   unsigned char i;   for(i=0;i<8;i++)   {      ACC=ACC>>1;   T_CLK = 1;   T_CLK = 0;      ACC7 = T_IO;   }   return(ACC); } /******************DS1302:寫入數據(先送地址,再寫數據)***************************/ void write_1302(unsigned char addr,unsigned char da){   T_RST=0;    //停止工作   T_CLK=0;                                    T_RST=1;   //重新工作   write_byte(addr);    //寫入地址      write_byte(da);   T_RST=0;   T_CLK=1;}

    標簽: 1302 LED DS AT

    上傳時間: 2014-01-17

    上傳用戶:sglccwk

  • Xilinx FPGA全局時鐘資源的使用方法

    目前,大型設計一般推薦使用同步時序電路。同步時序電路基于時鐘觸發沿設計,對時鐘的周期、占空比、延時和抖動提出了更高的要求。為了滿足同步時序設計的要求,一般在FPGA設計中采用全局時鐘資源驅動設計的主時鐘,以達到最低的時鐘抖動和延遲。 FPGA全局時鐘資源一般使用全銅層工藝實現,并設計了專用時鐘緩沖與驅動結構,從而使全局時鐘到達芯片內部的所有可配置單元(CLB)、I/O單元 (IOB)和選擇性塊RAM(Block Select RAM)的時延和抖動都為最小。為了適應復雜設計的需要,Xilinx的FPGA中集成的專用時鐘資源與數字延遲鎖相環(DLL)的數目不斷增加,最新的 Virtex II器件最多可以提供16個全局時鐘輸入端口和8個數字時鐘管理模塊(DCM)。與全局時鐘資源相關的原語常用的與全局時鐘資源相關的Xilinx器件原語包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如圖1所示。  

    標簽: Xilinx FPGA 全局時鐘資源

    上傳時間: 2014-01-01

    上傳用戶:maqianfeng

  • 基于RS485的數據通信協議的設計與實現

    基于現場可編程門陣列(FPGA),設計了采用RS485標準的數據通信協議。其中,高速信號接收,采用同步485通信協議,高速接口包括時鐘和數據兩個信號,時鐘速率3.6864 MHz,利用同步時鐘上升沿檢測數據。低速信號接收采用異步485通信協議,波特率115.2 kbps,每字節1個起始位,8個數據位,1個截止位。針對高速數據接收時的情況,加入1 MB 容量的靜態存儲器SRAM作為緩存,保證接收數據的可靠性。

    標簽: 485 RS 數據通信 協議

    上傳時間: 2013-10-10

    上傳用戶:笨小孩

  • 用于RFID接收器的基帶電路

    射頻識別 (RFID) 技術采用輻射和反射 RF 功率來識別和跟蹤各種目標。典型的 RFID 繫統由一個閱讀器和一個轉發器 (或標簽) 組成。

    標簽: RFID 接收器 基帶電路

    上傳時間: 2013-11-17

    上傳用戶:huyanju

  • 短波通信原理

    盡管當前新型無線電通信系統不斷涌現,短波這一古老和傳統的通信方式仍然受到全世界普遍重視,不僅沒有被淘太,還在快速發展。其原因主要有三:一、短波是唯一不受網絡樞鈕和有源中繼體制約的遠程通信手段,一但發生戰爭或災害,各種通信網絡都可能受到破壞,衛星也可能受到攻擊。無論哪種通信方式,其抗毀能力和自主通信能力與短波無可相比;二、在山區、戈壁、海洋等地區,超短波覆蓋不到,主要依靠短波;三、與衛星通信相比,短波通信不用支付話費,運行成本低。  近年來,短波通信技術在世界范圍內獲得了長足進步。這些技術成果理應被中國這樣的短波通信大國所用。用現代化的短波設備改造和充實我國各個重要領域的無線通信網,使之更加先進和有效,滿足新時代各項工作的需要,無疑是非常有意義的。  這里簡要介紹短波通信的一般概念,優化短波通信的經驗,以及一些熱門的新技術,如有錯誤之處,歡迎閱正。1、短波通信的一般原理1.1.無線電波傳播  無線電廣播、無線電通信、衛星、雷達等都依靠無線電波的傳播來實現。  無線電波一般指波長由100,000米到0.75毫米的電磁波。根據電磁波傳播的特性,又分為超長波、長波、中波、短波、超短波等若干波段,其中:超長波的波長為100,000米~10,000米,頻率3~30千赫;長波的波長為10,000米~1,000米,頻率30~300千赫;中波的波長為1,000米~100米,頻率300千赫~1.6兆赫;短波的波長為100米~10米,頻率為1.6~30兆赫;超短波的波長為10米~1毫米,頻率為30~300,000兆赫(注:波長在1米以下的超短波又稱為微波)。頻率與波長的關系為:頻率=光速/波長。  電波在各種媒介質及其分界面上傳播的過程中,由于反射、折射、散射及繞射,其傳播方向經歷各種變化,由于擴散和媒介質的吸收,其場強不斷減弱。為使接收點有足夠的場強,必須掌握電波傳播的途徑、特點和規律,才能達到良好的通信效果。常見的傳播方式有:地波(地表面波)傳播   沿大地與空氣的分界面傳播的電波叫地表面波,簡稱地波。地波的傳播途徑如圖1.1 所示。其傳播途徑主要取決于地面的電特性。地波在傳播過程中,由于能量逐漸被大地吸收,很快減弱(波長越短,減弱越快),因而傳播距離不遠。但地波不受氣候影響,可靠性高。超長波、長波、中波無線電信號,都是利用地波傳播的。短波近距離通信也利用地波

    標簽: 短波 通信原理

    上傳時間: 2013-11-13

    上傳用戶:box2000

  • 同軸電纜知識介紹

    同軸電纜知識介紹一、概述1、基帶同軸電纜同軸電纜以硬銅線為芯,外包一層絕緣材料。這層絕緣材料用密織的網狀導體環繞,網外又覆蓋一層保護性材料。有兩種廣泛使用的同軸電纜。一種是50歐姆電纜,用于數字傳輸,由于多用于基帶傳輸,也叫基帶同軸電纜;另一種是75歐姆電纜,用于模擬傳輸,即下一節要講的寬帶同軸電纜。這種區別是由歷史原因造成的,而不是由于技術原因或生產廠家。同軸電纜的這種結構,使它具有高帶寬和極好的噪聲抑制特性。同軸電纜的帶寬取決于電纜長度。1km的電纜可以達到1Gb/s~2Gb/s的數據傳輸速率。還可以使用更長的電纜,但是傳輸率要降低或使用中間放大器。目前,同軸電纜大量被光纖取代,但仍廣泛應用于有線電視和某些局域網。2、寬帶同軸電纜使用有限電視電纜進行模擬信號傳輸的同軸電纜系統被稱為寬帶同軸電纜。“寬帶”這個詞來源于電話業,指比4kHz寬的頻帶。然而在計算機網絡中,“寬帶電纜”卻指任何使用模擬信號進行傳輸的電纜網。由于寬帶網使用標準的有線電視技術,可使用的頻帶高達300MHz(常常到450MHz);由于使用模擬信號,需要在接口處安放一個電子設備,用以把進入網絡的比特流轉換為模擬信號,并把網絡輸出的信號再轉換成比特流。寬帶系統又分為多個信道,電視廣播通常占用6MHz信道。每個信道可用于模擬電視、CD質量聲音(1.4Mb/s)或3Mb/s的數字比特流。電視和數據可在一條電纜上混合傳輸。寬帶系統和基帶系統的一個主要區別是:寬帶系統由于覆蓋的區域廣,因此,需要模擬放大器周期性地加強信號。這些放大器僅能單向傳輸信號,因此,如果計算機間有放大器,則報文分組就不能在計算機間逆向傳輸。為了解決這個問題,人們已經開發了兩種類型的寬帶系統:雙纜系統和單纜系統。 1)雙纜系統雙纜系統有兩條并排鋪設的完全相同的電纜。為了傳輸數據,計算機通過電纜1將數據傳輸到電纜數根部的設備,即頂端器(head-end),隨后頂端器通過電纜2將信號沿電纜數往下傳輸。所有的計算機都通過電纜1發送,通過電纜2接收。2)單纜系統另一種方案是在每根電纜上為內、外通信分配不同的頻段。低頻段用于計算機到頂端器的通信,頂端器收到的信號移到高頻段,向計算機廣播。在子分段(subsplit)系統中,5MHz~30MHz頻段用于內向通信,40MHz~300MHz頻段用于外向通信。在中分(midsplit)系統中,內向頻段是5MHz~116MHz,而外向頻段為168MHz~300MHz。這一選擇是由歷史的原因造成的。3)寬帶系統有很多種使用方式在一對計算機間可以分配專用的永久性信道;另一些計算機可以通過控制信道,申請建立一個臨時信道,然后切換到申請到的信道頻率;還可以讓所有的計算機共用一條或一組信道。從技術上講,寬帶電纜在發送數字數據上比基帶(即單一信道)電纜差,但它的優點是已被廣泛安裝。

    標簽: 同軸電纜

    上傳時間: 2013-10-18

    上傳用戶:段璇琮*

  • 克服能量采集無線感測器設計挑戰

    無線感測器已變得越來越普及,短期內其開發和部署數量將急遽增加。而無線通訊技術的突飛猛進,也使得智慧型網路中的無線感測器能夠緊密互連。此外,系統單晶片(SoC)的密度不斷提高,讓各式各樣的多功能、小尺寸無線感測器系統相繼問市。儘管如此,工程師仍面臨一個重大的挑戰:即電源消耗。

    標簽: 能量采集 無線感測器

    上傳時間: 2013-10-30

    上傳用戶:wojiaohs

  • 數字電子技術基礎第五版答案_康華光

    因為圖題所示為周期性數字波,所以兩個相鄰的上升沿之間持續的時間為周期,T=10ms頻率為周期的倒數,f=1/T=1/0.01s=100HZ,占空比為高電平脈沖寬度與周期的百分比,q=1ms/10ms*100%=10%.

    標簽: 數字電子 技術基礎

    上傳時間: 2013-10-31

    上傳用戶:angle

  • ch451數碼管驅動實例程序

    CH451 使用一個系統時鐘信號來同步芯片內部的各個功能部件,例如,當系統時鐘信號的頻率變高時,顯示驅動刷新將變快、按鍵響應時間將變短、上電復位信號的寬度將變窄、看門狗周期也將變短。一般情況下,CH451 的系統時鐘信號是由內置的阻容振蕩提供的,這樣就不再需要任何外圍電路,但內置RC 振蕩的頻率受電源電壓的影響較大,當電源電壓降低時,系統時鐘信號的頻率也隨之降低。在某些實際應用中,可能希望CH451 提供更長或者更短的顯示刷新周期、按鍵響應時間等,這時就需要調節系統時鐘信號的頻率。CH451 提供了CLK 引腳,用于外接阻容振蕩。當在CLK 引腳與地GND 之間跨接電容后,系統時鐘信號的頻率將變低;當在CLK 引腳與正電源VCC 之間跨接電阻后,系統時鐘信號的頻率將變高。因為CH451 的系統時鐘信號被用于芯片內部的所有功能部件,所以其頻率不宜進行大幅度的調節,一般情況下,跨接電容的容量在5pF 至100pF 之間,跨接電阻的阻值在20KΩ至500KΩ之間。跨接一個47pF 的電容則頻率降低為一半,跨接一個47KΩ的電阻則頻率升高為兩倍。另外,CH451 的CLK 引腳可以直接輸入外部的系統時鐘信號,但外部電路的驅動能力不能小于±2mA。CH451 在CLKO 引腳提供了系統時鐘信號的二分頻輸出,對于一些不要求精確定時的實際應用,可以由CLKO 引腳向單片機提供時鐘信號,簡化外圍電路。 單片機接口程序下面提供了U1(MCS-51 單片機)與U2(CH451)的接口程序,供參考。;**********************;需要主程序定義的參數CH451_DCLK BIT P1.7 ;串行數據時鐘,上升沿激活CH451_DIN BIT P1.6 ;串行數據輸出,接CH451 的數據輸入CH451_LOAD BIT P1.5 ;串行命令加載,上升沿激活CH451_DOUT BIT P3.2 ;INT0,鍵盤中斷和鍵值數據輸入,接CH451 的數據輸出CH451_KEY DATA 7FH ;存放鍵盤中斷中讀取的鍵值

    標簽: 451 ch 數碼管 實例程序

    上傳時間: 2013-11-22

    上傳用戶:671145514

  • PCB阻抗匹配計算工具(附教程)

    附件是一款PCB阻抗匹配計算工具,點擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計算方法,連板的排法和PCB聯板的設計驗驗。 PCB設計的經驗建議:       1.一般連板長寬比率為1:1~2.5:1,同時注意For FuJi Machine:a.最大進板尺寸為:450*350mm,       2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.     3.連板方向以同一方向為優先,考量對稱防呆,特殊情況另作處理.     4.連板掏空長度超過板長度的1/2時,需加補強邊.       5.陰陽板的設計需作特殊考量.       6.工藝邊需根據實際需要作設計調整,軌道邊一般不少於6mm,實際中需考量板邊零件的排布,軌道設備正常卡壓距離為不少於3mm,及符合實際要求下的連板經濟性.       7.FIDUCIAL MARK或稱光學定位點,一般設計在對角處,為2個或4個,同時MARK點面需平整,無氧化,脫落現象;定位孔設計在板邊,為對稱設計,一般為4個,直徑為3mm,公差為±0.01inch.       8.V-cut深度需根據連板大小及基板板厚考量,角度建議為不少於45°.       9.連板設計的同時,需基於基板的分板方式考量<人工(治具)還是使用分板設備>.  10.使用針孔(郵票孔)聯接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機上的夾具穩定工作,還應考慮是否有無影響插件過軌道,及是否影響裝配組裝. 

    標簽: PCB 阻抗匹配 計算工具 教程

    上傳時間: 2014-12-31

    上傳用戶:sunshine1402

主站蜘蛛池模板: 阿荣旗| 安塞县| 马公市| 福贡县| 安乡县| 建始县| 万州区| 互助| 绥中县| 永福县| 三江| 沙洋县| 南投县| 邓州市| 湖口县| 布尔津县| 无为县| 太湖县| 皮山县| 武冈市| 尼木县| 兴仁县| 巢湖市| 乌兰县| 成安县| 兰西县| 盱眙县| 县级市| 福贡县| 新密市| 兴业县| 济南市| 柳林县| 涿州市| 互助| 南郑县| 辰溪县| 安顺市| 无为县| 泰和县| 黔南|