亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

遠(yuǎn)程終端設(shè)備

  • 串口通訊例程.rar

    單片機(jī)串口通信例程,對(duì)于初次接觸單片機(jī)串口編程的朋友是一個(gè)很好的借鑒-

    標(biāo)簽: 串口通訊

    上傳時(shí)間: 2013-06-07

    上傳用戶(hù):奇奇奔奔

  • 電流型雙端反激式開(kāi)關(guān)電源的研究.rar

    該文主要研究開(kāi)發(fā)了適用于電力有源濾波器、開(kāi)關(guān)磁阻電機(jī)調(diào)速系統(tǒng)等現(xiàn)代電力電子裝置的開(kāi)關(guān)穩(wěn)壓電源.該電源采用雙端反激式功率變換電路,降低了功率MOSFET截止期間的所承受電壓應(yīng)力,減小了管子的耐壓要求.該文首先詳細(xì)分析了多輸出電流型雙端反激式開(kāi)關(guān)電源的基本工作原理,并在此基礎(chǔ)上建立了一套系統(tǒng)的、準(zhǔn)確的穩(wěn)態(tài)數(shù)學(xué)模型及動(dòng)態(tài)小信號(hào)模型.根據(jù)所建立的數(shù)學(xué)模型,結(jié)合自動(dòng)控制原理,對(duì)閉環(huán)控制系統(tǒng)進(jìn)行了穩(wěn)定性分析研究,提出了穩(wěn)定運(yùn)行條件,給出了閉環(huán)系統(tǒng)的參數(shù)設(shè)計(jì).然后根據(jù)已建立的數(shù)學(xué)模型,利用MATLAB軟件仿真分析了系統(tǒng)的穩(wěn)定性,同時(shí)建立了PSPICE實(shí)時(shí)仿真電路模型,進(jìn)行了深入細(xì)致的計(jì)算機(jī)仿真研究,驗(yàn)證了理論設(shè)計(jì)的正確性、合理性.最后設(shè)計(jì)了一套38W、六路輸出的原理樣機(jī),給出了相關(guān)的實(shí)驗(yàn)波形和實(shí)驗(yàn)結(jié)果分析.

    標(biāo)簽: 電流型 雙端 反激式開(kāi)關(guān)電源

    上傳時(shí)間: 2013-06-25

    上傳用戶(hù):大三三

  • ICETEK-DM642-EDUlabv1.3.rar

    瑞泰開(kāi)發(fā)板ICETEK-DM642的實(shí)驗(yàn)例程 實(shí)驗(yàn)5.1:發(fā)光二極管的顯示編程––––––––––––––––––– 85 實(shí)驗(yàn)5.2:定時(shí)器控制發(fā)光二極管的顯示–––––––––––––––– 90 實(shí)驗(yàn)5.3:音頻輸出––––––––––––––––––––––––– 94 實(shí)驗(yàn)5.4:BSL 測(cè)試––––––––––––––––––––––––– 97 實(shí)驗(yàn)5.5:FLASH 燒寫(xiě)和程序自啟動(dòng)(Boot Loader)–––––––––––99 第二章:基于 ICETEK-DM642-PCI 的基本圖象算法實(shí)現(xiàn)–––––––––––104 實(shí)驗(yàn)5.6---實(shí)驗(yàn)5.19:視頻驅(qū)動(dòng)程序應(yīng)用––––––––––––––––104 實(shí)驗(yàn)5.20:視頻圖像處理-取反––––––––––––––––––––122 實(shí)驗(yàn)5.21:視頻圖像處理-直方圖統(tǒng)計(jì)–––––––––––––––––124 實(shí)驗(yàn)5.22:視頻圖像處理-直方圖均衡化增強(qiáng)––––––––––––––126 實(shí)驗(yàn)5.23:視頻圖像處理-中值濾波–––––––––––––––––– 129 實(shí)驗(yàn)5.24:視頻圖像處理-邊緣檢測(cè)(Sobel 算子)––––––––––––132 實(shí)驗(yàn)5.25:視頻圖像處理-傅立葉變換––––––––––––––––– 136 實(shí)驗(yàn)5.26:視頻圖像處理-彩色空間變換–––––––––––––––– 140 第三章:基于ICETEK-DM642-PCI 的FPGA 實(shí)現(xiàn)OSD 功能及圖象算法–––– 144 實(shí)驗(yàn)5.27---實(shí)驗(yàn)5.30:視頻圖像與圖形的疊加–––––––––––––144 第四章:基于ICETEK-DM642-PCI 的復(fù)雜圖象算法實(shí)現(xiàn)––––––––––– 148 實(shí)驗(yàn)5.31:視頻圖像處理-H.263 編碼解碼––––––––––––––––148 實(shí)驗(yàn)5.32:視頻圖像處理-JPEG2 編碼解碼–––––––––––––––153 實(shí)驗(yàn)5.33:視頻圖像處理-MPEG2 編碼解碼–––––––––––––––157 實(shí)驗(yàn)5.34:視頻圖像處理-運(yùn)動(dòng)圖像檢測(cè)––––––––––––––––162 第五章:基于ICETEK-DM642-PCI 的圖象網(wǎng)絡(luò)算法實(shí)現(xiàn)–––––––––––166 實(shí)驗(yàn)5.35:視頻圖像處理-JPEG 網(wǎng)絡(luò)攝像機(jī)–––––––––––––––166 實(shí)驗(yàn)5.36:視頻圖像處理-雙路JPEG 網(wǎng)絡(luò)攝像機(jī)–––––––––––––170 實(shí)驗(yàn)5.37:視頻圖像處理-視頻網(wǎng)絡(luò)服務(wù)器––––––––––––––– 174 實(shí)驗(yàn)5.38:視頻圖像處理-視頻網(wǎng)絡(luò)客戶(hù)端––––––––––––––– 179 第六章:基于ICETEK-DM642-PCI 的語(yǔ)音算法實(shí)現(xiàn):–––––––––––––184 實(shí)驗(yàn)5.39:語(yǔ)音處理-數(shù)字回聲–––––––––––––––––––– 184 實(shí)驗(yàn)5.40:語(yǔ)音處理-濾波處理–––––––––––––––––––– 187 實(shí)驗(yàn)5.41:語(yǔ)音處理-濾波處理1––––––––––––––––––– 189 第七章:基于ICETEK-DM642-PCI 的上位機(jī)通訊實(shí)驗(yàn)–––––––––––– 191 實(shí)驗(yàn)5.42:通信-異步串口––––––––––––––––––––––191 實(shí)驗(yàn)5.43:通信-PCI 總線(xiàn)–––––––––––––––––––––– 194 實(shí)驗(yàn) 5.44:視頻圖像處理-生成圖像文件–––––––––––––––– 198

    標(biāo)簽: ICETEK-DM EDUlabv 642

    上傳時(shí)間: 2013-05-31

    上傳用戶(hù):zxianyu

  • 本質(zhì)安全型單端反激變換器的分析與設(shè)計(jì).rar

    應(yīng)用于煤礦、石化等易燃易爆環(huán)境的電子設(shè)備必須滿(mǎn)足防爆的要求,本質(zhì)安全型是最佳的防爆形式。本質(zhì)安全型開(kāi)關(guān)電源具有重量輕、體積小、制造工藝簡(jiǎn)單、成本低、安全性能高等優(yōu)點(diǎn),因而具有廣闊的發(fā)展前景。單端反激變換器是開(kāi)關(guān)變換器的一種基本的拓?fù)浣Y(jié)構(gòu),在實(shí)際中應(yīng)用比較廣泛,因此對(duì)單端反激變換器進(jìn)行本質(zhì)安全特性分析是本質(zhì)安全開(kāi)關(guān)電源設(shè)計(jì)的重要基礎(chǔ)。本質(zhì)安全型開(kāi)關(guān)變換器的設(shè)計(jì),主要是對(duì)變換器中的儲(chǔ)能元件進(jìn)行設(shè)計(jì),即變換器中的電感和輸出濾波電容進(jìn)行設(shè)計(jì)。 本文對(duì)變換器的靜態(tài)特性進(jìn)行了深入分析,指出反激變換器存在三種工作模式:CISM-CCM、IISM-CCM和DCM:得出了變換器工作在整個(gè)動(dòng)態(tài)范圍內(nèi)的最大輸出紋波電壓、最大電感電流和最大輸出短路釋放能量。對(duì)單端反激變換器的本質(zhì)安全特性進(jìn)行了分析,得出輸出本質(zhì)安全型單端反激變換器的非爆炸判斷方法,并通過(guò)安全火花試驗(yàn)裝置對(duì)變換器進(jìn)行爆炸性試驗(yàn),驗(yàn)證了輸出本安判據(jù)的正確性。得出輸出本質(zhì)安全型單端反激變換器的設(shè)計(jì)方法,以同時(shí)滿(mǎn)足輸出紋波電壓和輸出本安要求作為約束條件,得到了本質(zhì)安全型單端反激變換器電感、電容參數(shù)的設(shè)計(jì)范圍。給出了具體實(shí)例,并進(jìn)行仿真和試驗(yàn)研究,仿真和實(shí)驗(yàn)結(jié)果驗(yàn)證了理論分析的正確性和設(shè)計(jì)方法的可行性。

    標(biāo)簽: 本質(zhì)安全 單端反激

    上傳時(shí)間: 2013-06-25

    上傳用戶(hù):水中浮云

  • FPGA中多標(biāo)準(zhǔn)可編程IO端口的設(shè)計(jì).rar

    現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計(jì)與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠(chǎng)商來(lái)獨(dú)立承擔(dān)。系統(tǒng)設(shè)計(jì)師們更愿意自己設(shè)計(jì)專(zhuān)用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計(jì)周期盡可能短,最好是在實(shí)驗(yàn)室里就能設(shè)計(jì)出合適的ASIC芯片,并且立即投入實(shí)際應(yīng)用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運(yùn)用于通信領(lǐng)域、消費(fèi)類(lèi)電子和車(chē)用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個(gè)大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號(hào)引入FPGA內(nèi)部進(jìn)行邏輯功能的實(shí)現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進(jìn)行配置來(lái)支持多種不同的接口標(biāo)準(zhǔn)。FPGA允許使用者通過(guò)不同編程來(lái)配置實(shí)現(xiàn)各種邏輯功能,在IO端口中它可以通過(guò)選擇配置方式來(lái)兼容不同信號(hào)標(biāo)準(zhǔn)的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標(biāo)準(zhǔn)的選擇、輸出驅(qū)動(dòng)能力的編程控制、擺率選擇、輸入延遲和維持時(shí)間控制等。 本文是關(guān)于FPGA中多標(biāo)準(zhǔn)兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計(jì)和實(shí)現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項(xiàng)目中的一子項(xiàng),目的為在更新的工藝水平上設(shè)計(jì)出能夠兼容單端標(biāo)準(zhǔn)的I/O電路模塊;同時(shí)針對(duì)以前設(shè)計(jì)的I/O模塊不支持雙端標(biāo)準(zhǔn)的缺點(diǎn),要求新的電路模塊中擴(kuò)展出雙端標(biāo)準(zhǔn)的部分。文中以低壓雙端差分標(biāo)準(zhǔn)(LVDS)為代表構(gòu)建雙端標(biāo)準(zhǔn)收發(fā)轉(zhuǎn)換電路,與單端標(biāo)準(zhǔn)比較,LVDS具有很多優(yōu)點(diǎn): (1)LVDS傳輸?shù)男盘?hào)擺幅小,從而功耗低,一般差分線(xiàn)上電流不超過(guò)4mA,負(fù)載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號(hào)擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號(hào)電壓可以從0V到2.4V變化,單端信號(hào)擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說(shuō)LVDS允許收發(fā)兩端地電勢(shì)有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開(kāi)發(fā)軟件ISE,設(shè)計(jì)完成了可以用于Virtex系列各低端型號(hào)FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標(biāo)準(zhǔn),其中包括單端標(biāo)準(zhǔn),也包括雙端標(biāo)準(zhǔn)如LVDS等。它具有適應(yīng)性的優(yōu)點(diǎn)、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點(diǎn)可以改進(jìn)和簡(jiǎn)化系統(tǒng)級(jí)的設(shè)計(jì),為最終的產(chǎn)品設(shè)計(jì)和生產(chǎn)打下基礎(chǔ)。設(shè)計(jì)中對(duì)包括20種IO標(biāo)準(zhǔn)在內(nèi)的各電器參數(shù)按照用戶(hù)手冊(cè)描述進(jìn)行仿真驗(yàn)證,性能參數(shù)已達(dá)到預(yù)期標(biāo)準(zhǔn)。

    標(biāo)簽: FPGA 標(biāo)準(zhǔn) 可編程

    上傳時(shí)間: 2013-05-15

    上傳用戶(hù):shawvi

  • FPGA可配置端口電路的設(shè)計(jì).rar

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測(cè)試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤(rùn)上華0.5μm的工藝庫(kù),設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過(guò)配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿(mǎn)足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測(cè)試設(shè)計(jì)的要求。 4.對(duì)于端口電路來(lái)講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來(lái)實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿(mǎn)足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來(lái)調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過(guò)仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過(guò)對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過(guò)添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口

    上傳時(shí)間: 2013-07-20

    上傳用戶(hù):頂?shù)弥?/p>

  • 嵌入式USB總線(xiàn)器件端處理器的FPGA實(shí)現(xiàn)研究

      本文提出了一種適合于嵌入式SoC的USB器件端處理器的硬件實(shí)現(xiàn)結(jié)構(gòu)。并主要研究了USB器件端處理器的RTL級(jí)實(shí)現(xiàn)及FPGA原型驗(yàn)證、和ASIC實(shí)現(xiàn)研究,包括從模型建立、算法仿真、各個(gè)模塊的RTL級(jí)設(shè)計(jì)及仿真、FPGA的下載測(cè)試和ASIC的綜合分析。它的速度滿(mǎn)足預(yù)定的48MHz,等效門(mén)面積不超過(guò)1萬(wàn)門(mén),完全可應(yīng)用于SOC設(shè)計(jì)中。  本文重點(diǎn)對(duì)嵌入式USB器件端處理器的FPGA實(shí)現(xiàn)作了研究。為了準(zhǔn)確測(cè)試本處理器的運(yùn)行情況,本文應(yīng)用串口傳遞測(cè)試數(shù)據(jù)入FPGA開(kāi)發(fā)板,測(cè)試模塊讀入測(cè)試數(shù)據(jù),發(fā)送入PC機(jī)的主機(jī)端。通過(guò)NI-VISA充當(dāng)軟件端,檢驗(yàn)測(cè)試數(shù)據(jù)的正確。     

    標(biāo)簽: FPGA USB 嵌入式 器件

    上傳時(shí)間: 2013-07-24

    上傳用戶(hù):1079836864

  • 中穎單片機(jī)SH88F516例程

    中穎單片機(jī)各個(gè)功能模塊的例程,能夠幫助朋友了解SINOWEALTH的單片機(jī)。

    標(biāo)簽: F516 516 88F SH

    上傳時(shí)間: 2013-05-24

    上傳用戶(hù):zhengjian

  • 單片機(jī)外圍電路設(shè)計(jì)例程

    外圍電路設(shè)計(jì)例程,有助于擴(kuò)展對(duì)單片機(jī)的了解,使編程靈活應(yīng)用

    標(biāo)簽: 單片機(jī) 外圍電路設(shè)計(jì)

    上傳時(shí)間: 2013-07-26

    上傳用戶(hù):3到15

  • 基于ARM的流體網(wǎng)絡(luò)測(cè)控系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

    隨著計(jì)算機(jī)、通信、電子技術(shù)的進(jìn)步,嵌入式系統(tǒng)和以太網(wǎng)技術(shù)的融合將成為嵌入式技術(shù)未來(lái)的重要發(fā)展方向。基于ARM的嵌入式系統(tǒng)由于具有低功耗、高性能、低成本、可以進(jìn)行多任務(wù)操作等優(yōu)點(diǎn),在控制領(lǐng)域得到了越來(lái)越廣泛的應(yīng)用。 本選題來(lái)自中山大學(xué)與北京航天五院合作研制的流體網(wǎng)絡(luò)系統(tǒng)地面原理樣機(jī)控制器設(shè)計(jì)項(xiàng)目。論文研究的主要目的是利用基于ARM920T內(nèi)核的嵌入式微處理器AT91RM9200融合多傳感器設(shè)計(jì)一種可以在地面實(shí)驗(yàn)室環(huán)境中可靠運(yùn)行的數(shù)據(jù)采集與溫度控制系統(tǒng)。 本文從嵌入式測(cè)控系統(tǒng)的硬件實(shí)現(xiàn)和軟件設(shè)計(jì)兩方面進(jìn)行分析。在硬件設(shè)計(jì)上,主控制板以Atmel公司生產(chǎn)的AT91RM9200 CPU為核心,主要包括串口模塊、存儲(chǔ)模塊、以太網(wǎng)接口模塊、基于SPI串行接口設(shè)計(jì)的數(shù)據(jù)采集模塊(A/D)、基于I2C接口設(shè)計(jì)的PID控制信號(hào)輸出模塊(D/A)和采用PIO接口設(shè)計(jì)的開(kāi)關(guān)控制輸出模塊等電路,其中后三個(gè)模塊承擔(dān)了流體網(wǎng)絡(luò)回路的傳感器數(shù)據(jù)采集,關(guān)鍵點(diǎn)的溫度控制和多路電磁閥的開(kāi)關(guān)控制等任務(wù),后文將重點(diǎn)介紹。在軟件設(shè)計(jì)方面,主要分兩個(gè)方面進(jìn)行討論,分別為主控制器上基于嵌入式Linux系統(tǒng)的軟件和上位機(jī)采用Visual C++編寫(xiě)的監(jiān)控軟件。主控制器軟件采用多線(xiàn)程進(jìn)行設(shè)計(jì),包括主線(xiàn)程、服務(wù)器子線(xiàn)程和數(shù)據(jù)采集子線(xiàn)程,三個(gè)線(xiàn)程同時(shí)運(yùn)行,提高了系統(tǒng)的運(yùn)行效率。上位機(jī)和主控制器通過(guò)接入以太網(wǎng)中,然后由服務(wù)器線(xiàn)程和上位機(jī)客戶(hù)端利用socket套接字實(shí)現(xiàn)通信。同時(shí)上位機(jī)軟件也提供形象美觀的圖形用戶(hù)界面,配合主控制器實(shí)現(xiàn)特定的溫度、流量和壓力監(jiān)控。 本論文設(shè)計(jì)的嵌入式測(cè)控系統(tǒng)充分利用了AT91RM9200內(nèi)嵌的的強(qiáng)大功能模塊,包括SPI接口模塊和I2C接口模塊等,可廣泛應(yīng)用于控制領(lǐng)域。對(duì)該系統(tǒng)的一些研究成果和設(shè)計(jì)方法具有一定的先進(jìn)性和良好的實(shí)用性,具有良好的應(yīng)用前景。

    標(biāo)簽: ARM 流體 網(wǎng)絡(luò)測(cè)控

    上傳時(shí)間: 2013-06-30

    上傳用戶(hù):hmy2st

主站蜘蛛池模板: 鹤峰县| 北宁市| 什邡市| 江口县| 申扎县| 井陉县| 潞西市| 红安县| 岳阳县| 航空| 铁岭县| 钦州市| 修水县| 郧西县| 池州市| 正蓝旗| 新郑市| 吉木萨尔县| 民丰县| 大埔区| 龙口市| 冕宁县| 老河口市| 胶南市| 开化县| 兴国县| 慈溪市| 德惠市| 乡城县| 南部县| 仁化县| 沁阳市| 峨山| 德安县| 六盘水市| 英吉沙县| 焉耆| 郧西县| 久治县| 关岭| 黔西|