基于fpga的高速數(shù)據(jù)采集卡設(shè)計(jì)制作
標(biāo)簽: Nios USB 接口 高速數(shù)據(jù)
上傳時(shí)間: 2013-10-20
上傳用戶:suicone
vhdl語(yǔ)言例程集錦
上傳時(shí)間: 2013-10-11
上傳用戶:rocketrevenge
為了能實(shí)時(shí)監(jiān)控?zé)o人機(jī)的狀態(tài)和提高無(wú)人機(jī)的安全可靠性,本設(shè)計(jì)利用FPGA高速率、豐富的片上資源和靈活的設(shè)計(jì)接口,設(shè)計(jì)了一套無(wú)人機(jī)多路監(jiān)控系統(tǒng)。該監(jiān)控系統(tǒng)具備了將處于無(wú)人機(jī)不同位置的攝像機(jī)所采集的視頻信息,傳送給地面站控制設(shè)備,并在同一臺(tái)顯示器上實(shí)現(xiàn)同步顯示的功能。仿真結(jié)果表明,該系統(tǒng)可以很好的保證監(jiān)控視頻的實(shí)時(shí)性、和高清度,確保無(wú)人機(jī)完成偵查任務(wù)。
標(biāo)簽: FPGA 無(wú)人機(jī) 多路 視頻監(jiān)控
上傳時(shí)間: 2013-10-24
上傳用戶:baiom
FPGA 模擬視頻采集
上傳時(shí)間: 2014-01-01
上傳用戶:wfymay
protel99se元件名系表
上傳時(shí)間: 2013-11-12
上傳用戶:sz_hjbf
介紹了外置式USB無(wú)損圖像采集卡的設(shè)計(jì)和實(shí)現(xiàn)方案,它用于特殊場(chǎng)合的圖像處理及其相關(guān)領(lǐng)域。針對(duì)圖像傳輸?shù)奶攸c(diǎn),結(jié)合FPCA/CPLD和USB技術(shù),給出了硬件實(shí)現(xiàn)框圖,同時(shí)給出了PPGA/CPLD內(nèi)部時(shí)序控制圖和USB程序流程圖,結(jié)合框圖和部分程序源代碼,具體講述了課題中遇到的難點(diǎn)和相應(yīng)的解決方案。
上傳時(shí)間: 2013-10-29
上傳用戶:qw12
為滿足三維大地電磁勘探技術(shù)對(duì)多個(gè)采集站的同步需求,基于FPGA設(shè)計(jì)了一種晶振頻率校準(zhǔn)系統(tǒng)。系統(tǒng)可以調(diào)節(jié)各采集站的恒溫壓控晶體振蕩器同步于GPS,從而使晶振能夠輸出高準(zhǔn)確度和穩(wěn)定度的同步信號(hào)。系統(tǒng)中使用FPGA設(shè)計(jì)了高分辨率的時(shí)間間隔測(cè)量單元,達(dá)到0.121 ns的測(cè)量分辨率,能對(duì)晶振分頻信號(hào)與GPS秒脈沖信號(hào)的時(shí)間間隔進(jìn)行高精度測(cè)量,縮短了頻率校準(zhǔn)時(shí)間。同時(shí)在FPGA內(nèi)部使用PicoBlaze嵌入式軟核處理器監(jiān)控系統(tǒng)狀態(tài),并配合滑動(dòng)平均濾波法對(duì)測(cè)量得到的時(shí)間間隔數(shù)據(jù)實(shí)時(shí)處理,有效地抑制了GPS秒脈沖波動(dòng)對(duì)頻率校準(zhǔn)的影響。
標(biāo)簽: FPGA 恒溫晶振 頻率校準(zhǔn)
上傳時(shí)間: 2013-11-17
上傳用戶:www240697738
1.1 問(wèn)題產(chǎn)生的環(huán)境1.1.1 軟件環(huán)境1. PC機(jī)的系統(tǒng)為Microsoft Window XP Professional版本2002 Service Pack 2;2. Quartus II V7.0軟件,并安裝了MegaCore IP V7.0;3. NiosII IDE 7.0軟件。1.1.2 硬件環(huán)境核心板的芯片是EP2C35F672C8N的MagicSOPC實(shí)驗(yàn)箱的硬件系統(tǒng)。硬件的工作環(huán)境是在普通的環(huán)境下。1.2 問(wèn)題的現(xiàn)象在使用MagicSOPC實(shí)驗(yàn)箱的光盤例程時(shí),使用Quartus II編譯工程時(shí)出現(xiàn)編譯錯(cuò)誤,錯(cuò)誤提示信息如圖1.1、圖1.2所示。
上傳時(shí)間: 2013-11-23
上傳用戶:Alick
本教程主要是根據(jù)教育部《高職高專教育專門課程基本要求》和《高職高專專業(yè)人才培養(yǎng)目標(biāo)及規(guī)格》以及中、高級(jí)《制圖員國(guó)家職業(yè)標(biāo)準(zhǔn)》,從高等職業(yè)技術(shù)教育的教學(xué)特點(diǎn)出發(fā),同時(shí)按照制圖員職業(yè)資格認(rèn)證考試對(duì)計(jì)算機(jī)繪圖技能的要求,并結(jié)合編者多年來(lái)對(duì)AutoCAD 教學(xué)實(shí)踐的經(jīng)驗(yàn)和體會(huì)而編寫的。本教程通過(guò)繪圖實(shí)例,介紹AutoCAD 的常用功能及使用方法。實(shí)例從簡(jiǎn)單的平面圖形繪制,逐步過(guò)渡到畫(huà)零件圖及裝配圖。附錄中摘錄了兩套中、高級(jí)制圖員《計(jì)算機(jī)繪圖》測(cè)試考題,讀者可對(duì)考試的題型及其難易程度有所了解,以便于有目的地進(jìn)行練習(xí)。
上傳時(shí)間: 2013-10-12
上傳用戶:18888888888
介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來(lái)完成分辨率為738×575 的PAL 制數(shù)字視頻信號(hào)到800×600 的VGA 格式轉(zhuǎn)換的實(shí)現(xiàn)方法。關(guān)鍵詞: 圖像放大; PAL; VGA; FPGA 目前, 絕大多數(shù)監(jiān)控系統(tǒng)中采用的高解析度攝像機(jī)均由47 萬(wàn)像素的CCD 圖像傳感器采集圖像, 經(jīng)DSP 處理后輸出的PAL 制數(shù)字視頻信號(hào)不能直接在VGA 顯示器上顯示, 而在許多場(chǎng)合需要在VGA 顯示器上實(shí)時(shí)監(jiān)視, 這就需要將隔行PAL 制數(shù)字視頻轉(zhuǎn)換為逐行視頻并提高幀頻, 再將每幀圖像放大到800×600 或1 024×768。常用的圖像放大的方法有很多種, 如最臨近賦值法、雙線性插值法、樣條插值法等[ 1] 。由于要對(duì)圖像進(jìn)行實(shí)時(shí)顯示, 本文采用一種近似的雙線性插值方法對(duì)圖像進(jìn)行放大。隨著微電子技術(shù)及其制造工藝的發(fā)展, 可編程邏輯器件的邏輯門密度有了很大提高, 現(xiàn)場(chǎng)可編程邏輯門陣列( FPGA) 有著邏輯資源豐富和可重復(fù)以及系統(tǒng)配置的靈活性, 同時(shí)隨著微處理器、專用邏輯器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越來(lái)越強(qiáng), 因此FPGA 在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中發(fā)揮著越來(lái)越重要的作用。本課題的設(shè)計(jì)就是采用VHDL 描述, 基于FPGA 來(lái)實(shí)現(xiàn)的。
標(biāo)簽: PAL-VGA FPGA 轉(zhuǎn)換器
上傳時(shí)間: 2014-02-22
上傳用戶:a1054751988
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1