亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

過好幾個(gè)(gè)號(hào)

  • 時(shí)序分析的好資料

    時(shí)序分析的好資料

    標(biāo)簽: 時(shí)序分析

    上傳時(shí)間: 2013-12-21

    上傳用戶:yuhaihua_tony

  • PADSLayout很好的參考資料

    layout很好的參考資料

    標(biāo)簽: PADSLayout 參考資料

    上傳時(shí)間: 2015-01-01

    上傳用戶:jrsoft

  • CAM350 漢化絕對好用的軟件

    絕對好用的軟件

    標(biāo)簽: CAM 350 漢化 軟件

    上傳時(shí)間: 2013-11-23

    上傳用戶:stst

  • 好的PCB板制作技術(shù)

    好的PCB板制作技術(shù)

    標(biāo)簽: PCB

    上傳時(shí)間: 2013-10-21

    上傳用戶:skfreeman

  • 如何寫好狀態(tài)機(jī)

    如何寫好狀態(tài)機(jī)

    標(biāo)簽: 狀態(tài)

    上傳時(shí)間: 2015-01-02

    上傳用戶:1159797854

  • 怎樣才能做出一塊好的pcb板

    怎樣才能做出一塊好的pcb板.doc

    標(biāo)簽: pcb

    上傳時(shí)間: 2013-11-05

    上傳用戶:solmonfu

  • 采用高速串行收發(fā)器Rocket I/O實(shí)現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時(shí)間: 2013-10-13

    上傳用戶:lml1234lml

  • IC封裝製程簡介(IC封裝制程簡介)

    半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為   PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array         雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。    從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。   圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過正向電流時(shí),晶片會發(fā)光而使LED發(fā)亮,如圖六所示。     半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡介這兩段的製造程序。

    標(biāo)簽: 封裝 IC封裝 制程

    上傳時(shí)間: 2013-11-04

    上傳用戶:372825274

  • 更好了解電阻阻值

    更好了解電阻得阻值

    標(biāo)簽: 電阻阻值

    上傳時(shí)間: 2013-10-15

    上傳用戶:yangqian

  • 對那些電子元器件有好的熟悉

    對那些電子元器件有好的熟悉

    標(biāo)簽: 電子元器件

    上傳時(shí)間: 2014-01-21

    上傳用戶:我干你啊

主站蜘蛛池模板: 民勤县| 剑川县| 资源县| 罗田县| 新绛县| 朝阳市| 宣城市| 宜都市| 白银市| 屯门区| 葫芦岛市| 皮山县| 卫辉市| 崇信县| 抚远县| 新余市| 青川县| 五指山市| 西吉县| 塔城市| 郁南县| 渭南市| 台前县| 交口县| 青河县| 双峰县| 平陆县| 江陵县| 宝应县| 革吉县| 平舆县| 健康| 界首市| 思茅市| 海阳市| 三亚市| 芦溪县| 元谋县| 合阳县| 上饶县| 永兴县|