中望CAD2010體驗版正式發布。作為中望公司的最新年度力作,在繼承以往版本優勢的基礎上,中望CAD2010融入了以“安全漏洞抓取、內存池優化、位圖和矢量圖混合處理”等多項可以極大提高軟件穩定性和效率的中望正在申請全球專利的獨創技術,新增了眾多實用的新功能,在整體性能上實現了巨大的飛躍,主要體現在以下幾方面: 大圖紙處理能力的提升 文字所見即所得、消隱打印等新功能 二次開發接口更加成熟 一、大圖紙處理能力的提升 中望CAD2010版采用了更先進的內存管理以及壓縮技術,采用了一些新的優化算法,使得中望CAD常用命令執行效率和資源占用情況得到進一步的提高,特別是在低內存配置下大圖紙的處理能力,大大減少了圖紙內存資源占用量,提升了大圖紙處理速度。主要體現在: 大圖紙內存占用量顯著下降,平均下降約30%,地形圖類圖紙則平均下降50%; 實體縮放和平移,zoom\pan\redraw更加順暢; 保存速度更快、數據更安全,保存速度平均有40%的提升。 二、新增功能 1、文字所見即所得 文字編輯器有多處改進,文字編輯時顯示的樣式為最后在圖面上的樣式,達到了所見即所得的效果。文字編輯器新加入段落設置,可進行制表位、縮進、段落對齊方式、段落間距和段落行距等項目的調整。另外,在文字編輯器內可直接改變文字傾斜、高度、寬度等特征。 2、消隱打印 中望CAD2010版本支持二維和三維對象的消隱打印,在打印對象時消除隱藏線,不考慮其在屏幕上的顯示方式。此次消隱打印功能主要體現在以下兩個方面: (一)、平臺相關命令和功能的調整 視口的“屬性”:增加“著色打印”選項(“線框”和“消隱”兩種著色打印項) 選擇視口后,右鍵菜單支持“著色打印”項( “線框”和“隱藏”兩種模式) 命令mview增加了“著色打印”功能項,可以方便用戶設置視口的“著色打印屬性”(線框和消隱兩種模式) 打印”對話框調整:在布局空間,激活“打印”對話框,以前的“消隱打印”選項顯示為“隱藏圖紙空間對象”。 頁面設置管理器啟動的“打印設置”對話框調整:圖紙空間中,通過頁面設置管理器激活的“打印設置”對話框,以前的“消隱打印”選項顯示為“隱藏圖紙空間對象” (二)、消隱打印使用方法的調整 模型空間: 可通過“打印”或“頁面設置管理器”打開的“打印設置”對話框中的“消隱打印”選項來控制模型空間的對象是否消隱打印,同時包含消隱打印預覽,若勾選“消隱打印”按鈕,模型空間的對象將被消隱打印出來。 布局空間: 若要在布局空間消隱打印對象,分為兩種情況: 1) 布局空間視口外的對象是否消隱,直接取決于“打印設置”對話框中“隱藏圖紙空間對象”按鈕是否被勾選; 2)布局空間視口中的對象是否消隱,取決于視口本身的屬性,即“著色打印”特性選項,必須確保該選項為“消隱”才可消隱打印或預覽 3、圖層狀態管理器 可以創建多個命名圖層狀態,以保存圖層的狀態列表,用戶可以通過選擇圖層狀態來表現圖紙的不同顯示效果。這種圖層狀態可以輸出供其它圖紙使用,也可以輸入其它保存的圖層狀態設置。 4、文字定點縮放 能夠依據文字位置的特征點,如中心,左下等,作為基準點,對多行文字或單行文字進行縮放,同時不改變基準點位置。 5、Splinedit新功能 全面支持樣條曲線的編輯,主要體現在SPLINEDIT命令行提示中,如下: 擬合數據(F)/閉合樣條(C)/移動(M) 頂點(V)/精度(R)/反向(E)/撤消(U)/<退出(X)>: 擬合數據: 增加(A)/閉合(C)/刪除數據(D)/移動(M)/清理(P)/切線(T)/<退出(X)>: 增加、刪除數據:通過增加、刪除樣條曲線的擬合點來控制樣條曲線的擬合程度。 移動:通過移動指定的擬合點控制樣條曲線的擬合數據 閉合/打開:控制樣條曲線是否閉合。 清理:清除樣條曲線的擬合數據,從而使命令提示信息變為不包含擬合數據的情形。 切線:修改樣條曲線的起點和端點切向。 閉合樣條:將打開的樣條曲線閉合。若選擇的樣條曲線為閉合的,該選項為“打開”,將閉合的樣條曲線打開。 移動:可用來移動樣條曲線的控制點到新的位置。 精度:可通過添加控制點、提高階數或權值的方式更為精密的控制樣條曲線的定義。 反向:調整樣條曲線的方向為反向。 6、捕捉和柵格功能增強 7、支持文件搜索路徑 關于激活注冊:打開CAD界面,找到左上面的“幫助”,激活產品-復制申請碼-再打開你解壓到CAD包找到keygen.exe(也就是注冊機,有的在是“Key”文件里,如果沒有可以到網上下載),輸入申請碼--點擊確定,就中間那個鍵--得到數據 應該是五組-復制再回到上面激活碼頁面,粘貼激活碼確定就ok !復制(粘貼)的時候用 ctrl +c(v),用鼠標右鍵沒用! 如果打開安裝CAD就得注冊才能運行的,那方法也跟上邊的差不多! 其實你在網上一般是找不到激活碼的,因為各個申請碼不一樣,所以別人的激活碼到你那基本上沒用,只能用相應的方法得到激活碼,這方法也就要你自己去試了,我原來也不會裝CAD,但現在一般3分鐘就裝好了,只要知道怎么說了就快了,一般軟件都是一樣的裝法,不會裝可以到網上找資料!有時求人不如求已,自己算比在網上等著別人給你算快多了
上傳時間: 2013-10-21
上傳用戶:tedo811
Arduino 是一塊基于開放原始代碼的Simple i/o 平臺,并且具有使用類似java,C 語言的開發環境。讓您可以快速 使用Arduino 語言與Flash 或Processing…等軟件,作出互動作品。Arduino 可以使用開發完成的電子元件例如Switch 或Sensors 或其他控制器、LED、步進電機或其他輸出裝置。Arduino 也可以獨立運作成為一個可以跟軟件溝通的平臺,例如說:flash processing Max/MSP VVVV 或其他互動軟件… Arduino 開發IDE界面基于開放原始碼原則,可以讓您免費下載使用開發出更多令人驚奇的互動作品。 什么是Roboduino? DFRduino 與Arduino 完全兼容,只是在原來的基礎上作了些改進。Arduino 的IO 使用的孔座,做互動作品需要面包板和針線搭配才能進行,而DFRduino 的IO 使用針座,使用我們的杜邦線就可以直接把各種傳感器連接到DFRduino 上。 特色描述 1. 開放原始碼的電路圖設計,程式開發界面免費下載,也可依需求自己修改!! 2. DFRduino 可使用ISP 下載線,自我將新的IC 程序燒入「bootloader」; 3. 可依據官方電路圖,簡化DFRduino 模組,完成獨立云作的微處理控制器; 4. 可簡單地與傳感器、各式各樣的電子元件連接(如:紅外線,超聲波,熱敏電阻,光敏電阻,伺服電機等); 5. 支援多樣的互動程式 如: Flash,Max/Msp,VVVV,PD,C,Processing 等; 6. 使用低價格的微處理控制器(ATMEGA168V-10PI); 7. USB 接口,不需外接電源,另外有提供9VDC 輸入接口; 8. 應用方面,利用DFRduino,突破以往只能使用滑鼠,鍵盤,CCD 等輸入的裝置的互動內容,可以更簡單地達成單人或多人游戲互動。 性能描述 1. Digital I/O 數字輸入/輸出端共 0~13。 2. Analog I/O 模擬輸入/輸出端共 0~5。 3. 支持USB 接口協議及供電(不需外接電源)。 4. 支持ISP 下載功能。 5. 支持單片機TX/RX 端子。 6. 支持USB TX/RX 端子。 7. 支持AREF 端子。 8. 支持六組PWM 端子(Pin11,Pin10,Pin9,Pin6,Pin5,Pin3)。 9. 輸入電壓:接上USB 時無須外部供電或外部5V~9V DC 輸入。 10.輸出電壓:5V DC 輸出和3.3V DC 輸出 和外部電源輸入。 11.采用Atmel Atmega168V-10PI 單片機。 12.DFRduino 大小尺寸:寬70mm X 高54mm。 Arduino開發板圖片
上傳時間: 2013-10-30
上傳用戶:wangzhen1990
本文是基于Arria V和Cyclone V精度可調DSP模塊的高性能DSP應用與實現(英文資料)
上傳時間: 2013-10-27
上傳用戶:yzy6007
關于Verilog中的可綜合語句和不可綜合語句的匯總介紹
標簽: verilog
上傳時間: 2013-11-27
上傳用戶:squershop
針對調制樣式在不同環境下的變化,采用了FPGA部分動態可重構的新方法,通過對不同調制樣式信號的解調模塊的動態加載,來實現了不同環境下針對不同調制樣式的解調。這種方式比傳統的設計方式具有更高的靈活性、可擴展性,并減低了成本和功耗。該設計方案同時也介紹了FPGA部分動態可重構的概念和特點,可以對其它通信信號處理系統設計提供一定的參考。
上傳時間: 2013-10-22
上傳用戶:liangliang123
EDA (Electronic Design Automation)即“電子設計自動化”,是指以計算機為工作平臺,以EDA軟件為開發環境,以硬件描述語言為設計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標器件的電子產品自動化設計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統設計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設計開發領域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進行分類,另一種是按功能進行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業軟件公司,業內最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產品而開發的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導體器件廠商,具有良好的標準化和兼容性,適合于學術研究單位使用,但系統復雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優化設計,提高資源利用率,降低功耗,改善性能,比較適合產品開發單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發環境 由半導體公司提供,基本上可以完成從設計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優勢是功能全集成化,可以加快動態調試,縮短開發周期;缺點是在綜合和仿真環節與專業的軟件相比,都不是非常優秀的。 (2) 綜合類 這類軟件的功能是對設計輸入進行邏輯分析、綜合和優化,將硬件描述語句(通常是系統級的行為描述語句)翻譯成最基本的與或非門的連接關系(網表),導出給PLD/FPGA廠家的軟件進行布局和布線。為了優化結果,在進行較復雜的設計時,基本上都使用這些專業的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設計進行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復雜一些的設計,一般需要使用這些專業的仿真軟件。因為同樣的設計輸入,專業軟件的仿真速度比集成環境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優化能力突出,有的仿真模擬功能強,好在多數工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設置直接調用Modelsim和 Synplify進行仿真和綜合。 如果設計的硬件系統不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發環境中完成整個設計流程。如果要進行復雜系統的設計,則常規的方法是多種EDA工具協調工作,集各家之所長來完成設計流程。
上傳時間: 2013-10-11
上傳用戶:1079836864
針對重構文件的大小、動態容錯時隙的長短、實現的復雜性、模塊間通信方式、冗余資源的比例與布局等關鍵問題進行了分析。并對一些突出問題,提出了基于算法和資源多級分塊的解決方法,闡述了新方法的性能,及其具有的高靈活性高、粒度等參數可選擇、重構布線可靠性高、系統工作頻率有保障的優點。
上傳時間: 2013-11-23
上傳用戶:cylnpy
The Virtex-4 features, such as the programmable IDELAY and built-in FIFO support, simplifythe bridging of a high-speed, PCI-X core to large amounts of DDR-SDRAM memory. Onechallenge is meeting the PCI-X target initial latency specification. PCI-X Protocol Addendum tothe PCI Local Bus Specification Revision 2.0a ([Ref 6]) dictates that when a target signals adata transfer, "the target must do so within 16 clocks of the assertion of FRAME#." PCItermination transactions, such as Split Response/Complete, are commonly used to meet thelatency specifications. This method adds complexity to the design, as well as additional systemlatency. Another solution is to increase the ratio of the memory frequency to the PCI-X busfrequency. However, this solution increases the required power and clock resource usage.
上傳時間: 2013-11-24
上傳用戶:18707733937
WP369可擴展式處理平臺-各種嵌入式系統的理想解決方案 :Delivering unrivaled levels of system performance,flexibility, scalability, and integration to developers,Xilinx's architecture for a new Extensible Processing Platform is optimized for system power, cost, and size. Based on ARM's dual-core Cortex™-A9 MPCore processors and Xilinx’s 28 nm programmable logic,the Extensible Processing Platform takes a processor-centric approach by defining a comprehensive processor system implemented with standard design methods. This approach provides Software Developers a familiar programming environment within an optimized, full featured,powerful, yet low-cost, low-power processing platform.
上傳時間: 2013-10-18
上傳用戶:cursor
本文簡單探討了verilog HDL設計中的可綜合性問題,適合HDL初學者閱讀 用組合邏輯實現的電路和用時序邏輯實現的 電路要分配到不同的進程中。 不要使用枚舉類型的屬性。 Integer應加范圍限制。 通常的可綜合代碼應該是同步設計。 避免門級描述,除非在關鍵路徑中。
上傳時間: 2013-11-18
上傳用戶:swaylong