嵌入式圖像采集、處理與傳輸系統(tǒng)具有體積小、穩(wěn)定性高等優(yōu)點,在智能交通、電力、通訊、計算機視覺等領(lǐng)域應(yīng)用廣泛。隨著DSP技術(shù)的發(fā)展,在DSP上用軟件實現(xiàn)實時視頻壓縮成為數(shù)字視頻壓縮標準應(yīng)用的亮點,這種應(yīng)用比起專門的壓縮芯片更具有靈活性和升級潛力。 本文主要研究一種基于DSP TMS320VC5402脫機視頻采集、壓縮編碼和視頻數(shù)據(jù)通信的方法和DSP外圍硬件系統(tǒng)設(shè)計。 在本設(shè)計中,圖像采集部分利用SAA7111視頻采集芯片完成視頻信號的精確采集;利用FPGA完成復雜且高速的邏輯控制及時序設(shè)計,完成DSP外擴RAM,F(xiàn)lash等高速硬件電路設(shè)計,同時完成DSP的地址譯碼電路,將采集的數(shù)字視頻信號存儲在DSP外擴存儲空間中;用FPGA基于N1OSⅡ來虛擬設(shè)計了I
上傳時間: 2013-07-02
上傳用戶:亞亞娟娟123
LabVIEW串口通信程序設(shè)計LabVIEW串口通信程序設(shè)計LabVIEW串口通信程序設(shè)計LabVIEW串口通信程序設(shè)計
上傳時間: 2013-05-21
上傳用戶:奈雁歸dxh
在數(shù)字化、信息化的時代,數(shù)字集成電路應(yīng)用得非常廣泛。隨著微電子技術(shù)和工藝的發(fā)展,數(shù)字集成電路從電子管、晶體管、中小規(guī)模集成電路、超大規(guī)模集成電路(VLSIC)逐步發(fā)展到今天的專用集成電路(ASIC)。但是ASIC因其設(shè)計周期長,改版投資大,靈活性差等缺陷制約著它的應(yīng)用范圍。可編程邏輯器件的出現(xiàn)彌補了ASIC的缺陷,使得設(shè)計的系統(tǒng)變得更加靈活,設(shè)計的電路體積更加小型化,重量更加輕型化,設(shè)計的成本更低,系統(tǒng)的功耗也更小了。FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPID等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。 本論文撰寫的是用FPGA來實現(xiàn)無人小飛機系統(tǒng)中基帶信號的處理過程。整個信號處理過程全部采用VHDL硬件描述語言來設(shè)計,并用Modelsim仿真系統(tǒng)功能進行調(diào)試,最后使用了Xilinx 公司可編程的FPGA芯片XC2S100完成,滿足系統(tǒng)設(shè)計的要求。 本文首先研究和討論了無線通信系統(tǒng)中基帶信號處理的總體結(jié)構(gòu),接著詳細闡述了各個模塊的設(shè)計原理和方法,以及FPGA結(jié)果分析,最后就關(guān)鍵技術(shù)和難點作了詳細的分析和研究。本文的最大特色是整個系統(tǒng)全部采用FPGA的方法來設(shè)計實現(xiàn),修改靈活,體積小,功耗小。本系統(tǒng)的設(shè)計包括了數(shù)字鎖相環(huán)、糾錯編解碼、碼組交織、擾碼加入、巴克碼插入、幀同步識別、DPSK調(diào)制解調(diào)及選擇了整體的時序,所有的組成部分都經(jīng)過了反復地修改和調(diào)試,取得了良好的數(shù)據(jù)處理效果,其關(guān)鍵之處與難點都得到了妥善地解決。本文分別在發(fā)射部分(編碼加調(diào)制)和接收部分(解調(diào)加解碼)相獨立和相聯(lián)系的情況下,獲得了仿真與實測結(jié)果。
標簽: FPGA 無線通信系統(tǒng)
上傳時間: 2013-07-05
上傳用戶:acon
8051處理器自誕生起近30年來,一直都是嵌入式應(yīng)用的主流處理器,不同規(guī)模的805l處理器涵蓋了從低成本到高性能、從低密度到高密度的產(chǎn)品。該處理器極具靈活性,可讓開發(fā)者自行定義部分指令,量身訂制所需的功能模塊和外設(shè)接口,而且有標準版和經(jīng)濟版等多種版本可供選擇,可讓設(shè)計人員各取所需,實現(xiàn)更高性價比的結(jié)構(gòu)。如此多的優(yōu)越性使得8051處理器牢固地占據(jù)著龐大的應(yīng)用市場,因此研究和發(fā)展8051及與其兼容的接口具有極大的應(yīng)用前景。在眾多8051的外設(shè)接口中,I2C總線接口扮演著重要的角色。通用的12C接口器件,如帶12C總線的RAM,ROM,AD/DA,LCD驅(qū)動器等,越來越多地應(yīng)用于計算機及自動控制系統(tǒng)中。因此,本論文的根本目的就是針對如何在8051內(nèi)核上擴展I2C外設(shè)接口進行較深入的研究。 本課題項目采用可編程技術(shù)來開發(fā)805l核以及12C接口。由于8051內(nèi)核指令集相容,我們能借助在現(xiàn)有架構(gòu)方面的經(jīng)驗,發(fā)揮現(xiàn)有的大量代碼和工具的優(yōu)勢,較快地完成設(shè)計。在8051核模塊里,我們主要實現(xiàn)中央處理器、程序存儲器、數(shù)據(jù)存儲器、定時/計數(shù)器、并行接口、串行接口和中斷系統(tǒng)等七大單元及數(shù)據(jù)總線、地址總線和控制總線等三大總線,這些都是標準8051核所具有的模塊。在其之上我們再嵌入12C的串行通信模塊,采用自下而上的方法,逐次實現(xiàn)一位的收發(fā)、一個字節(jié)的收發(fā)、一個命令的收發(fā),直至實現(xiàn)I2C的整個通信協(xié)議。 8051核及I2C總線的研究通過可編程邏輯器件和一塊外圍I2C從設(shè)備TMPl01來驗證。本課題的最終目的是可編程邏輯器件實現(xiàn)的8051核成功并高效地控制擴展的12C接口與從設(shè)備TMPl01通信。 用EP2C35F672C6芯片開發(fā)的12C接口,數(shù)據(jù)的傳輸速率由該芯片嵌入8051微處理的時鐘頻率決定。經(jīng)測試其傳輸速率可達普通速率和快速速率。 目前集成了該12C接口的8051核已經(jīng)在工作中投入使用,主要用于POS設(shè)備的用戶數(shù)據(jù)加密及對設(shè)備溫度的實時控制。雖然該設(shè)備尚未大批量投產(chǎn),但它已成功通過PCI(PaymentCardIndustry)協(xié)會認證。
上傳時間: 2013-06-18
上傳用戶:731140412
本文分析了 T EXAS 儀器公司新推出的串行10 位數(shù)/ 模轉(zhuǎn)換器(DAC) TL C5615 的功能、特點、工作原理及其與A T89C52 單片機的硬件接口和軟件編程, 提供了一個新穎實用的數(shù)/
標簽: 5615 TLC 串行 中的應(yīng)用
上傳時間: 2013-05-20
上傳用戶:redmoons
安規(guī)方面 X電容與Y電容的設(shè)計與計算方法
上傳時間: 2013-05-31
上傳用戶:gjzeus
隨著計算機技術(shù)和通信技術(shù)的迅速發(fā)展,數(shù)字視頻在信息社會中發(fā)揮著越來越重要的作用,視頻傳輸系統(tǒng)已經(jīng)被廣泛應(yīng)用于交通管理、工業(yè)監(jiān)控、廣播電視、銀行、商場等多個領(lǐng)域。同時,F(xiàn)PGA單片規(guī)模的不斷擴大,在FPGA芯片內(nèi)部實現(xiàn)復雜的數(shù)字信號處理系統(tǒng)也成為現(xiàn)實,因此采用FPGA實現(xiàn)視頻壓縮和傳輸已成為一種最佳選擇。 本文將視頻壓縮技術(shù)和光纖傳輸技術(shù)相結(jié)合,設(shè)計了一種基于無損壓縮算法的多路數(shù)字視頻光纖傳輸系統(tǒng),系統(tǒng)利用時分復用和無損壓縮技術(shù),采用串行數(shù)字視頻傳輸?shù)姆绞剑稍谝桓饫w中同時傳輸8路以上視頻信號。系統(tǒng)在總體設(shè)計時,確定了基于FPGA的設(shè)計方案,采用ADI公司的AD9280和AD9708芯片實現(xiàn)A/D轉(zhuǎn)換和D/A轉(zhuǎn)換,在FPGA里實現(xiàn)系統(tǒng)的時分復用/解復用、視頻數(shù)據(jù)壓縮/解壓縮和線路碼編解碼,利用光收發(fā)一體模塊實現(xiàn)電光轉(zhuǎn)換和光電轉(zhuǎn)換。視頻壓縮采用LZW無損壓縮算法,用Verilog語言設(shè)計了壓縮模塊和解壓縮模塊,利用Xilinx公司的IP核生成工具Core Generator生成FIFO來緩存壓縮/解壓縮單元的輸入輸出數(shù)據(jù),光纖線路碼采用CIMT碼,設(shè)計了編解碼模塊,解碼過程中,利用數(shù)字鎖相環(huán)來實現(xiàn)發(fā)射與接收的幀同步,在ISE8.2和Modelsim仿真環(huán)境下對FPGA模塊進行了功能仿真和時序仿真,并在Spartan-3E開發(fā)板和視頻擴展板上完成了系統(tǒng)的硬件調(diào)試與驗證工作,實驗證明,系統(tǒng)工作穩(wěn)定,圖像清晰,實時傳輸效果好,可用于交通、安防、工業(yè)監(jiān)控等多個領(lǐng)域。 本文將視頻壓縮和線路碼編解碼在FPGA里實現(xiàn),利用FPGA的并行處理優(yōu)勢,大大提高了系統(tǒng)的處理速度,使系統(tǒng)具有集成度高、靈活性強、調(diào)試方便、抗干擾能力強、易于升級等特點。
標簽: FPGA 數(shù)字視頻 光纖傳輸系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:gzming
stm8 spi使用說明,講述stm8系列單片機的SPI通信配置及操作流程-stm8 spi instructions for use, about stm8 MCU SPI communication configuration and operational procedures
上傳時間: 2013-07-16
上傳用戶:面具愛人丿
軟件無線電技術(shù)作為一種新的通信技術(shù),其基本思想是構(gòu)造一個通用硬件平臺,使寬帶A/D,D/A盡量靠近天線,在數(shù)字域完成信號處理,通過選用不同軟件模塊即可實現(xiàn)不同的通信功能,這樣大大縮短了電臺的研發(fā)周期。該技術(shù)在通信(尤其是在移動通信)領(lǐng)域有著迫切的需求和廣闊的應(yīng)用前景。 本文闡述了軟件無線電的基礎(chǔ)理論,對信號采樣理論、多速率信號處理技術(shù)、高效數(shù)字濾波器、數(shù)字正交變換理論進行了分析和研究。從目前器件發(fā)展水平和實驗研究條件出發(fā),設(shè)計了一個基于FPGA的軟件無線電通信平臺。設(shè)計采用了中頻數(shù)字化處理的硬件平臺結(jié)構(gòu),選用Altera Cyclone系列FPGA作為信號處理和總體控制配置的核心,并結(jié)合專用通信芯片,數(shù)字上變頻器AD9856和數(shù)字下變頻器AD6654來實現(xiàn)該平臺。采用VHDL和Verilog HDL語言對時分復用模塊、信道編解碼模塊、調(diào)制解調(diào)模塊等進行了模塊化設(shè)計,并對電路板設(shè)計過程中系統(tǒng)的配置和控制、無源濾波器設(shè)計、阻抗匹配電路設(shè)計等問題進行了詳細的討論,最后對印制電路板進行測試和調(diào)試,獲得了預期的效果。 本文給出的設(shè)計方案,大大簡化了數(shù)字通信系統(tǒng)的硬件設(shè)備,具有較強的通用性和靈活性,通過修改系統(tǒng)參數(shù)和配置程序,即可適應(yīng)不同的通信模式和信道狀況,充分體現(xiàn)了軟件無線電的優(yōu)勢。該平臺不僅僅能應(yīng)用在通信設(shè)備上,在許多系統(tǒng)驗證平臺、測試設(shè)備中均可應(yīng)用,頗具實用價值。
上傳時間: 2013-07-21
上傳用戶:淺言微笑
51串口通信計算器、51串口通信計算器 方便實用!!!
上傳時間: 2013-05-18
上傳用戶:ziyu_job1234
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1