QPSK調(diào)制具有頻譜利用率高、傳輸速率快、抗干擾性能強(qiáng)、頻譜特性好等突出特點(diǎn),在移動通信、衛(wèi)星通信中得到了廣泛應(yīng)用。因此,基于FPGA的全數(shù)字QPSK調(diào)制解調(diào)的研究具有重要的意義。本文介紹了QPSK調(diào)制解調(diào)技術(shù)的現(xiàn)狀,對QPS...
標(biāo)簽: QPSK FPGA 調(diào)制解調(diào)器
上傳時間: 2013-07-18
上傳用戶:580231
區(qū)截裝置測速法是現(xiàn)代靶場中彈丸測速的普遍方法,測時儀作為區(qū)截裝置測速系統(tǒng)的主要組成部分,其性能直接影響彈丸測速的可靠性和精度。本文根據(jù)測時儀的發(fā)展現(xiàn)狀,按照設(shè)計(jì)要求,設(shè)計(jì)了一種基于單片機(jī)和FPGA的高精度智能測時儀,系統(tǒng)工作穩(wěn)定、操作方便、測時精度可達(dá)25ns。 本文詳細(xì)給出了系統(tǒng)的設(shè)計(jì)方案。該方案提出了一種在后端用單片機(jī)處理干擾信號的新方法,簡化了系統(tǒng)硬件電路的設(shè)計(jì),提高了測時精度;提出了一種基于系統(tǒng)基準(zhǔn)時間的測時方案,相對于傳統(tǒng)的測時方法,該方案為分析試驗(yàn)過程提供了有效數(shù)據(jù),進(jìn)一步提高了系統(tǒng)工作的可靠性;給出了一種輸入信息處理的有效方法,保證了系統(tǒng)工作的穩(wěn)定性。 本文設(shè)計(jì)了系統(tǒng)FPGA邏輯電路,包括輸入信號的整形濾波、輸入信號的捕捉、時基模塊、異步時鐘域間數(shù)據(jù)傳遞、與單片機(jī)通信、單片機(jī)I/O總線擴(kuò)展等;實(shí)現(xiàn)了系統(tǒng)單片機(jī)程序,包括單片機(jī)和。FPGA的數(shù)據(jù)交換、干擾信號排除和彈丸測速測頻算法的實(shí)現(xiàn)、LCD液晶菜單的設(shè)計(jì)和打印機(jī)的控制、FLASH的讀寫、上電后對FPGA的配置、與上位機(jī)的通信等;分析了系統(tǒng)的誤差因素,給出了系統(tǒng)的誤差和相對誤差的計(jì)算公式;通過實(shí)驗(yàn)室模擬測試以及靶場現(xiàn)場測試,結(jié)果表明系統(tǒng)工作可靠、精度滿足設(shè)計(jì)要求、人機(jī)界面友好。
標(biāo)簽: 高精度 儀的設(shè)計(jì)
上傳時間: 2013-07-25
上傳用戶:pwcsoft
Windows CE程序設(shè)計(jì),北京大學(xué)出版社,[美]Douglas Boling 著。全書的內(nèi)容主要包括Windows編程基礎(chǔ)(HelloWindowsCE、屏幕繪圖、輸入:鍵盤、輸入筆和菜單、窗口、控件和對話框)、Wi ndows CE 基礎(chǔ)(通用控件和WindowsCE、內(nèi)存管理、文件、數(shù)據(jù)庫和注冊表、進(jìn)程與線程)、通信(串行通信、Windows網(wǎng)絡(luò)和IrSock、連接到桌面)、高級主題(外殼編程、系統(tǒng)編程、COM基礎(chǔ))。
標(biāo)簽: WinCE 程序設(shè)計(jì)
上傳時間: 2013-07-16
上傳用戶:kennyplds
數(shù)字信號處理是信息科學(xué)中近幾十年來發(fā)展最為迅速的學(xué)科之一.目前,數(shù)字信號處理廣泛應(yīng)用于通信、雷達(dá)、聲納、語音與圖像處理等領(lǐng)域.而數(shù)字信號處理算法的硬件實(shí)現(xiàn)一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術(shù)的發(fā)展,采用現(xiàn)場可編程門陣列FPGA進(jìn)行數(shù)字信號處理得到了飛速發(fā)展,FPGA正在越來越多地代替ASIC和PDSP用作前端數(shù)字信號處理的運(yùn)算.該文主要探討了基于FPGA數(shù)字信號處理的實(shí)現(xiàn).首先詳細(xì)闡述了數(shù)字信號處理的理論基礎(chǔ),重點(diǎn)討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實(shí)際中得到了廣泛的應(yīng)用,該文給出了基-2FFT算法原理、討論了按時間抽取FFT算法的特點(diǎn).該論文對硬件描述語言的描述方法和風(fēng)格做了一定的探討,介紹了硬件描述語言的開發(fā)環(huán)境MAXPLUSII.在此基礎(chǔ)上,該論文詳細(xì)闡述了數(shù)字集成系統(tǒng)的高層次設(shè)計(jì)方法,討論了數(shù)字系統(tǒng)設(shè)計(jì)層次的劃分和數(shù)字系統(tǒng)的自頂向下的設(shè)計(jì)方法,探討了數(shù)字集成系統(tǒng)的系統(tǒng)級設(shè)計(jì)和寄存器傳輸級設(shè)計(jì),描述了數(shù)字集成系統(tǒng)的高層次綜合方法.最后該文描述了數(shù)字信號處理系統(tǒng)結(jié)構(gòu)的實(shí)現(xiàn)方法,指出常見的高速、實(shí)時信號處理系統(tǒng)的四種結(jié)構(gòu);由于FFT算法在數(shù)字信號處理中占有重要的地位,所以該文提出了用FPGA實(shí)現(xiàn)FFT的一種設(shè)計(jì)思想,給出了總體實(shí)現(xiàn)框圖;重點(diǎn)設(shè)計(jì)實(shí)現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計(jì)實(shí)現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運(yùn)算速度,降低了運(yùn)算復(fù)雜度.
標(biāo)簽: FPGA 數(shù)字信號處理 中的應(yīng)用
上傳時間: 2013-05-23
上傳用戶:Divine
基于嵌入式技術(shù)的遠(yuǎn)程監(jiān)控系統(tǒng)可以達(dá)到動態(tài)、無死角的監(jiān)控目的,可以對一些特殊環(huán)境進(jìn)行遠(yuǎn)程監(jiān)視和控制,且不受濕度、溫度等條件的影響,廣泛應(yīng)用于軍事、交通、智能家居、醫(yī)療監(jiān)護(hù)等多個領(lǐng)域??梢越鉀Q傳統(tǒng)監(jiān)控系統(tǒng)將圖像采集設(shè)備固定在一個地方而使監(jiān)控范圍有限,適用場合少等弊端。 本文設(shè)計(jì)了一款基于ARM和FPGA的遠(yuǎn)程監(jiān)控系統(tǒng)。首先在對遠(yuǎn)程監(jiān)控系統(tǒng)功能分析的基礎(chǔ)上,設(shè)計(jì)了以ARM為主控制器和FPGA為輔助控制器的硬件電路,采用ARM芯片控制圖像采集、速度采集、網(wǎng)絡(luò)傳輸?shù)雀蓴_小的模塊,采用FPGA芯片控制電機(jī)驅(qū)動、舵機(jī)驅(qū)動、電池監(jiān)控等干擾大的模塊,大大提高了系統(tǒng)的穩(wěn)定性;其次設(shè)計(jì)了基于WinCE操作系統(tǒng)的圖像采集、GPIO、PWM、外中斷EINT-19的流接口驅(qū)動程序;同時設(shè)計(jì)了基于WinCE操作系統(tǒng)的圖像采集及壓縮、網(wǎng)絡(luò)通信、車模速度采集的應(yīng)用程序;FPGA內(nèi)部邏輯電路采用Verilog語言完成電源監(jiān)控、舵機(jī)控制、直流電機(jī)控制等功能。 本系統(tǒng)集圖像采集和壓縮、運(yùn)動控制、網(wǎng)絡(luò)傳輸于一體。其圖像采集速度達(dá)30幀/秒,圖像分辨率達(dá)640x480,JPEG壓縮比達(dá)10:1,控制命令響應(yīng)時間為1s,網(wǎng)絡(luò)傳輸速率達(dá)10Mbps。其功能擴(kuò)展容易,功耗低,體積小,抗干擾能力強(qiáng),具有很好的市場前景。
標(biāo)簽: FPGA ARM 遠(yuǎn)程監(jiān)控 系統(tǒng)設(shè)計(jì)
上傳時間: 2013-06-18
上傳用戶:heart520beat
高精度的信號源是各種測試和實(shí)驗(yàn)過程中不可缺少的工具,在通信、雷達(dá)、測量、控制、教學(xué)等領(lǐng)域應(yīng)用十分廣泛。傳統(tǒng)的頻率合成方法設(shè)計(jì)的信號源在功能、精度、成本等方面均存在缺陷和不足,不能滿足電子技術(shù)的發(fā)展要求,直接數(shù)字合成(Direct Digital Synthesis)DDS技術(shù)可以提供高性能、高頻高精度的信號源,方便地獲得分辨率高且相位連續(xù)的信號,基于FPGA的DDS技術(shù)提供了升級方便并且成本低廉的解決方案。 本文對DDS的基本原理和輸出頻譜特性進(jìn)行理論分析,總結(jié)出雜散分布規(guī)律。同時以DDS的頻譜分析為基礎(chǔ),給出了幾種改善雜散的方法。本文結(jié)合相關(guān)文獻(xiàn)資料采用傅立葉變換的方法對相位截?cái)鄷rDDS雜散信號的頻譜特性進(jìn)行了研究,得到了雜散分布的規(guī)律性結(jié)論,并應(yīng)用在程序設(shè)計(jì)程中;DDS技術(shù)的實(shí)現(xiàn)依賴于高速、高性能的數(shù)字器件,本文將FPGA器件和DDS技術(shù)相結(jié)合,確定了FPGA器件的整體設(shè)計(jì)方案,詳細(xì)說明了各個模塊的功能和設(shè)計(jì)方法,并對其關(guān)鍵部分進(jìn)行了優(yōu)化設(shè)計(jì),從而實(shí)現(xiàn)了波形發(fā)生器數(shù)字電路部分的功能。軟件部分采用模塊設(shè)計(jì)方法,十分方便調(diào)試。為了得到滿足設(shè)計(jì)要求的模擬波形,本文還設(shè)計(jì)了幅度調(diào)節(jié)、D/A轉(zhuǎn)換和低通濾波等外圍硬件電路。 實(shí)驗(yàn)結(jié)果表明,本文設(shè)計(jì)的基于DDS技術(shù)的多波形信號源基本能夠滿足普通學(xué)生實(shí)驗(yàn)室的要求。
標(biāo)簽: FPGA 算法 數(shù)字頻率合成器
上傳時間: 2013-06-11
上傳用戶:woshiayin
作者:華清遠(yuǎn)見3G學(xué)院?!禔ndroid多媒體編程從初學(xué)到精通》第二章、Android基礎(chǔ)。在本章中,將會介紹一些Android的基礎(chǔ)知識,如Android的UI框架、啟動過程、進(jìn)程間通信、上下層之間的交互方法,以及Android為了獲得更高的速度而在系統(tǒng)性能上所做的優(yōu)化等,為接下來的章節(jié)做好鋪墊。
標(biāo)簽: Android
上傳時間: 2013-04-24
上傳用戶:372825274
作者:華清遠(yuǎn)見3G學(xué)院?!禔ndroid多媒體編程從初學(xué)到精通》本書主要圍繞著Android多媒體編程進(jìn)行講解,縱向上,從共享內(nèi)存、IPC通信、HAL、原生服務(wù)、JNI調(diào)用,以及多媒體的圖像、音頻、視頻框架等多個層次和子系統(tǒng)著手;橫向上,貫穿了移動互聯(lián)網(wǎng)、Android體系應(yīng)用框架、OpenMAX多媒體框架、渲染機(jī)制等方面,深入淺出地介紹了開發(fā)多媒體應(yīng)用需要了解和掌握的多媒體框架及相關(guān)知識。涉及Android多媒體編程的所有主要內(nèi)容。本書內(nèi)容翔實(shí)、分析深刻,是Android學(xué)習(xí)多媒體編程不可多得的資料。可以作為IT相關(guān)專業(yè)本科生和研究生,以及嵌入式領(lǐng)域的初、中級軟件工程師的參考讀物。
上傳時間: 2013-06-15
上傳用戶:林魚2016
·簡介: 信號與系統(tǒng)——奧本海姆(中文版),最經(jīng)典的信號系統(tǒng)教材。電子工程、通信、信號處理專業(yè)的基礎(chǔ)理論課。奧本海姆是MIT的著名教授,信號處理領(lǐng)域的權(quán)威人士;看到MIT,也看到質(zhì)量的保證了吧...這本書寫得通俗易懂,書中結(jié)合了大量實(shí)際工程中的例子,這好像是國外教材的風(fēng)格...
標(biāo)簽: 信號與系統(tǒng) 海
上傳時間: 2013-08-06
上傳用戶:2728460838
·本書全面介紹了Linux的編程知識,包括Linux程序的調(diào)試、Shell編程、Linux的內(nèi)存管理、Linux的系統(tǒng)調(diào)用、標(biāo)準(zhǔn)I/O流、進(jìn)程與進(jìn)程調(diào)度、進(jìn)程間通信、信號編程、Linux多線程編程、網(wǎng)絡(luò)編程、數(shù)據(jù)庫編程、圖形編程等。書中最后還介紹了近年來較為熱門的Linux國際化和本地化程序設(shè)計(jì)?! ”緯鴥?nèi)容豐富、深入淺出,每章內(nèi)容都含有大量編程實(shí)例,以加強(qiáng)讀者理解和提供給讀者使用。本書適合希望利用
標(biāo)簽: Linux 應(yīng)用開發(fā)
上傳時間: 2013-08-05
上傳用戶:ommshaggar
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1