亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

這個(gè)站點(diǎn)能夠無(wú)縫連接到用戶、團(tuán)隊(duì)和知識(shí)。

  • 中斷技術(shù)

    一個(gè)完整的微機(jī)系統(tǒng)是由硬件和軟件共同構(gòu)成的。微機(jī)系統(tǒng)的硬件有CPU、存儲(chǔ)器和I/O口,外設(shè)組成。CPU與存儲(chǔ)器之間的信息交換比較簡(jiǎn)單,而CPU與外設(shè)之間進(jìn)行信息交換之前必須確定外設(shè)是否準(zhǔn)備好,即選擇I/O傳送方式。I/O傳送方式有4種:無(wú)條件、查詢、中斷和DMA。本章學(xué)習(xí)中斷傳送方式的有關(guān)內(nèi)容。                                       4.1  中斷概述                                   4.2  MCS-51中斷系統(tǒng)   1、中斷的定義:        中斷是指如下過(guò)程:CPU與外設(shè)同時(shí)工作,CPU執(zhí)行主程序,外設(shè)做準(zhǔn)備工作,當(dāng)外設(shè)準(zhǔn)備好時(shí)向CPU發(fā)中斷請(qǐng)求信號(hào),若條件滿足,則CPU終止主程序的執(zhí)行,轉(zhuǎn)去執(zhí)行中斷服務(wù)程序,在中斷服務(wù)程序中CPU與外設(shè)交換信息,待中斷服務(wù)程序執(zhí)行完后,CPU再返回剛才終止的主程序繼續(xù)執(zhí)行。 2、中斷系統(tǒng)的定義:中斷系統(tǒng)是指為了實(shí)現(xiàn)中斷傳送過(guò)程在CPU內(nèi)外設(shè)置的硬件和有關(guān)中斷的指令。3、中斷源:⑴中斷源的定義:中斷源是指引起中斷請(qǐng)求的來(lái)源。⑵中斷源的分類: ①軟中斷和 ②硬中斷4、中斷處理的全過(guò)程       中斷處理的全過(guò)程分成3個(gè)階段:中斷請(qǐng)求、中斷響應(yīng)和中斷服務(wù)。5、多重中斷與中斷優(yōu)先級(jí)      ⑴ 當(dāng)系統(tǒng)中有多個(gè)設(shè)備提出中斷請(qǐng)求時(shí),多個(gè)外設(shè)的中請(qǐng)信號(hào)要通過(guò)門電路送到CPU的中請(qǐng)輸入端,使CPU能收到多個(gè)外設(shè)提出的中請(qǐng)。     ⑵ CPU在收到多個(gè)外設(shè)的請(qǐng)求后,按中斷處理原則處理中斷。     ⑶  確定優(yōu)先級(jí)的方法解決優(yōu)先級(jí)的問(wèn)題一般可有三種方法:軟件查詢法、簡(jiǎn)單硬件方法及專用硬件方法(采用可編程的中斷控制器芯片,如Intel8259A)。

    標(biāo)簽: 中斷技術(shù)

    上傳時(shí)間: 2013-10-12

    上傳用戶:ysjing

  • 磁感應(yīng)通信信道容量研究

    作為新興的通信技術(shù),磁感應(yīng)通信能在很多特殊環(huán)境中替代電磁波通信,比如在地下、水中、海岸附近和洞穴中。信道的容量是通信系統(tǒng)的一個(gè)重要技術(shù)指標(biāo)。首先分析了磁感應(yīng)通信系統(tǒng)的傳輸功率比,通過(guò)對(duì)其路徑損耗的分析,估算出了3 dB帶寬,然后計(jì)算出了其信道容量。同時(shí)分析了能夠影響遠(yuǎn)距離信道容量的一些關(guān)鍵因素。研究結(jié)果發(fā)現(xiàn),線圈的半徑和Q值越大,遠(yuǎn)距離的信道容量就越大。

    標(biāo)簽: 磁感應(yīng) 信道容量 通信

    上傳時(shí)間: 2013-11-11

    上傳用戶:181992417

  • ACUSB-131B設(shè)備EMC測(cè)試報(bào)告

    ACUSB是帶隔離帶保護(hù)的便攜式雙通道工業(yè)用USBCAN接口卡。ACUSB-131B為單CAN通道,ACUSB-132B有雙CAN通道。CAN作為高性能的現(xiàn)場(chǎng)總線正越來(lái)越多的應(yīng)用到各種工業(yè)場(chǎng)合,包括各種自動(dòng)化設(shè)備、儀器儀表、汽車電子和傳感器等等。一般的計(jì)算機(jī)、工控機(jī)和筆記本并沒有現(xiàn)場(chǎng)總線CAN接口,但計(jì)算機(jī)本身的強(qiáng)大管理功能在CAN系統(tǒng)或者其他控制系統(tǒng)中往往是不可或缺的,所以CAN計(jì)算機(jī)接口卡的出現(xiàn)就是為了能方便地連接計(jì)算機(jī)和CAN總線設(shè)備。

    標(biāo)簽: ACUSB 131 EMC 設(shè)備

    上傳時(shí)間: 2014-03-18

    上傳用戶:qq527891923

  • 基于激光傳感器的智能車路徑識(shí)別算法研究

    高精度、高速度、大前瞻的路徑采集系統(tǒng)能為智能車提高更精準(zhǔn)、更及時(shí)和更豐富的賽道信息,是智能車獲取更大速度的關(guān)鍵。針對(duì)激光傳感器的路徑采集模塊,設(shè)計(jì)了一種路徑識(shí)別算法,經(jīng)過(guò)實(shí)驗(yàn),該算法可以使智能車準(zhǔn)確、及時(shí)地獲取賽道信息,提升了智能車的速度和穩(wěn)定性。

    標(biāo)簽: 激光傳感器 智能車 路徑識(shí)別 算法研究

    上傳時(shí)間: 2013-12-16

    上傳用戶:himbly

  • hspice 2007下載 download

    解壓密碼:www.elecfans.com 隨著微電子技術(shù)的迅速發(fā)展以及集成電路規(guī)模不斷提高,對(duì)電路性能的設(shè)計(jì) 要求越來(lái)越嚴(yán)格,這勢(shì)必對(duì)用于大規(guī)模集成電路設(shè)計(jì)的EDA 工具提出越來(lái)越高的 要求。自1972 年美國(guó)加利福尼亞大學(xué)柏克萊分校電機(jī)工程和計(jì)算機(jī)科學(xué)系開發(fā) 的用于集成電路性能分析的電路模擬程序SPICE(Simulation Program with IC Emphasis)誕生以來(lái),為適應(yīng)現(xiàn)代微電子工業(yè)的發(fā)展,各種用于集成電路設(shè)計(jì)的 電路模擬分析工具不斷涌現(xiàn)。HSPICE 是Meta-Software 公司為集成電路設(shè)計(jì)中 的穩(wěn)態(tài)分析,瞬態(tài)分析和頻域分析等電路性能的模擬分析而開發(fā)的一個(gè)商業(yè)化通 用電路模擬程序,它在柏克萊的SPICE(1972 年推出),MicroSim公司的PSPICE (1984 年推出)以及其它電路分析軟件的基礎(chǔ)上,又加入了一些新的功能,經(jīng) 過(guò)不斷的改進(jìn),目前已被許多公司、大學(xué)和研究開發(fā)機(jī)構(gòu)廣泛應(yīng)用。HSPICE 可 與許多主要的EDA 設(shè)計(jì)工具,諸如Candence,Workview 等兼容,能提供許多重要 的針對(duì)集成電路性能的電路仿真和設(shè)計(jì)結(jié)果。采用HSPICE 軟件可以在直流到高 于100MHz 的微波頻率范圍內(nèi)對(duì)電路作精確的仿真、分析和優(yōu)化。在實(shí)際應(yīng)用中, HSPICE能提供關(guān)鍵性的電路模擬和設(shè)計(jì)方案,并且應(yīng)用HSPICE進(jìn)行電路模擬時(shí), 其電路規(guī)模僅取決于用戶計(jì)算機(jī)的實(shí)際存儲(chǔ)器容量。 The HSPICE Integrator Program enables qualified EDA vendors to integrate their products with the de facto standard HSPICE simulator, HSPICE RF simulator, and WaveView Analyzer™. In addition, qualified HSPICE Integrator Program members have access to HSPICE integrator application programming interfaces (APIs). Collaboration between HSPICE Integrator Program members will enable customers to achieve more thorough design verification in a shorter period of time from the improvements offered by inter-company EDA design solutions.

    標(biāo)簽: download hspice 2007

    上傳時(shí)間: 2013-11-10

    上傳用戶:123312

  • 最新智能手機(jī)操作系統(tǒng)詳細(xì)介紹

       智能手機(jī)操作系統(tǒng)是一種運(yùn)算能力及功能比傳統(tǒng)功能手機(jī)系統(tǒng)更強(qiáng)的手機(jī)系統(tǒng)。使用最多的操作系統(tǒng)有:Android、iOS、Symbian、Windows Phone和BlackBerry OS。他們之間的應(yīng)用軟件互不兼容。因?yàn)榭梢韵駛€(gè)人電腦一樣安裝第三方軟件,所以智能手機(jī)有豐富的功能。智能手機(jī)能夠顯示與個(gè)人電腦所顯示出來(lái)一致的正常網(wǎng)頁(yè),它具有獨(dú)立的操作系統(tǒng)以及良好的用戶界面,它擁有很強(qiáng)的應(yīng)用擴(kuò)展性、能方便隨意地安裝和刪除應(yīng)用程序。 Symbian 安卓 iOS

    標(biāo)簽: 智能手機(jī) 操作系統(tǒng) 詳細(xì)介紹

    上傳時(shí)間: 2013-11-25

    上傳用戶:zhangzhenyu

  • Protel最新版本Altium Designer 6.0

    Altium Designer 6.0保留了包括全面集成化的版本控制系統(tǒng)的圖形化團(tuán)隊(duì)設(shè)計(jì)功能,例如:內(nèi)嵌了文檔歷史管理系統(tǒng)、新增強(qiáng)大的可以檢測(cè)原理圖與PCB  文件的差異的工程比較修正功能、元件到文檔的鏈接功能。Altium Designer 6.0 存儲(chǔ)管理器可以幫助比較并恢復(fù)舊的工程文件功能的高級(jí)文件控制和易用的備份管理;比較功能不僅能查找電氣差異,也包括原理圖與PCB 文檔間圖形變化;還提供無(wú)需第三方版本控制系統(tǒng)的完整的本地文件歷史管理功能。強(qiáng)大的設(shè)計(jì)比較工具不僅可以隨時(shí)用于同步原理圖工程到PCB,也可以被用于比較兩個(gè)文檔,例如:兩個(gè)網(wǎng)表、兩張?jiān)韴D、網(wǎng)表和PCB等等。還可以是元件與連通性比較。

    標(biāo)簽: Designer Protel Altium 6.0

    上傳時(shí)間: 2014-12-08

    上傳用戶:wdq1111

  • 狀態(tài)轉(zhuǎn)移圖及步進(jìn)指令

    教學(xué)提示:前章介紹的基本邏輯指令和梯形圖主要用于設(shè)計(jì)滿足一般控制要求的PLC程序。對(duì)于復(fù)雜控制系統(tǒng)來(lái)說(shuō),系統(tǒng)輸入輸出點(diǎn)數(shù)較多,工藝復(fù)雜,每一工序的自鎖要求及工序與工序間的相互連鎖關(guān)系也復(fù)雜,直接采用邏輯指令和梯形圖進(jìn)行設(shè)計(jì)較為困難。在實(shí)際控制系統(tǒng)中,可將生產(chǎn)過(guò)程的控制要求以工序劃分成若干段,每一個(gè)工序完成一定的功能,在滿足轉(zhuǎn)移條件后,從當(dāng)前工序轉(zhuǎn)移到下道工序,這種控制通常稱為順序控制。為了方便地進(jìn)行順序控制設(shè)計(jì),許多可編程控制器設(shè)置有專門用于順序控制或稱為步進(jìn)控制的指令,F(xiàn)X2N PLC在基本邏輯指令之外增加了兩條步進(jìn)指令,同時(shí)輔之以大量的狀態(tài)器S,結(jié)合狀態(tài)轉(zhuǎn)移圖就很容易編出復(fù)雜的順序控制程序 教學(xué)要求:本章要求學(xué)生熟練掌握FX2N的步進(jìn)指令和狀態(tài)轉(zhuǎn)移圖的功能、應(yīng)用范圍和使用方法。重點(diǎn)讓學(xué)生掌握步進(jìn)指令和狀態(tài)轉(zhuǎn)移圖編程的規(guī)則、步驟與編程方法,并能編寫一些工程控制程序 第四章 狀態(tài)轉(zhuǎn)移圖及步進(jìn)指令 5.1 狀態(tài)轉(zhuǎn)移圖5.2 步進(jìn)梯形圖及步進(jìn)指令5.2.1 步進(jìn)梯形圖5.2.2 步進(jìn)指令5.3 步進(jìn)梯形圖指令編程基本方法5.4 狀態(tài)轉(zhuǎn)移圖常見流程狀態(tài)得編程5.4.1 單流程狀態(tài)編程5.4.2 跳轉(zhuǎn)與重復(fù)狀態(tài)編程5.4.3 選擇分支與匯合狀態(tài)編程5.4.4 并行分支與匯合狀態(tài)5.4.5 分支與匯合得組合5.5 狀態(tài)轉(zhuǎn)移圖及步進(jìn)指令的應(yīng)用實(shí)例

    標(biāo)簽: 狀態(tài)轉(zhuǎn)移 步進(jìn) 指令

    上傳時(shí)間: 2013-11-05

    上傳用戶:釣鰲牧馬

  • 通用陣列邏輯GAL實(shí)現(xiàn)基本門電路的設(shè)計(jì)

    通用陣列邏輯GAL實(shí)現(xiàn)基本門電路的設(shè)計(jì) 一、實(shí)驗(yàn)?zāi)康?1.了解GAL22V10的結(jié)構(gòu)及其應(yīng)用; 2.掌握GAL器件的設(shè)計(jì)原則和一般格式; 3.學(xué)會(huì)使用VHDL語(yǔ)言進(jìn)行可編程邏輯器件的邏輯設(shè)計(jì); 4.掌握通用陣列邏輯GAL的編程、下載、驗(yàn)證功能的全部過(guò)程。 二、實(shí)驗(yàn)原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構(gòu)成。GAL芯片必須借助GAL的開發(fā)軟件和硬件,對(duì)其編程寫入后,才能使GAL芯片具有預(yù)期的邏輯功能。GAL22V10有10個(gè)I/O口、12個(gè)輸入口、10個(gè)寄存器單元,最高頻率為超過(guò)100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術(shù)結(jié)合起來(lái),在功能和結(jié)構(gòu)上與GAL22V10完全相同,并沿用了GAL22V10器件的標(biāo)準(zhǔn)28腳PLCC封裝。ispGAl22V10的傳輸時(shí)延低于7.5ns,系統(tǒng)速度高達(dá)100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個(gè)輸出單元平均能夠容納12個(gè)乘積項(xiàng),最多的單元可達(dá)16個(gè)乘積項(xiàng),因而更為適用大型狀態(tài)機(jī)、狀態(tài)控制及數(shù)據(jù)處理、通訊工程、測(cè)量?jī)x器等領(lǐng)域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來(lái)實(shí)現(xiàn)諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實(shí)現(xiàn)在系統(tǒng)編程,每片ispGAL22V10需要有四個(gè)在系統(tǒng)編程引腳,它們是串行數(shù)據(jù)輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時(shí)鐘(SCLK)。這四個(gè)ISP控制信號(hào)巧妙地利用28腳PLCC封裝GAL22V10的四個(gè)空腳,從而使得兩種器件的引腳相互兼容。在系統(tǒng)編程電源為+5V,無(wú)需外接編程高壓。每片ispGAL22V10可以保證一萬(wàn)次在系統(tǒng)編程。 ispGAL22V10的內(nèi)部結(jié)構(gòu)圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語(yǔ)言編寫的源程序,是不能直接對(duì)芯片編程下載的,必須經(jīng)過(guò)計(jì)算機(jī)軟件對(duì)其進(jìn)行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡(jiǎn)稱為JED文件)。通過(guò)相應(yīng)的軟件及編程電纜再將JED數(shù)據(jù)文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。  3.工具軟件ispLEVER簡(jiǎn)介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設(shè)計(jì)輸入可采用原理圖、硬件描述語(yǔ)言、混合輸入三種方式。能對(duì)所設(shè)計(jì)的數(shù)字電子系統(tǒng)進(jìn)行功能仿真和時(shí)序仿真。編譯器是此軟件的核心,能進(jìn)行邏輯優(yōu)化,將邏輯映射到器件中去,自動(dòng)完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經(jīng)由一個(gè)圖形用戶接口選擇I/O設(shè)置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發(fā)者一個(gè)簡(jiǎn)單而有力的工具。

    標(biāo)簽: GAL 陣列 邏輯 門電路

    上傳時(shí)間: 2013-11-17

    上傳用戶:看到了沒有

  • hspice 2007下載 download

    解壓密碼:www.elecfans.com 隨著微電子技術(shù)的迅速發(fā)展以及集成電路規(guī)模不斷提高,對(duì)電路性能的設(shè)計(jì) 要求越來(lái)越嚴(yán)格,這勢(shì)必對(duì)用于大規(guī)模集成電路設(shè)計(jì)的EDA 工具提出越來(lái)越高的 要求。自1972 年美國(guó)加利福尼亞大學(xué)柏克萊分校電機(jī)工程和計(jì)算機(jī)科學(xué)系開發(fā) 的用于集成電路性能分析的電路模擬程序SPICE(Simulation Program with IC Emphasis)誕生以來(lái),為適應(yīng)現(xiàn)代微電子工業(yè)的發(fā)展,各種用于集成電路設(shè)計(jì)的 電路模擬分析工具不斷涌現(xiàn)。HSPICE 是Meta-Software 公司為集成電路設(shè)計(jì)中 的穩(wěn)態(tài)分析,瞬態(tài)分析和頻域分析等電路性能的模擬分析而開發(fā)的一個(gè)商業(yè)化通 用電路模擬程序,它在柏克萊的SPICE(1972 年推出),MicroSim公司的PSPICE (1984 年推出)以及其它電路分析軟件的基礎(chǔ)上,又加入了一些新的功能,經(jīng) 過(guò)不斷的改進(jìn),目前已被許多公司、大學(xué)和研究開發(fā)機(jī)構(gòu)廣泛應(yīng)用。HSPICE 可 與許多主要的EDA 設(shè)計(jì)工具,諸如Candence,Workview 等兼容,能提供許多重要 的針對(duì)集成電路性能的電路仿真和設(shè)計(jì)結(jié)果。采用HSPICE 軟件可以在直流到高 于100MHz 的微波頻率范圍內(nèi)對(duì)電路作精確的仿真、分析和優(yōu)化。在實(shí)際應(yīng)用中, HSPICE能提供關(guān)鍵性的電路模擬和設(shè)計(jì)方案,并且應(yīng)用HSPICE進(jìn)行電路模擬時(shí), 其電路規(guī)模僅取決于用戶計(jì)算機(jī)的實(shí)際存儲(chǔ)器容量。 The HSPICE Integrator Program enables qualified EDA vendors to integrate their products with the de facto standard HSPICE simulator, HSPICE RF simulator, and WaveView Analyzer™. In addition, qualified HSPICE Integrator Program members have access to HSPICE integrator application programming interfaces (APIs). Collaboration between HSPICE Integrator Program members will enable customers to achieve more thorough design verification in a shorter period of time from the improvements offered by inter-company EDA design solutions.

    標(biāo)簽: download hspice 2007

    上傳時(shí)間: 2013-10-18

    上傳用戶:s363994250

主站蜘蛛池模板: 张北县| 灵丘县| 彩票| 河东区| 安国市| 大姚县| 固始县| 阳城县| 梅河口市| 高陵县| 灵璧县| 永泰县| 台山市| 乌海市| 桐城市| 曲阜市| 湘潭县| 祁阳县| 广宁县| 庐江县| 延津县| 泽州县| 内江市| 敖汉旗| 丹江口市| 平定县| 林州市| 皮山县| 昔阳县| 竹溪县| 嘉黎县| 玛多县| 页游| 苏州市| 古田县| 盘锦市| 沙雅县| 韩城市| 枣庄市| 九台市| 甘肃省|