這個(gè)章節(jié)將詳細(xì)介紹Windows CE 系統(tǒng)中的處理程序 (process) 和執(zhí)行緒 (thread),並對(duì)Windows CE作業(yè)系統(tǒng)所使用的排程策略進(jìn)行分析。處理程序是資源分配的基本單位,而執(zhí)行緒是排程的基本單位。
標(biāo)簽: Windows process thread CE
上傳時(shí)間: 2015-07-01
上傳用戶:cx111111
USB是PC體系中的一套全新的工業(yè)標(biāo)準(zhǔn),它支持單個(gè)主機(jī)與多個(gè)外接設(shè)備同時(shí)進(jìn)行數(shù)據(jù)交換。 首先會(huì)介紹USB的結(jié)構(gòu)和特點(diǎn),包括總線特徵、協(xié)議定義、傳輸方式和電源管理等等。這部分內(nèi)容會(huì)使USB開發(fā)者和用戶對(duì)USB有一整體的認(rèn)識(shí)。
標(biāo)簽: USB
上傳時(shí)間: 2015-10-18
上傳用戶:lixinxiang
使用單片機(jī)控制兩片串行A/D芯片TLC5615輸出字模電壓值,分別接入模擬示波器的X、Y通道,示波器在雙蹤模式下就可以顯示單片機(jī)輸出的字符
標(biāo)簽: 5615 TLC 用單片機(jī) 控制
上傳時(shí)間: 2013-12-24
上傳用戶:古谷仁美
作者的課外作業(yè),模擬封包(packet)標(biāo)頭,將之轉(zhuǎn)成二進(jìn)制,再顯示二進(jìn)制的相加結(jié)果,再做一的補(bǔ)數(shù)。 (並附上html檔,不會(huì)java的,直接開啟html即可執(zhí)行)
標(biāo)簽:
上傳時(shí)間: 2014-01-06
上傳用戶:xjz632
基于USB的串行通信軟硬件設(shè)計(jì)
標(biāo)簽: USB 串行通信 軟硬件設(shè)計(jì)
上傳時(shí)間: 2013-08-04
上傳用戶:eeworm
LED產(chǎn)業(yè)長(zhǎng)期發(fā)展仍看好
標(biāo)簽: LED
上傳時(shí)間: 2013-04-15
《三百六十行大觀》(名家繪圖本·中國(guó)傳統(tǒng)行業(yè)圖集)[沈寂主編][上海畫報(bào)版.1997][PDF]
標(biāo)簽: 1997 家 圖集
New-尚未歸類-412冊(cè)-8.64G LED產(chǎn)業(yè)長(zhǎng)期發(fā)展仍看好.pdf
上傳時(shí)間: 2013-07-03
上傳用戶:元宵漢堡包
專輯類-數(shù)字處理及顯示技術(shù)專輯-106冊(cè)-9138M 基于USB的串行通信軟硬件設(shè)計(jì)-41頁(yè)-0.8M.pdf
標(biāo)簽: USB 0.8 41
上傳時(shí)間: 2013-07-19
上傳用戶:yatouzi118
現(xiàn)代社會(huì)信息量爆炸式增長(zhǎng),由于網(wǎng)絡(luò)、多媒體等新技術(shù)的發(fā)展,用戶對(duì)帶寬和速度的需求快速增加。并行傳輸技術(shù)由于時(shí)鐘抖動(dòng)和偏移,以及PCB布線的困難,使得傳輸速率的進(jìn)一步提升面臨設(shè)計(jì)的極限;而高速串行通信技術(shù)憑借其帶寬大、抗干擾性強(qiáng)和接口簡(jiǎn)單等優(yōu)勢(shì),正迅速取代傳統(tǒng)的并行技術(shù),成為業(yè)界的主流。 本論文針對(duì)目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進(jìn)行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺(tái)進(jìn)行仿真設(shè)計(jì)。本論文的主要工作是以某低成本相控陣?yán)走_(dá)信號(hào)處理機(jī)為設(shè)計(jì)平臺(tái),在其中的一塊信號(hào)處理板上,進(jìn)行了基于LVDS(Low VoltageDifferential Signal)技術(shù)的高速LinkPort(鏈路口)設(shè)計(jì)和基于CML(Current ModeLogic)技術(shù)的Rocket I/O高速串行接口設(shè)計(jì)。首先在FPGA的軟件中進(jìn)行程序設(shè)計(jì)和功能、時(shí)序的仿真,當(dāng)仿真驗(yàn)證通過(guò)之后,重點(diǎn)是在硬件平臺(tái)上進(jìn)行調(diào)試。硬件調(diào)試驗(yàn)證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進(jìn)行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設(shè)計(jì)的正確性。并且在硬件調(diào)試時(shí)對(duì)Rocket IO GTP收發(fā)器進(jìn)行回環(huán)設(shè)計(jì),經(jīng)過(guò)回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設(shè)計(jì)的正確性。
標(biāo)簽: FPGA 高速串行 接口模塊
上傳時(shí)間: 2013-04-24
上傳用戶:戀天使569
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1