亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

轉(zhuǎn)換器接口

  • 基于MF RC500的射頻識別讀寫器設計

    主要介紹一種基于Philips 公司的MF RC500 的射頻識別讀寫器的設計:首先介紹系統(tǒng)的組成以及MF RC500的特性,接著給出天線的設計規(guī)范,最后給出MCU 89C52與MF RC500的接口

    標簽: 500 RC 射頻識別 讀寫器

    上傳時間: 2013-05-20

    上傳用戶:hzy5825468

  • 基于ARM和Linux的超高頻讀寫器設計與實現(xiàn)

    UHF(Ultra High Frequency,超高頻)RFID(Radio Frequency Identification,射頻身份識別)技術是近幾年剛剛開始興起并得到迅速推廣應用的一門新技術。該技術已被廣泛應用于工業(yè)自動化、商業(yè)自動化、交通運輸控制管理等眾多領域。但是,基于超高頻頻段讀寫器的研制在我國尚處于起步階段,傳統(tǒng)的超高頻讀寫器都是在單片機的基礎上實現(xiàn)的,這類讀寫器很難實現(xiàn)復雜的多任務功能;隨著經(jīng)濟的飛速發(fā)展,能夠與網(wǎng)絡互聯(lián)并且?guī)в胁僮飨到y(tǒng)的超高頻讀寫器越來越受人們的青睞與追求。針對這些問題,本文設計并實現(xiàn)了一種基于ARMS3C2410微處理器和Linux操作系統(tǒng)的超高頻讀寫器,主要內(nèi)容有: (1)分析了射頻識別技術的發(fā)展歷程和前景,以嵌入式技術為研究背景,結(jié)合軟硬件開發(fā)平臺,給出了一種基于ARM和Linux的超高頻讀寫器設計思路,指出了選題研究的目的和意義。 (2)闡述了超高頻讀寫器的原理及其應用,分析了讀寫器和標簽之間進行數(shù)據(jù)傳輸時所用到的相關技術;在給出超高頻讀寫器主要技術性能指標及功能要求的基礎上給出了基于ARMS3C2410和Linux超高頻讀寫器系統(tǒng)的總體設計,同時對系統(tǒng)構(gòu)建過程中所用到的軟硬件進行了器件選型。 (3)實現(xiàn)了超高頻讀寫器系統(tǒng)硬件電路的模塊設計,主要包括主控電路模塊、存儲電路模塊、電源模塊、以太網(wǎng)模塊、液晶顯示模塊以及射頻收發(fā)模塊;闡述了各模塊的組成原理與實現(xiàn)方法,完成了硬件電路的原理圖繪制及PCB制板。 (4)根據(jù)系統(tǒng)的軟件需求,構(gòu)建了一個進行嵌入式開發(fā)所需的軟件平臺。建立了交叉編譯環(huán)境以及NFS開發(fā)調(diào)試環(huán)境;移植了系統(tǒng)啟動所需的引導程序bootloader;實現(xiàn)了嵌入式Linux操作系統(tǒng)內(nèi)核、文件系統(tǒng)的配置與移植;給出了Linux系統(tǒng)下典型設備(觸摸屏、網(wǎng)絡接口、LCD)驅(qū)動程序的移植方法。 (5)結(jié)合實驗測試環(huán)境,對超高頻讀寫器輸出功率,讀寫器發(fā)送命令以及標簽應答波形進行了測試與分析;對讀寫器的整機性能進行了聯(lián)機測試,給出了讀寫器系統(tǒng)的實際運行效果圖,同時對測試結(jié)果進行了總結(jié)。 實際應用結(jié)果表明,基于ARMS3C2410微處理器和Linux操作系統(tǒng)的超高頻讀寫器能夠?qū)崿F(xiàn)接入網(wǎng)絡的功能,其讀寫速度、識別率以及識別距離等技術性能指標均達到或優(yōu)于設計標準要求,該讀寫器在與PC機連接的情況下能進行數(shù)據(jù)處理,樣機系統(tǒng)運行穩(wěn)定可靠,達到了預期的設計目標。

    標簽: Linux ARM 超高頻 讀寫器

    上傳時間: 2013-07-25

    上傳用戶:saharawalker

  • 基于ARM和μCOSⅡ的調(diào)速器試驗臺的研究

    隨著科學技術的飛速發(fā)展,各科學領域?qū)y試技術提出了越來越高的要求。調(diào)速器試驗臺是調(diào)試、校驗調(diào)速器性能的一種試驗工具,是船舶修造廠、尤其調(diào)速器修造專業(yè)廠必須具有的試驗設備。基于ARM嵌入式平臺和uC/OS-II實時操作系統(tǒng)的嵌入式控制調(diào)速器試驗臺是基于國內(nèi)外調(diào)速器測試技術的發(fā)展趨勢和工作的實際要求。本調(diào)速試驗臺充分利用了嵌入式單片機技術和傳感器技術,通過采用多種傳感器采集系統(tǒng)所需要的數(shù)據(jù),例如直流電機的轉(zhuǎn)速、調(diào)速器的齒條位移等等,經(jīng)過單片機系統(tǒng)處理并輸出結(jié)果來實現(xiàn)調(diào)速器試驗臺的功能,并運用新型的全彩液晶顯示屏將各種試驗數(shù)據(jù)顯示出來。 本文主要是針對調(diào)速試驗臺控制系統(tǒng)的研究,在分析了嵌入式軟硬件可實現(xiàn)模塊化設計的基礎上,借鑒了“開發(fā)平臺”的設計思想,首先,在ARM嵌入式最小系統(tǒng)的基礎上架構(gòu)通用的硬件平臺,對測控平臺的硬件結(jié)構(gòu)進行設計,特別是對于關鍵的接口電路進行了比較深入的研究,針對不同的應用,集成了多種接口電路。其次,在實現(xiàn)嵌入式實時多任務操作系統(tǒng)uC/OS-II在ARM上可移植的基礎上,架構(gòu)了通用的軟件平臺,對接口電路驅(qū)動程序進行模塊化設計。最后,研究了基于參數(shù)實時可變型的一種新型的PID控制算法,并將此PID算法作為調(diào)速試驗臺的控制算法。 通過對本系統(tǒng)的研究開發(fā),提高了調(diào)速器試驗臺的測試精度,也使性能更加穩(wěn)定可靠,實現(xiàn)了整個測試過程的自動化,從而減輕了試驗人員的勞動強度,提高了工作效率,降低了試驗成本,也同時消除了安全隱患,因此對本課題的研究具有較大的現(xiàn)實意義。

    標簽: ARM COS 調(diào)速器 試驗臺

    上傳時間: 2013-07-20

    上傳用戶:ggwz258

  • ARM環(huán)境下的通訊協(xié)議轉(zhuǎn)換器的研究與開發(fā)

    本文介紹了通訊協(xié)議轉(zhuǎn)換器研究的背景意義和目前國內(nèi)外發(fā)展的現(xiàn)狀,并詳細敘述了所選方案的設計過程。本協(xié)議轉(zhuǎn)換器的豐控制芯片采用了基于ARM7內(nèi)核的32位微控制芯片LPC2212,提供了高速穩(wěn)定的硬件平臺。操作系統(tǒng)采用實時嵌入式操作系統(tǒng)μC/OS-Ⅱ,工作穩(wěn)定,實時性強,移植方便。 本文的豐要內(nèi)容如下:整體的設計思路,結(jié)構(gòu)組成;系統(tǒng)硬件的設計,豐要包括網(wǎng)絡接口電路,USB接口電路,以及串口擴展電路;TCP/IP協(xié)議,豐要包括TCP協(xié)議,IP協(xié)議,ARP協(xié)議等;USB協(xié)議,豐要包括USB設備構(gòu)架,USB數(shù)據(jù)流模型;串口數(shù)據(jù)轉(zhuǎn)以太網(wǎng)數(shù)據(jù)和 USB 數(shù)據(jù)以及太網(wǎng)數(shù)據(jù)和 USB 數(shù)據(jù)轉(zhuǎn)串口數(shù)據(jù);嵌入式實時操作系統(tǒng)μC/OS-Ⅱ,豐要包括信號量,消息郵箱,消息隊列等;操作系統(tǒng)的移植,豐要包括與處理器相關的文件的改寫。整個系統(tǒng)的硬件和底層軟件部分已經(jīng)完成,經(jīng)串口調(diào)試軟件、USB總線監(jiān)測軟件以及以太網(wǎng)數(shù)據(jù)監(jiān)測軟件進行實際的收發(fā)數(shù)據(jù)實驗,驗證了方案的合理性。 在USB和以太網(wǎng)驅(qū)動程序的編寫中,查閱了大量的相關資料。對于USB協(xié)議,重點分析了USB協(xié)議的架構(gòu)和數(shù)據(jù)流模型。對于TCP/IP協(xié)議,仔細分析了其封裝和分用,分析了TCP協(xié)議、IP協(xié)議、ARP協(xié)議的原理及程序的實現(xiàn)。對于操作系統(tǒng)的移植,給出了具體的實現(xiàn)步驟,并給出了豐要的代碼。

    標簽: ARM 環(huán)境 通訊協(xié)議 轉(zhuǎn)換器

    上傳時間: 2013-06-10

    上傳用戶:f1364628965

  • 基于DTMF的解碼器設計

    本文介紹了DTMF 解碼芯片MT8870 的功能和特點,給出了在解碼器中與89C51 單片機的接口電路,說明了解碼器的工作原理抗干擾措施。關鍵詞:單片機抗干擾 DTMF 解碼監(jiān)控

    標簽: DTMF 解碼器

    上傳時間: 2013-05-17

    上傳用戶:tuilp1a

  • 高速并行信號處理板數(shù)據(jù)接口與控制的FPGA設計

    隨著信息社會的發(fā)展,人們要處理的各種信息總量變得越來越大,尤其在處理大數(shù)據(jù)量與實時處理數(shù)據(jù)方面,對處理設備的要求是非常高的。為滿足這些要求,實時快速的各種CPU、處理板應運而生。這類CPU與板卡處理數(shù)據(jù)速度快,效率高,并且不斷的完善與發(fā)展。此類板卡要求與外部設備通訊,同時也要進行內(nèi)部的數(shù)據(jù)交換,于是板卡的接口設備調(diào)試與內(nèi)部數(shù)據(jù)交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號處理板的外部接口和內(nèi)部數(shù)據(jù)通道的設計。 本文首先介紹了通用信號處理板的應用開發(fā)背景,包括此類板卡使用的處理芯片、板上設備、發(fā)展概況以及和外部相連的各種總線概況,同時說明了本人所作的主要工作。 其次,介紹了PCI接口的有關規(guī)范,給出了通用信號處理板與CPCI的J1口的設計時序;介紹了DDR存儲器的概況、電平標準以及功能寄存器,并給出了與DDR.存儲器接口的設計時序;介紹了片上主要數(shù)據(jù)處理器件TS-202的有關概況,設計了板卡與DSP的接口時序。 再次,介紹了Altera公司FPGA的程序設計流程,并使用VHDL語言編程完成各個模塊之間的數(shù)據(jù)傳遞,并重點介紹了DDR控制核的編寫。 再次,介紹了WDM驅(qū)動程序的結(jié)構(gòu),程序設計方法等。 最后,通過從工控機向通用信號處理板寫連續(xù)遞增的數(shù)據(jù)驗證了整個系統(tǒng)已經(jīng)正常工作。實現(xiàn)了信號處理板內(nèi)部數(shù)據(jù)通道設計以及與外部接口的通訊;并且還提到了對此設計以后地完善與發(fā)展。 本文所作的工作如下: 1、設計完成了處理板各接口時序,使處理板可以從接口接受/發(fā)送數(shù)據(jù)。 2、完成了FPGA內(nèi)部的數(shù)據(jù)通道的設計,使數(shù)據(jù)可以從CPCI準確的傳送到DSP進行處理,并編寫了DSP的測試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫。 4、完成了PCI驅(qū)動程序的編寫。

    標簽: FPGA 高速并行 信號處理板 數(shù)據(jù)接口

    上傳時間: 2013-06-30

    上傳用戶:唐僧他不信佛

  • 基于ARM和GPRS技術的第二代身份證無線手持閱讀器的研究

    按照公安部規(guī)定,我國從 2004 年開始換發(fā)第二代居民身份證,預計到 2008 年基本完成第二代居民身份證的換發(fā)工作。第二代身份證與第一代身份證最大的區(qū)別在于:它的內(nèi)部嵌入了一枚指甲蓋大小的非接觸式 IC 芯片,該芯片內(nèi)存儲有姓名、性別等9項信息。本課題設計出一款基于 ARM 和 GPRS 技術的第二代身份證無線手持閱讀器,該閱讀器能讀出第二代身份證內(nèi) IC 卡信息,并可通過 GPRS 網(wǎng)絡將信息進行無線傳輸。 本文以該閱讀器的設計為主線,論述的主要內(nèi)容如下: 1.介紹了課題背景及意義。全國 9 億第二代身份證的換發(fā),必然帶來各行業(yè)對閱讀器的大量需求,而現(xiàn)有閱讀器的弊端促使了對閱讀器做更深入的研究。 2.介紹了相關概念及技術,包括:無線射頻識別技術、ISO/IEC14443 協(xié)議、嵌入式系統(tǒng)、ARM、GPRS技術等。 3.詳細介紹了該閱讀器的硬件設計方法,并給出主要硬件模塊電路原理圖及其 PCB 板設計方法,同時也簡單介紹了硬件的焊接和調(diào)試過程。 4.詳細介紹了該閱讀器的軟件設計方法,包括:讀卡模塊驅(qū)動程序、GPRS 模塊驅(qū)動程序、人機對話模塊驅(qū)動程序、I/O 口驅(qū)動程序的流程圖和部分代碼。 5.為使該閱讀器安全可靠地運行,對閱讀器進行了各種功能測試,包括:讀卡功能、GPRS 數(shù)據(jù)傳輸功能、人機接口功能。 通過功能測試,該閱讀器能準確讀取第二代身份證內(nèi)信息并通過GPRS 網(wǎng)絡成功將信息發(fā)送出去。該閱讀器與市面上現(xiàn)有的閱讀器相比,具有可脫機操作、無線傳輸、小巧靈便的優(yōu)點。由于該閱讀器軟件采用模塊化的設計方法,可以方便移植到其他非接觸卡閱讀器中,因此本閱讀器具有非常廣泛的應用前景。

    標簽: GPRS ARM 身份證 無線

    上傳時間: 2013-06-10

    上傳用戶:爺?shù)臍赓|(zhì)

  • 基于ARM核的AHBUSB20接口ASIC設計

    USB2.0接口和基于ARM核的SOC系統(tǒng)的應用已經(jīng)非常廣泛,特別在電子消費類領域。包含USB2,0接口的ARM系統(tǒng)則更是市場的需求。本文介紹一種基于ARM核的USB2,0接口IP(AHB_USB2.0)的設計,主要對其中的串行接口引擎(SIE)的設計進行討論。 該 AHB_USB2.0 IP核支持USB2.0協(xié)議,并兼容USB1.1協(xié)議;支持AMBA2.0協(xié)議和UTMI 1.05協(xié)議。該IP核一側(cè)通過UTMI接口或ULPI接口的PHY與USB2.0主機端進行通信;另一側(cè)則通過AHB總線與ARM相連。 AHB_USB2.0 IP核在硬件上分為三個大模塊:ULPI模塊(ULPI)、串行接口引擎(SIE)模塊和AHB總線接口模塊(AHB)。ULPI模塊實現(xiàn)了UTMI接口轉(zhuǎn)ULPI接口。串行接口引擎(SIE)模塊為USB2.0的數(shù)據(jù)鏈路層協(xié)議處理模塊,為整個IP核的核心部分,進一步分為四個子模塊——GLC(全局控制模塊),PIE(PHY接口處理引擎),SIF(系統(tǒng)接口邏輯)和EPB(端點緩沖模塊)。GLC模塊負責整個IP的復位控制,IP時鐘的開關提示等;PIE模塊負責處理USB的事務級傳輸,包括組包解包等;SIF模塊負責協(xié)議相關寄存器組和端點緩沖區(qū)的讀寫,跨時鐘域信號的處理和PIE所需的控制信號的產(chǎn)生;AHB模塊負責IP核與ARM通信和DMA功能的實現(xiàn)。 該IP核的軟件設計遵循USB協(xié)議,Bulk Only協(xié)議和UFI協(xié)議,由外掛ARM實現(xiàn)USB設備命令和UFI命令的解析,并執(zhí)行相應的操作。設計了IP核與ARM之間的多種數(shù)據(jù)傳輸方法,通過軟件實現(xiàn)常規(guī)數(shù)據(jù)讀寫訪問、內(nèi)部DMA或外部DMA等多種方式的切換。 本IP已經(jīng)通過EDA驗證和FPGA測試,并且已經(jīng)在內(nèi)嵌ARM核的FPGA系統(tǒng)上實現(xiàn)了多個U盤。這個FPGA系統(tǒng)的正確工作,證明了AHB_USB2.01P核設計是正確的。

    標簽: AHBUSB ASIC ARM 20

    上傳時間: 2013-05-17

    上傳用戶:qqoqoqo

  • 基于JTAG口的ARM編程器研究與開發(fā)

    ARM微處理器的應用已經(jīng)遍及工業(yè)控制、消費類電子產(chǎn)品、通信系統(tǒng)、網(wǎng)絡系統(tǒng)、無線系統(tǒng)等各類產(chǎn)品市場,占領了32位RISC微處理器75%以上的市場份額。 本文設計的基于JTAG接口的ARM編程器,以ARM微處理器作為CPU,利用其JTAG接口對Flash在線編程的技術,給以ARM為內(nèi)核的應用板(數(shù)控系統(tǒng)硬件平臺)進行快速軟件升級。在分析相關技術的基礎上,給出了系統(tǒng)的總體設計方案,設計了系統(tǒng)的硬件和軟件。 首先詳細分析了JTAG技術、USB技術和Modem通信原理。編程器以USB口和RS-232口作為通信接口,以JTAG接口作為調(diào)試接口和編程接口。 其次,在分析編程器需求的基礎上,給出了系統(tǒng)的總體設計方案,選擇了主要的部件。系統(tǒng)硬件的核心部件采用了Philips LPC2144ARM芯片,擴展了JTAG接口、USB接口、Modem接口,同時又構(gòu)造出了一個JTAG接口。該芯片具有SPI總線,采用與SPI兼容的外部Flash作為存儲器。編程器軟件在ADS集成開發(fā)環(huán)境下開發(fā)調(diào)試。 最后,對編程器技術實現(xiàn)上的不足作了分析和編程器設計的不完善之處作了總結(jié),并對編程器的發(fā)展趨勢作了探討和展望。

    標簽: JTAG ARM 編程器

    上傳時間: 2013-06-16

    上傳用戶:mylinden

  • 基于FPGA的藍牙HCIUART控制接口設計

    通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設用到異步串行接口一般采用專用集成電路實現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時常不需要使用完整的UART的功能和輔助功能,或者當在FPGA上設計時,需要將UART功能集成到FPGA內(nèi)部而不能使用芯片。藍牙主機控制器接口則是實現(xiàn)主機設備與藍牙模塊之間互操作的控制部件。當在使用藍牙設備的時候尤其是在監(jiān)控場所,接口控制器在控制數(shù)據(jù)與計算機的傳輸上就起了至關重要的作用。 論文針對信息技術的發(fā)展和開發(fā)過程中的實際需要,設計了一個藍牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨使用,也可集成到系統(tǒng)芯片中,并且整個設計緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價值。 本設計采用TOP-DOWN設計方法,整體上分為UART接口和藍牙主機控制器接口兩部分。首先根據(jù)UART和藍牙主機控制器接口的實現(xiàn)原理和設計指標要求進行系統(tǒng)設計,對系統(tǒng)劃分模塊以及各個模塊的信號連接;然后進行模塊設計,設計出每個模塊的功能,并用VHDL語言編寫代碼來實現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對各模塊進行功能仿真和時序仿真;最后進行硬件驗證,在Virtex-II開發(fā)板上對系統(tǒng)進行功能驗證。實現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗證了結(jié)果,表明設計正確,功能良好,符合設計要求。

    標簽: HCIUART FPGA 藍牙 控制

    上傳時間: 2013-04-24

    上傳用戶:tianyi223

主站蜘蛛池模板: 隆回县| 米脂县| 石城县| 庄浪县| 股票| 怀化市| 龙岩市| 苗栗县| 新田县| 绥宁县| 墨玉县| 原平市| 开平市| 怀安县| 鄂伦春自治旗| 贵定县| 林州市| 通海县| 奉节县| 南平市| 本溪市| 和林格尔县| 上虞市| 延庆县| 会昌县| 施甸县| 璧山县| 丹东市| 昭苏县| 厦门市| 弥渡县| 宁夏| 依安县| 郑州市| 黎川县| 精河县| 德令哈市| 兴仁县| 天全县| 土默特左旗| 嘉义县|