近年來,近距離無線傳輸技術是發展最快、最引入注目的技術,而ZigBee恰恰是填補了低速率無線通信技術的空缺,與其他標準在應用上相得益彰。它專注于近距離傳輸,成本低、同時入門檻也低,雖然其出現較晚,但目前已經得到人們越來越多的關注,成為無線技術研究的一個新熱點。 本文在詳細分析了傳統的抄表方式和無線抄表系統的發展狀況以及相關的無線數據傳輸技術的基礎上,提出了基于ZigBee技術的無線抄表系統的方案。論文在研究ZigBee組網技術的基礎上,設計了基于ZigBee開發平臺的無線嵌入式抄表系統,編寫了相應的軟件,完成了相應的調試和分析,并進行了系統的可靠性、實時性和安全性等問題分析。為了減少系統由于節點路由而造成的功耗損耗過大的問題,本文在組網應用過程中采用Tree+AODVjr的路由算法,從而保持系統能夠保持較小功耗的情況下進行數據的多跳路由,同時以ARM S3C2410為核心實現了基站設計,實現小區電表數據的集中采集,并通過GPRS/GSM模塊實現基站和抄表中心的數據傳輸和實時控制,在此基礎上,對抄表系統軟件也進行了相應的設計。 通過單點對單點、星形網絡數據傳輸實驗,取得了相應的實驗數據,對于協議的特點、系統可靠性和功耗情況有了整體把握,為今后ZigBee技術的進一步研究和應用打下了堅實基礎。 實驗結果顯示,本文提出的方案切實可行,并且采用ZigBee技術具有節約資源、操作方便、可靠性高而且易于管理等特點,基站和系統利用較為成熟的GPRS/GSM網絡技術進行通訊,既滿足了實時性要求,又降低了成本。
上傳時間: 2013-06-27
上傳用戶:kjgkadjg
485總線通訊方式分析,主要是讓大家了解485總線通訊原理
上傳時間: 2013-06-27
上傳用戶:trepb001
74HC595串入并出芯片應用74HC595串入并出芯片應用
上傳時間: 2013-04-24
上傳用戶:lixinxiang
本文主要研究基于FPGA的高速流水線工作方式的FFT實現。圍繞這個目標利用Xilinx公司VIRTEX_Ⅱ系列FPGA,及其提供的ISE設計工具、modelsim仿真工具、Synplify綜合工具及MATLAB,完成了流水線工作方式的FFT中基于每一階運算單元的高效復數乘法器的設計、各階控制單元的設計、數據存儲器的設計,從而完成1024點流水線工作方式的FFT,達到工作在50MHZ時鐘頻率的設計要求。
上傳時間: 2013-04-24
上傳用戶:KSLYZ
DDS(Direct Digital Synthesis直接數字頻率合成技術)是廣泛應用的信號生成方法,其優點是易于程控,輸出頻率分辨率高,同時芯片的集成度高,適合于嵌入式系統設計。針對現有的壓電陶瓷電源輸出波形頻率、相位等不能程控、電路集成度不高、體積和功耗較大等問題,本文以ARM作為控制電路核心,引入DDS技術產生輸出的波形信號,并由集成高壓運放將波形信號提高至輸出級的電壓和功率。 在壓電陶瓷電源硬件電路中采用了模塊化設計,主要分為ARM控制電路、DDS系統驅動電路和波形調理電路、高壓運放電路等幾個部分。電源控制電路以三星公司的S3C2440控制器為核心,以觸摸屏作為人機輸入界面;DDS芯片選用ADI公司的AD9851,設計了DDS系統外圍驅動電路,濾波和信號調理電路,并應用了將DDS與鎖相環技術相結合的雜散問題解決方案;高壓運放電路由兩級運放電路組成,采用了電壓控制型驅動原理,放大電路的核心是PA92集成高壓運放,加入了補償電路以提高系統的響應帶寬,并在電源輸出設置了過電流保護和快速放電的放電回路。 電源軟件部分采用WINCE嵌入式系統,根據WINCE系統驅動架構設計DDS芯片的流接口程序,編寫了流接口函數和配置文件,并將流驅動程序集成入WINCE系統;編寫了基于EVC的觸摸屏人機界面主程序,由主程序將用戶輸入參數轉換為DDS芯片的控制字,并采用動態加載流驅動方式將控制字送入DDS芯片實現了對其輸出的控制。 對電源進行了不同典型波形輸出的測試實驗。在實驗中,測試了DDS信號波形輸出的精度和分辨率、電源動態輸出精度和對信號波形的跟隨性和響應性能。實驗表明,壓電陶瓷電源輸出信號波形精度較高,對波形、頻率等參數改變的響應速度快,達到電源輸出穩定性要求。
上傳時間: 2013-04-24
上傳用戶:haoxiyizhong
隨著社會的不斷進步,人們的生活與銀行的關系越來越密切,在銀行辦理業務占去了人們很大一部分時間,據日常生活經驗,在銀行辦理業務的人均排隊時間達到了兩個小時,這種等待大大的影響了人們的生活質量。為了解決這個問題,本文設計了一種具有操作方便、價格低廉等特性的銀行繳費系統,該系統以當前強大的網絡系統為基礎,能夠讓用戶足不出戶就可以向銀行繳納水、電、燃氣、電話等費用,極大的方便了人們的生活,具有廣泛的應用前景。 本文首先介紹了銀行卡繳費系統的硬件設計方案,包括串口、JTAG、以太網、音頻、USB、LCD觸摸屏等接口電路的設計及各模塊之間的關聯關系;接著詳細介紹了基于單片機的磁卡讀卡器的軟、硬件工作原理,為其設計了基于串口的驅動程序;然后介紹了觸摸屏的工作原理,重點介紹了觸摸屏的校正算法。最后介紹了基于MiniGUI的繳費通系統軟件的設計,給出了系統的聯合調試結果。 本繳費系統使用ARM9內核的2440處理器作為核心處理器,其主要外設有網卡、磁卡讀卡器和觸摸屏,其中網卡用于系統和網絡的連接,提供局域網、電話線、ADSL三種上網方式;讀卡器用于讀入用戶銀行卡信息;觸摸屏用于人機交互,包括用戶輸入密碼、繳費金額及向用戶顯示歷史繳費信息等功能。軟件部分底層采用嵌入式Linux操作系統,使用MiniGUI集成開發環境,通過觸摸屏向用戶提供友好的人機交互界面。 文章最后針對本課題的研究內容進行了總結,指出不足并對未來發展進行展望。
上傳時間: 2013-05-21
上傳用戶:鳳臨西北
隨著網絡、通信和微電子技術的快速發展和人民物質生活水平的提高,視頻監控系統以其直觀、方便和信息內容豐富的特點而被廣泛的應用。本文利用ARM+DSP的雙核結構,對基于ARM+DSP嵌入式的視頻監控系統進行了設計和研究。 本系統大致分成兩部分-DSP圖像采集處理部分和ARM實時控制應用部分兩部分。子系統分別選用TMS320DM642和AT91RM9200作為兩部分的主控芯片,利用它們各自的優勢在系統中發揮不同的功能。 DSP的圖像采集處理部分通過CCD攝像頭對特定的區域采集視頻圖像,并由視頻解碼芯片進行視頻解碼處理。處理后的數字視頻信號放入DSP內通過視頻運動檢測算法進行圖像處理,以掌握是否有異常的情況發生。如果有異常情況發生,則立刻由DSP向ARM實時控制應用部分施加中斷信號,并將識別處理后的結果全部發送過去。 ARM的實時控制應用部分實現對DSP圖像采集處理部分的實時控制,實現支持Linux平臺的硬件架構,實現網口、串口和USB等接口用于數據傳輸,實現圖像的顯示和友好的人機界而等等。ARM實時控制應用部分本身不參與圖像識別和處理相關的算法實現,而只是配合DSP將圖像處理的結果顯示出來,并在恰當的時機觸發外部控制器實現一定的對外控制功能。 基于ARM+DSP架構的視頻監控系統的設計思想與實現原理,本系統分為控制模塊和視頻處理模塊,二者獨立開發和調試,通過HPI并行方式連接,提高了軟硬件任務的模塊化程度,增加了系統的穩定性、可靠性和靈活性,符合嵌入式視頻監控的功能要求,可以面對日益復雜的視頻應用。本文還介紹了基于AT91RM9200處理器子系統開發板的底層BootLoader程序的開發和對Linux操作系統移植的過程。最后論文在設計并實現的基礎上對系統的改進提出了一些新的方法和建議。
上傳時間: 2013-06-19
上傳用戶:金宜
數字信息在有噪聲的信道中傳輸時,受到噪聲的影響,誤碼總是不可避免的。根據香農信息理論,只要使Es/N0足夠大,就可以達到任意小的誤碼率。采用差錯控制編碼,即信道編碼技術,可以在一定的Es/N0條件下有效地降低誤碼率。按照對信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類。卷積碼的k0和n0較小,實現最佳譯碼與準最佳譯碼更加容易。卷積碼運用廣泛,被ITU選入第三代移動通信系統,作為包括WCDMA,CDMA2000和TD-SCDMA在內的信道編碼的標準方案。 本文研究了CDMA2000業務通道中的幀結構,對CDMA2000系統中的卷積碼特性及維特比譯碼的性能限進行了分析,并基于MATLAB平臺做了相應的譯碼性能仿真。我們設計了一種可用于CDMA2000通信系統的通用、高速維特比譯碼器。該譯碼器在設計上具有以下創新之處:(1)采用通用碼表結構,支持可變碼率;幀控制模塊和頻率控制器模塊的設計中采用計數器、定時器等器件實現了可變幀長、可變數據速率的數據幀處理方式。(2)結合流水線結構思想,利用四個ACS模塊并行運行,加快數據處理速度;在ACS模塊中,將路徑度量值存貯器的存儲結構進行優化,防止數據讀寫的阻塞,縮短存儲器讀寫時間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長度的溢出,提出了保護處理策略。我們還將設計結果在APEXEP20K30E芯片上進行了硬件實現。該譯碼器芯片具有可變的碼率和幀長處理能力,可以運行于40MHZ系統時鐘下,內部最高譯碼速度可達625kbps。本文所提出的維特比譯碼器硬件結構具有很強的通用性和高速性,可以方便地應用于CDMA2000移動通信系統。
上傳時間: 2013-06-24
上傳用戶:lingduhanya
使用Java語言有非常多的好處,如安全的對象引用、語言級支持多線程和跨平臺等特性。但是嵌入式系統中Java語言的應用卻很少見,這是由于Java如下兩方面的不足: (1)Java虛擬機實現需要大量的硬件資源;(2)Java語言的運行時間不可預測。 為此,本論文將實現一個能夠應用在低端FPGA器件的實時Java虛擬機。論文的主要創新點如下: 1.使用基于堆棧的RISC模型處理器實現CISC模型的JVM; 2.處理器微指令無任何相關性; 3.所設計的JVM能使Java程序擁有足夠的底層訪問能力。 論文的主要內容和工作如下: 1.制定基于堆棧的RISC結構處理器各級結構。 2.設計簡潔高效的處理器微指令,并且微指令能夠滿足字節碼的需要。 3.制定Java字節碼到處理器代碼的轉換關系和快速轉換結構。 4.設計中使用高速緩存,提高運行速度。 5.優化堆棧的硬件結構,使得出棧入棧操作更加簡潔快速。 6.設計一系列的本地方法,使得Java程序能夠直接訪問底層資源。 7.將Java類庫使用本地方法實現。 8.自定義程序在內存中的結構,并使用裝載工具實現。 9.制定處理外圍數據處理機制,如IO和內存接口10.制定中斷處理方式,并且實現軟中斷的機制。
上傳時間: 2013-06-11
上傳用戶:417313137
Protues使用總線方式畫電路的方法 使用教程 適合初級新手
上傳時間: 2013-05-24
上傳用戶:bcjtao