亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

軟件性能測試模擬筆試題和答案

  • ZigBee開發(fā)套件內(nèi)容

    ZigBee開發(fā)套件內(nèi)容開發(fā)套件

    標(biāo)簽: ZigBee 開發(fā)套件

    上傳時間: 2013-10-28

    上傳用戶:181992417

  • 諾基亞LCD3310液晶取模軟件

    諾基亞LCD3310液晶取模軟件

    標(biāo)簽: 3310 LCD 諾基亞 液晶取模

    上傳時間: 2013-10-18

    上傳用戶:問題問題

  • NI電路設(shè)計套件快速入門+

    NI電路設(shè)計套件快速入門

    標(biāo)簽: 電路設(shè)計 套件 快速入門

    上傳時間: 2014-12-31

    上傳用戶:dongbaobao

  • ICT知識簡介

    全面介紹ICT測試技術(shù)

    標(biāo)簽: ICT

    上傳時間: 2013-11-07

    上傳用戶:xfbs821

  • STC-ISP下載編程燒錄軟件控件注冊工具

    STC-ISP下載編程燒錄軟件控件注冊工具。

    標(biāo)簽: STC-ISP 編程 燒錄軟件

    上傳時間: 2013-11-11

    上傳用戶:hakim

  • ZigBee開發(fā)套件內(nèi)容

    ZigBee開發(fā)套件內(nèi)容開發(fā)套件

    標(biāo)簽: ZigBee 開發(fā)套件

    上傳時間: 2013-11-04

    上傳用戶:jinyao

  • 基于FPGA的隨機(jī)數(shù)性能檢測設(shè)計

    為了滿足對隨機(jī)數(shù)性能有一定要求的系統(tǒng)能夠?qū)崟r檢測隨機(jī)數(shù)性能的需求,提出了一種基于FPGA的隨機(jī)數(shù)性能檢測設(shè)計方案。根據(jù)NIST的測試標(biāo)準(zhǔn),采用基于統(tǒng)計的方法,在FPGA內(nèi)部實現(xiàn)了對隨機(jī)序列的頻率測試、游程測試、最大游程測試、離散傅里葉變換測試和二元矩陣秩測試。與現(xiàn)在常用的隨機(jī)數(shù)性能測試軟件相比,該設(shè)計方案,能靈活嵌入到需要使用隨機(jī)數(shù)的系統(tǒng)中,實現(xiàn)對隨機(jī)性能的實時檢測。實際應(yīng)用表明,該設(shè)計具有使用靈活、測試準(zhǔn)確、實時輸出結(jié)果的特點,達(dá)到了設(shè)計要求。

    標(biāo)簽: FPGA 隨機(jī)數(shù) 性能檢測

    上傳時間: 2015-01-01

    上傳用戶:瓦力瓦力hong

  • Xilinx UltraScale:為您未來架構(gòu)而打造的新一代架構(gòu)

      Xilinx UltraScale™ 架構(gòu)針對要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。    UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進(jìn)的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴(kuò)展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同 時還能從單芯片擴(kuò)展到3D IC。借助Xilinx Vivado®設(shè)計套件的分析型協(xié)同優(yōu)化,UltraScale架構(gòu)可以提供海量數(shù)據(jù)的路由功能,同時還能智能地解決先進(jìn)工藝節(jié)點上的頭號系統(tǒng)性能瓶頸。 這種協(xié)同設(shè)計可以在不降低性能的前提下達(dá)到實現(xiàn)超過90%的利用率。   UltraScale架構(gòu)的突破包括:   • 幾乎可以在晶片的任何位置戰(zhàn)略性地布置類似于ASIC的系統(tǒng)時鐘,從而將時鐘歪斜降低達(dá)50%   • 系統(tǒng)架構(gòu)中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統(tǒng)速度和容量   • 甚至在要求資源利用率達(dá)到90%及以上的系統(tǒng)中,也能消除潛在的時序收斂問題和互連瓶頸   • 可憑借3D IC集成能力構(gòu)建更大型器件,并在工藝技術(shù)方面領(lǐng)先當(dāng)前行業(yè)標(biāo)準(zhǔn)整整一代   • 能在更低的系統(tǒng)功耗預(yù)算范圍內(nèi)顯著提高系統(tǒng)性能,包括多Gb串行收發(fā)器、I/O以及存儲器帶寬   • 顯著增強(qiáng)DSP與包處理性能   賽靈思UltraScale架構(gòu)為超大容量解決方案設(shè)計人員開啟了一個全新的領(lǐng)域。

    標(biāo)簽: UltraScale Xilinx 架構(gòu)

    上傳時間: 2013-12-23

    上傳用戶:小儒尼尼奧

  • SF-CY3 FPGA套件開發(fā)指南Ver6.00 (by特權(quán)同學(xué))

    SF-CY3 FPGA套件開發(fā)指南Ver6.00 (by特權(quán)同學(xué))

    標(biāo)簽: SF-CY FPGA 6.00 Ver

    上傳時間: 2014-01-25

    上傳用戶:ewtrwrtwe

  • 基于FPGA技術(shù)的偏振模色散自適應(yīng)補(bǔ)償技術(shù)設(shè)計與仿真

    我國的骨干通信網(wǎng)上的傳輸速率已經(jīng)向40 GB/s甚至是160 GB/s發(fā)展,傳輸線路以光纖作為主要的傳輸通道。與光纖相關(guān)的損耗和單模光纖的主要色散,即偏振模色散,不僅僅限制了光信號在通信過程中的傳輸距離,還很大程度上影響其通信容量。其中,偏振模色散對單模光纖高速和長距離通信的影響尤為突出。因此應(yīng)現(xiàn)代光纖通信技術(shù)網(wǎng)的高速發(fā)展的需要,把當(dāng)前流行的FPGA技術(shù)應(yīng)用到單模光纖的偏振模色散的自適應(yīng)補(bǔ)償技術(shù)中,用硬件描述語言來實現(xiàn),可以大大提高光纖的偏振模色散自適應(yīng)補(bǔ)償對實時性和穩(wěn)定性的要求。

    標(biāo)簽: FPGA 偏振模 仿真 補(bǔ)償技術(shù)

    上傳時間: 2014-01-22

    上傳用戶:wfeel

主站蜘蛛池模板: 乐都县| 临泽县| 翼城县| 北票市| 黄山市| 青浦区| 庄河市| 临西县| 裕民县| 泗洪县| 霍山县| 宜州市| 乾安县| 沾化县| 三明市| 长沙县| 济南市| 莱西市| 天等县| 开远市| 江川县| 嘉祥县| 昭通市| 额济纳旗| 佛学| 上饶市| 额尔古纳市| 襄汾县| 什邡市| 柳河县| 曲周县| 横峰县| 潼南县| 鹿泉市| 七台河市| 平乐县| 蕲春县| 岳池县| 临西县| 攀枝花市| 临潭县|