MCD1實戰一,LED8位流水燈《霹靂燈》 該實戰的目的作為學習和應用MCD1在線調試工具套件,進行項目的軟件和硬件 聯合調試的范例程序,也就是當做一個用戶程序實例,而演示板暫時充當用戶電 路的角色。這樣就構成了一個軟件、硬件齊全的自制項目模擬環境。 本程序實現的功能是,把端口RC的8條引腳全部設置為輸出模式,依次從引腳RC0 到RC7送出高電平,然后再依次從引腳RC7到RC0送出高電平,并且周而復始,從而 使得與該端口C相連的8只發光二極管LED循環依次點亮,其效果類似于一個簡單的霹靂燈。 該程序可用于PIC16F87X(A)所有系列
上傳時間: 2014-01-09
上傳用戶:181992417
本程序用于用單片機控制步進電機的轉動。用單片機的某一個引腳實現控制,如果引腳電平為高則實現正轉,反之為反轉。所用單片機為日立系列h83664十六位單片機。本代碼使用c語言實現,開發環境為日立系列單片機專用開發環境
上傳時間: 2015-12-19
上傳用戶:caozhizhi
DSP的存儲器和IO空間. C240X芯片有16位地址線,可以訪問3個獨立的地址空 間,總計192K字。 • 程序存儲器:64K字 • 數據存儲器:64K字 • I/O空間:64K字,包含片內外設寄存器
上傳時間: 2013-12-04
上傳用戶:xiaoyunyun
利用查表程序可以完成BCD與七段碼的轉換,從而取代硬件七段譯碼電路,查表程序本身并無復雜之處, 需要注意的是七段碼的取值,因為七段數碼管有共陽極及共陰極之分. 共陽極是低電平有效時有效輸入。 共陰極是高電平時有效輸入(所以在C51單片機要使發光二極管點亮, 數碼管是共陽極的就要讓I/O口的電位變為低電位.如果是共陰極的就是合I/O口的電位變為高電位), 因些不同的器件會有不同的數碼值。 另外引腳信號與碼位的對應關系也會影響碼值, 即引腳可以由高到低排列(7-1),也可以由低到高排列(1-7)。 本實驗的數碼管為共陽極,采用由高到低的排列(特別說明.本站的學習工具全部為共陽極接法)。 例如對應0的二進制代碼為11000000本實驗在推出的實驗板及學習套件上可直接使用。
上傳時間: 2016-01-05
上傳用戶:dsgkjgkjg
本書提供用J B u i l d e r開發數據庫應用程序、創建分布式應用程序以及編寫J a v a B e a n 組件的高級資料。它包括下列幾個部分: • 第一部分是“開發數據庫應用程序”,它提供關于使用J b u i l d e r的D a t a E x p r e s s數據 庫體系結構的信息,并解釋原始數據組件和類之間的相互關系,以及怎樣使用它 們來創建你的數據庫應用程序。它還解釋怎樣使用Data Modeler(數據模型器)和 Application Generator(應用程序生成器)創建數據驅動的客戶機/服務器應用程 序。 • 第二部分是“開發分布式應用程序”,它提供關于使用ORB Explorer、用J B u i l d e r 創建多級的分布應用程序、調試分布式應用程序、用J a v a定義C O R B A接口以及 使用s e r v l e t等的信息。 • 第三部分是“創建J a v a B e a n”,它解釋怎樣開發新的J a v a B e a n組件,描述在組件 開發中涉及的任務, 怎樣使用B e a n s E x p r e s s創建新的J a v a B e a n,以及關于屬性、 事件、B e a nIn f o類和其他方面的詳細情況。
上傳時間: 2014-01-03
上傳用戶:wpt
本電路為基于AT89C52的溫度控制系統。 控制系統采用模糊控制器實現。 采用PT100鉑電阻溫度傳感器測量溫度。 鉑電阻溫度傳感器的調理電路以子電路 的形式給出FRONT-AMP。 其中引腳P3.4用于輸出加熱器控制信號, 引腳P3.5用于輸出風扇控制信號。 DISPLAY1用于顯示設定溫度值; DISPLAY2用于顯示實測溫度值; 按鍵功能如下: #1:功能控制按鈕。若按鍵未被按下, 系統執行控制子程序運行;若按鍵 被按下,則轉入鍵盤處理子程序運 行。 #2:操作選擇按鈕。若按鍵未被按下, 對個位進行操作;若按鍵被按下, 則對十位進行操作。 #3:加一按鈕。 #4:減一按鈕。
上傳時間: 2014-01-20
上傳用戶:123啊
SX-CPLD/FPGA 數字邏輯電路設計實驗儀 SX-CPLD/FPGA 數字邏輯電路設計實驗儀 產品介紹 1.利用CPLD/FPGA 提供的軟硬件開發環境學習最新邏輯IC 設計,以取代TTL/CMOS 復雜的硬件設計。 2.可使用電路繪圖法、ABEL 語言、波形圖和數字硬件描述語言法(VHDL/AHDL)來開發電路。 3.CPLD/ FPGA 提供引腳可任意設定,故作測試實驗時不需要做硬件連接,可節省大量連線焊接時間,快速學習軟硬件的運用。 4.CPLD/ FPGA 每一I/O Pin 皆有邏輯狀態監視器,以便迅速了解每一引腳狀態。 5.清楚標示每一管腳的腳位,易于觀察和測量。 6.使用并口在開發系統下直接下載。 7.可在線將CPLD/ FPGA 程序到FLASH ROM,實驗儀可獨立運行,適合大學生EDA 電子競賽。 8.可做8051 和CPLD/ FPGA 的組合電路實驗。 9.適用于WINDOWS95/98/NT/2000/XP 操作系統。 10.數萬門的現場可編程芯片讓設計所思即所得。
上傳時間: 2016-03-14
上傳用戶:671145514
當AIN0引腳上模擬采樣電壓高于AIN1上模擬采樣電壓時,模擬比較器 輸出置位,PORTA口高四位LED亮低四位LED滅;反之AIN0<AIN1時,PORTA 口高四位LED亮低四位LED滅。
上傳時間: 2014-11-22
上傳用戶:爺的氣質
The PCI Local bus concept was developed to break the PC data I/O bottleneck and clearly opens the door to increasing system speed and expansion capabilities. The PCI Local bus moves high speed peripherals from the I/O bus and places them closer to the system’s processor bus, providing faster data transfers between the processor and peripherals. The PCI Local bus also addresses the industry’s need for a bus standard which is not directly dependent on the speed, size and type of system processor. It represents the first microprocessor independent bus offering performance more than adequate for the most demanding applications such as full-motion video.
標簽: bottleneck developed the concept
上傳時間: 2014-12-03
上傳用戶:ikemada
The PCI Local bus concept was developed to break the PC data I/O bottleneck and clearly opens the door to increasing system speed and expansion capabilities. The PCI Local bus moves high speed peripherals from the I/O bus and places them closer to the system’s processor bus, providing faster data transfers between the processor and peripherals. The PCI Local bus also addresses the industry’s need for a bus standard which is not directly dependent on the speed, size and type of system processor. It represents the first microprocessor independent bus offering performance more than adequate for the most demanding applications such as full-motion video. Hardware reference
標簽: bottleneck developed the concept
上傳時間: 2016-03-18
上傳用戶:極客