非結構化路識別,以及障礙物檢測,使用Opencv 開發。希望需要的同學趕緊下阿
標簽: 識別
上傳時間: 2016-07-02
上傳用戶:569342831
用VHDL 語言設計交通燈控制系統, 并在MAX+PLUS II 系統對FPGA/ CPLD 芯片進行下載, 由于生成的是集成化的數字電 路, 沒有傳統設計中的接線問題, 所以故障率低、可靠性高, 而且體積小。體現了EDA 技術在數字電路設計中的優越性。
上傳時間: 2013-12-28
上傳用戶:zhengzg
隨著通信技術的發展,視頻傳輸系統因具有方便、實時、準確等特點已成為現代工業管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強、傳輸距離等優點越來越受人們的關注。本論文以FPGA為核心芯片,結合數字化技術和時分復用技術,提出了一種無壓縮多路數字視頻光纖傳輸系統設計方案,并詳細分析方案的設計過程。 系統分A/D轉換、D/A轉換和FPGA數據處理三大模塊化進行設計,FPGA數據處理模塊實現了程序的配置下載、IO口的控制功能、各時鐘分頻、鎖相功能和多路數字信號的復接解復接仿真,同時完成了視頻信號的A/D轉換和數字視頻信號的D/A轉換功能,最終實現了八路視頻信號在一根光纖上實時傳輸的功能。接收視頻圖像輪廓清晰、沒有不規則的閃爍、沒有波浪狀等條紋或橫條出現,基本滿足視頻監控系統的圖像質量指標要求。各路視頻信號的輸入輸出電接口、阻抗和收發光接口均符合國家標準,系統具高集成度、靈活性等特點,能廣泛應用于各場合的視頻監控系統和安全防范系統中。 關鍵詞:FPGA,光纖傳輸,視頻信號
上傳時間: 2013-06-05
上傳用戶:zxh1986123
在團簇與激光相互作用的研究中和在團簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進行脈沖化與時序同步,同時用于測量作用產物的探測系統如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實驗中,需要用到符合要求的多路脈沖時序信號控制器,而且要求各脈沖序列的周期、占空比、重復頻率等方便可調。為此,本論文基于FPGA設計完成了一款多路脈沖時序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設計出了一款可以同時輸出8路脈沖序列、各脈沖序列之間具有可調高精度延遲、可調脈沖寬度及占空比等。論文討論了FPGA芯片結構及開發流程,著重討論了較高頻率脈沖電路的可編程實現方法,以及如何利用VHDL語言實現硬件電路軟件化設計的技巧與方法,給出了整個系統設計的原理與實現。討論了高精密電源的PWM技術原理及實現,并由此設計了FPGA所需電源系統。給出了配置電路設計、數據通信及接口電路的實現。開發了上層控制軟件來控制各路脈沖時序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達到10ns,最大寬度可達到us甚至ms量級。可以同時提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時間可調,調節步長為5ns。
上傳時間: 2013-06-15
上傳用戶:ZJX5201314
有線通信方式由于具有保密性高、抗干擾能力強在軍事通信中倍受青睞,因此,對軍用有線通信設備的研究和設計具有十分重要的戰略意義.TBJ-204型野戰20線程控交換機是一種小型背負式模擬空分程控用戶交換機,用于裝備全軍各兵種的作戰、演習和緊急搶險等行動.該項目以該交換機為研究對象,在詳細分析原設備的系統結構和功能實現方式的基礎上,指出該機型在使用過程中存在技術相對陳舊、分立元件過多、可靠性和保密性不夠、體積大、重量大、維修困難等問題,同時結合系統的低功耗需求和優化人機接口設計,本文提出基于"單片機+CPLD/FPGA體系結構"的集成化設計方案:①在CPLD中實現信號音分頻和計時頻率生成電路、20路用戶LED狀態控制電路;②CPLD與單片機以總線接口方式實現譯碼、數據和控制信號鎖存功能的VHDL設計;③基于低功耗設計的器件選型方案和單片機待機模式設計;④人機接口的LCD菜單操作方式.該文詳細介紹了改型設備的研制過程,包括CPLD片內功能設計實現、主控制板和用戶板各功能模塊工作原理和設計實現、各硬件模塊功能測試等,最后給出了局內呼叫處理功能和話務員服務功能的軟件實現流程.文章結尾介紹了改型設備的系統性能,它將實現更高的可靠性、保密性和抗干擾能力,同時具備低功耗和小型化的優點.最后,該文總結了項目設計中使用的關鍵技術,指出了設計的創新意義和將來的工作.
上傳時間: 2013-04-24
上傳用戶:啊颯颯大師的
數據采集系統作為溝通模擬域與數字域的必不可少的橋梁有著非常重要的作用。本文介紹的重點是數據采集系統。數據采集與通信控制采用了模塊化的設計,數據采集與通信控制采用了單片機8051來實現,硬件部分是以單片機為核心,還包括模-數轉換模塊,顯示模塊,和串行接口部分,還有一些簡單的外圍電路。8路被測電壓通過通用ADC0809模-數轉換,實現對采集到的數據進行模擬量到數字量的轉換,由單片機對數據進行處理,用LCD顯示模塊來顯示所采集的結果,并將數據通過串行口傳輸到PC機上,MCU與 PC機間的電平匹配采用MAX232接口芯片,由PC機完成數據接收和顯示,VB程序編寫了更加人性化的人機交互界面。
上傳時間: 2017-05-31
上傳用戶:stewart·
包含一些大眾化的數學題目,比如說buffon丟針問題、dijkstra的三色旗問題、找零錢問題、背包問題、無限位數的整數運算、最短路徑問題...
標簽:
上傳時間: 2014-01-05
上傳用戶:athjac
最新版的雕刻機刀路軟件,里面有含有漢化版。使用前一定要先注冊,隨便填即可
標簽: coppercam
上傳時間: 2016-04-22
上傳用戶:凄凄切切
四路20秒聲光顯示計分搶答器Multisim14仿真源文件+設計文檔資料摘要數字搶答器由主體電路與擴展電路組成。優先編碼電路、鎖存器、譯碼電路將參賽隊的輸入信號在顯示器上輸出;用控制電路和主持人開關啟動報警電路,以上兩部分組成主體電路。通過定時電路和譯碼電路將秒脈沖產生的信號在顯示器上輸出實現計時功能,構成擴展電路。經過布線、焊接、調試等工作后數字搶答器成形。關鍵字:開關陣列電路;觸發鎖存電路;解鎖電路;編碼電路;顯示電路一,設計目的本設計是利用已學過的數電知識,設計的4人搶答器。(1)重溫自己已學過的數電知識;(2)掌握數字集成電路的設計方法和原理;(3)通過完成該設計任務掌握實際問題的邏輯分析,學會對實際問題進行邏輯狀態分配、化簡;(4)掌握數字電路各部分電路與總體電路的設計、調試、模擬仿真方法。二,整體設計(一)設計任務與要求:1.搶答器同時供4名選手或4個代表隊比賽,分別用4個按鈕S0 ~ S3表示。2.設置一個系統清除和搶答控制開關S,該開關由主持人控制。3.搶答器具有鎖存與顯示功能。即選手按動按鈕,鎖存相應的編號,并在LED數碼管上顯示,同時揚聲器發出報警聲響提示。選手搶答實行優先鎖存,優先搶答選手的編號一直保持到主持人將系統清除為止。4.參賽選手在設定的時間內進行搶答,搶答有效,定時器停止工作,顯示器上顯示選手的編號和搶答的時間,并保持到主持人將系統清除為止。5.如果定時時間已到,無人搶答,本次搶答無效。(二)設計原理與參考電路搶答器的組成框圖搶答器的一般組成框圖如下圖所示。它主要由開關陣列電路、觸發鎖存電路、解鎖電路、編碼電路和顯示電路等幾部分組成。
上傳時間: 2021-11-06
上傳用戶:
模數化終端電器選用指南
上傳時間: 2013-06-10
上傳用戶:eeworm