USB2.0接口和基于ARM核的SOC系統(tǒng)的應(yīng)用已經(jīng)非常廣泛,特別在電子消費(fèi)類領(lǐng)域。包含USB2,0接口的ARM系統(tǒng)則更是市場的需求。本文介紹一種基于ARM核的USB2,0接口IP(AHB_USB2.0)的設(shè)計(jì),主要對其中的串行接口引擎(SIE)的設(shè)計(jì)進(jìn)行討論。 該 AHB_USB2.0 IP核支持USB2.0協(xié)議,并兼容USB1.1協(xié)議;支持AMBA2.0協(xié)議和UTMI 1.05協(xié)議。該IP核一側(cè)通過UTMI接口或ULPI接口的PHY與USB2.0主機(jī)端進(jìn)行通信;另一側(cè)則通過AHB總線與ARM相連。 AHB_USB2.0 IP核在硬件上分為三個(gè)大模塊:ULPI模塊(ULPI)、串行接口引擎(SIE)模塊和AHB總線接口模塊(AHB)。ULPI模塊實(shí)現(xiàn)了UTMI接口轉(zhuǎn)ULPI接口。串行接口引擎(SIE)模塊為USB2.0的數(shù)據(jù)鏈路層協(xié)議處理模塊,為整個(gè)IP核的核心部分,進(jìn)一步分為四個(gè)子模塊——GLC(全局控制模塊),PIE(PHY接口處理引擎),SIF(系統(tǒng)接口邏輯)和EPB(端點(diǎn)緩沖模塊)。GLC模塊負(fù)責(zé)整個(gè)IP的復(fù)位控制,IP時(shí)鐘的開關(guān)提示等;PIE模塊負(fù)責(zé)處理USB的事務(wù)級傳輸,包括組包解包等;SIF模塊負(fù)責(zé)協(xié)議相關(guān)寄存器組和端點(diǎn)緩沖區(qū)的讀寫,跨時(shí)鐘域信號的處理和PIE所需的控制信號的產(chǎn)生;AHB模塊負(fù)責(zé)IP核與ARM通信和DMA功能的實(shí)現(xiàn)。 該IP核的軟件設(shè)計(jì)遵循USB協(xié)議,Bulk Only協(xié)議和UFI協(xié)議,由外掛ARM實(shí)現(xiàn)USB設(shè)備命令和UFI命令的解析,并執(zhí)行相應(yīng)的操作。設(shè)計(jì)了IP核與ARM之間的多種數(shù)據(jù)傳輸方法,通過軟件實(shí)現(xiàn)常規(guī)數(shù)據(jù)讀寫訪問、內(nèi)部DMA或外部DMA等多種方式的切換。 本IP已經(jīng)通過EDA驗(yàn)證和FPGA測試,并且已經(jīng)在內(nèi)嵌ARM核的FPGA系統(tǒng)上實(shí)現(xiàn)了多個(gè)U盤。這個(gè)FPGA系統(tǒng)的正確工作,證明了AHB_USB2.01P核設(shè)計(jì)是正確的。
上傳時(shí)間: 2013-05-17
上傳用戶:qqoqoqo
低密度校驗(yàn)碼(LDPC,Low Density Parity Check Code)是一種性能接近香農(nóng)極限的信道編碼,已被廣泛地采用到各種無線通信領(lǐng)域標(biāo)準(zhǔn)中,包括我國的數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)、歐洲第二代衛(wèi)星數(shù)字視頻廣播標(biāo)準(zhǔn)(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至將來4G通信系統(tǒng)中的核心技術(shù)之一。 當(dāng)今LDPC碼構(gòu)造的主流方向有兩個(gè),分別是結(jié)合準(zhǔn)循環(huán)(QC,Quasi Cyclic)移位結(jié)構(gòu)的單次擴(kuò)展構(gòu)造和類似重復(fù)累積(RA,Repeat Accumulate)碼構(gòu)造。相應(yīng)地,主要的LDPC碼編碼算法有基于生成矩陣的算法和基于迭代譯碼的算法。基于生成矩陣的編碼算法吞吐量高,但是需要較多的寄存器和ROM資源;基于迭代譯碼的編碼算法實(shí)現(xiàn)簡單,但是吞吐量不高,且不容易構(gòu)造高性能的好碼。 本文在研究了上述幾種碼構(gòu)造和編碼算法之后,結(jié)合編譯碼器綜合實(shí)現(xiàn)的復(fù)雜度考慮,提出了一種切實(shí)可行的基于二次擴(kuò)展(Dex,Duplex Expansion)的QC-LDPC碼構(gòu)造方法,以實(shí)現(xiàn)高吞吐量的LDPC碼收發(fā)端;并且充分利用該類碼校驗(yàn)矩陣準(zhǔn)循環(huán)移位結(jié)構(gòu)的特點(diǎn),結(jié)合RU算法,提出了一種新編碼器的設(shè)計(jì)方案。 基于二次擴(kuò)展的QC-LDPC碼構(gòu)造方法,是通過對母矩陣先后進(jìn)行亂序擴(kuò)展(Pex,Permutation Expansion)和循環(huán)移位擴(kuò)展(CSEx,Cyclic Shift Expansion)實(shí)現(xiàn)的。在此基礎(chǔ)上,為了實(shí)現(xiàn)可變碼長、可變碼率,一般編譯碼器需同時(shí)支持多個(gè)亂序擴(kuò)展和循環(huán)移位擴(kuò)展的擴(kuò)展因子。本文所述二次擴(kuò)展構(gòu)造方法的特點(diǎn)在于,固定循環(huán)移位擴(kuò)展的擴(kuò)展因子大小不變,支持多個(gè)亂序擴(kuò)展的擴(kuò)展因子,使得譯碼器結(jié)構(gòu)得以精簡;構(gòu)造得到的碼字具有近似規(guī)則碼的結(jié)構(gòu),便于硬件實(shí)現(xiàn);(偽)隨機(jī)生成的循環(huán)移位系數(shù)能夠提高碼字的誤碼性能,是對硬件實(shí)現(xiàn)和誤碼性能的一種折中。 新編碼器在很大程度上考慮了資源的復(fù)用,使得實(shí)現(xiàn)復(fù)雜度近似與碼長成正比??紤]到吞吐量的要求,新編碼器結(jié)構(gòu)完全拋棄了RU算法中串行的前向替換(FS,F(xiàn)orward Substitution)模塊,同時(shí)簡化了流水線結(jié)構(gòu),由原先RU算法的6級降低為4級;為了縮短編碼延時(shí),設(shè)計(jì)時(shí)安排每一級流水線計(jì)算所需的時(shí)鐘數(shù)大致相同。 這種碼字構(gòu)造和編碼聯(lián)合設(shè)計(jì)方案具有以下優(yōu)勢:相比RU算法,新方案對可變碼長、可變碼率的支持更靈活,吞吐量也更大;相比基于生成矩陣的編碼算法,新方案節(jié)省了50%以上的寄存器和ROM資源,單位資源下的吞吐量更大;相比類似重復(fù)累積碼結(jié)構(gòu)的基于迭代譯碼的編碼算法,新方案使高性能LDPC碼的構(gòu)造更為方便。以上結(jié)果都在Xilinx Virtex II pro 70 FPGA上得到驗(yàn)證。 通過在實(shí)驗(yàn)板上實(shí)測表明,上述基于二次擴(kuò)展的QC-LDPC碼構(gòu)造和相應(yīng)的編碼方案能夠?qū)崿F(xiàn)高吞吐量LDPC碼收發(fā)端,在實(shí)際應(yīng)用中具有很高的價(jià)值。 目前,LDPC碼正向著非規(guī)則、自適應(yīng)、信源信道及調(diào)制聯(lián)合編碼方向發(fā)展。跨層聯(lián)合編碼的構(gòu)造方法,及其對應(yīng)的編碼算法,也必將成為信道編碼理論未來的研究重點(diǎn)。
上傳時(shí)間: 2013-07-26
上傳用戶:qoovoop
·目 錄第一篇 良弓之子,必學(xué)為箕(框架) ~禮記.學(xué)記~第 1 章 認(rèn)識應(yīng)用框架, 141.1 何謂應(yīng)用框架1.2 框架的起源1.3 框架的分層1.4 框架的「無用之用」效果1.5 框架與OS 之關(guān)係:常見的迷思第 2 章 應(yīng)用框架魅力的泉源:反向溝通, 312.1 前言2.2 認(rèn)識反向溝通2.3 主
標(biāo)簽: Android 架構(gòu) 程式設(shè)計(jì)
上傳時(shí)間: 2013-05-23
上傳用戶:181992417
新手指導(dǎo)\r\n--用PROTEL DXP電路板設(shè)計(jì)的一般原則\r\n電路板設(shè)計(jì)的一般原則包括:電路板的選用、電路板尺寸、元件布局、布線、焊盤、填充、跨接線等。\r\n
標(biāo)簽: PROTEL DXP 電路板設(shè)計(jì)
上傳時(shí)間: 2013-09-11
上傳用戶:jyycc
15.2 已經(jīng)加入了有關(guān)貫孔及銲點(diǎn)的Z軸延遲計(jì)算功能. 先開啟 Setup - Constraints - Electrical constraint sets 下的 DRC 選項(xiàng). 點(diǎn)選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄.
上傳時(shí)間: 2013-10-08
上傳用戶:王慶才
機(jī)翼極限環(huán)振蕩(LCO)是典型的非線性氣動彈性問題,嚴(yán)重的會造成機(jī)翼的結(jié)構(gòu)破壞。為了精確捕捉極限環(huán)振蕩初始臨界點(diǎn),準(zhǔn)確預(yù)測極限環(huán)的幅值,為機(jī)翼的設(shè)計(jì)提供準(zhǔn)確的數(shù)據(jù)參考,本文綜合考慮了氣動與結(jié)構(gòu)非線性的影響,提出了一種松耦合氣動彈性仿真方法。在子迭代過程中分別采用LUSGS雙時(shí)間推進(jìn)和多步推進(jìn)法交替求解氣動和結(jié)構(gòu)動力學(xué)方程;一種高效的插值技術(shù)應(yīng)用于耦合界面數(shù)據(jù)的映射與傳遞;采用精確動網(wǎng)格技術(shù)模擬氣體的非定常流動。對標(biāo)準(zhǔn)模型切尖三角翼的跨音速極限環(huán)振蕩的計(jì)算與分析,表明相比同類仿真方法,通過此方法得到結(jié)果與實(shí)驗(yàn)值吻合更好;證明了結(jié)構(gòu)幾何非線性與氣動非線性是誘發(fā)LCO的重要原因。耦合仿真方法保真度高,能為強(qiáng)非線性結(jié)構(gòu)的強(qiáng)度設(shè)計(jì)提供重要依據(jù)。
標(biāo)簽: 極限環(huán) 振蕩仿真 計(jì)算
上傳時(shí)間: 2013-10-22
上傳用戶:m62383408
介紹了廣泛應(yīng)用于各種電流模式電路的第二代電流控制電流傳輸器原件的跨導(dǎo)線性環(huán)特性和端口特性,以及其基本組成共源共柵電流鏡,并提出了基于共源共柵電流鏡的新型COMS電流傳輸器。在此基礎(chǔ)上,設(shè)計(jì)了基于電流控制電流傳輸器的電流模式積分電路,并利用Hspice軟件進(jìn)行輸入為正弦波和方波時(shí)的輸出波形的仿真驗(yàn)證。
上傳時(shí)間: 2013-10-22
上傳用戶:wtrl
近年來,隨著集成電路工藝技術(shù)的進(jìn)步,電子系統(tǒng)的構(gòu)成發(fā)生了兩個(gè)重要的變化: 一個(gè)是數(shù)字信號處理和數(shù)字電路成為系統(tǒng)的核心,一個(gè)是整個(gè)電子系統(tǒng)可以集成在一個(gè)芯片上(稱為片上系統(tǒng))。這些變化改變了模擬電路在電子系統(tǒng)中的作用,并且影響著模擬集成電路的發(fā)展。 數(shù)字電路不僅具有遠(yuǎn)遠(yuǎn)超過模擬電路的集成規(guī)模,而且具有可編程、靈活、易于附加功能、設(shè)計(jì)周期短、對噪聲和制造工藝誤差的抗擾性強(qiáng)等優(yōu)點(diǎn),因而大多數(shù)復(fù)雜系統(tǒng)以數(shù)字信號處理和數(shù)字電路為核心已成為必然的趨勢。雖然如此,模擬電路仍然是電子系統(tǒng)中非常重要的組成部分。這是因?yàn)槲覀兘佑|到的外部世界的物理量主要都是模擬量,比如圖像、聲音、壓力、溫度、濕度、重量等,要將它們變換為數(shù)字信號,需要模擬信號處理和數(shù)據(jù)轉(zhuǎn)換電路,如果這些電路性能不夠高,將會影響整個(gè)系統(tǒng)的性能。其次,系統(tǒng)中的許多功能不可能或很難用數(shù)字電路完成,如微弱信號放大,很高頻率和寬頻帶信號的實(shí)時(shí)處理等。因此,雖然模擬電路在系統(tǒng)中不再是核心,但作為固有的模擬世界與數(shù)字系統(tǒng)的接口,其地位和作用仍然十分重要。 片上系統(tǒng)要求將數(shù)字電路和模擬電路集成在一個(gè)芯片上,這希望模擬電路使用與數(shù)字電路相同的制造工藝。隨著MOS器件的線寬不斷減小,使MOS器件的性能不斷提高,MOS數(shù)字電路成為數(shù)字集成電路的主流,并因此促進(jìn)了MOS模擬集成電路的迅速發(fā)展。為了適應(yīng)電子系統(tǒng)功能的不斷擴(kuò)展和性能的不斷提高,對模擬電路在降低電源電壓、提高工作頻率、擴(kuò)大線性工作范圍和提高性能指標(biāo)的精度和穩(wěn)定度等方面提出更高要求,促進(jìn)了新電路技術(shù)的發(fā)展。 作為研究生課程的教材,本書內(nèi)容是在本科相關(guān)課程基礎(chǔ)上的深化和擴(kuò)展,同時(shí)涉及實(shí)際設(shè)計(jì)中需要考慮的一些問題,重點(diǎn)介紹具有高工作頻率、低電源電壓和高工作穩(wěn)定性的新電路技術(shù)和在電子系統(tǒng)中占有重要地位的功能電路及其中的新技術(shù)。全書共7章,大致可分為三個(gè)部分。第一部分包括第1章和第7章。第1章為MOS模擬集成電路基礎(chǔ),比較全面地介紹MOS器件的工作原理和特性以及由MOS器件構(gòu)成的基本單元電路,為學(xué)習(xí)本教材其他內(nèi)容提供必要的知識。由于版圖設(shè)計(jì)與工藝參數(shù)對模擬集成電路性能的影響很大,因此第7章簡單介紹制造MOS模擬集成電路的CMOS工藝過程和版圖設(shè)計(jì)技術(shù),讀者可以通過對該章所介紹的相關(guān)背景知識的了解,更深入地理解MOS器件和電路的特性,有助于更好地完成模擬集成電路的可實(shí)現(xiàn)性設(shè)計(jì)。第二部分為新電路技術(shù),由第2章、第3章和第5章的部分組成,包括近年來逐步獲得廣泛應(yīng)用的電流模電路、抽樣數(shù)據(jù)電路和對數(shù)域電路,它們在提高工作頻率、降低電源電壓、擴(kuò)大線性工作范圍和提高性能指標(biāo)的精度和穩(wěn)定度方面具有明顯的潛力,同時(shí)它們也引入了一些模擬電路的新概念。這些內(nèi)容有助于讀者開拓提高電路性能方面的思路。第2章介紹電流模電路的工作原理、特點(diǎn)和典型電路。與傳統(tǒng)的以電壓作為信號載體的電路不同,這是一種以電流作為信號載體的電路,雖然在電路中電壓和電流總是共同存在并相互作用的,但由于信號載體不同,不僅電路性能不同而且電路結(jié)構(gòu)也不同。第3章介紹抽樣數(shù)據(jù)電路的特點(diǎn)和開關(guān)電容與開關(guān)電流電路的工作原理、分析方法與典型電路。抽樣數(shù)據(jù)電路類似于數(shù)字電路,處理的是時(shí)間離散信號,又類似于模擬電路,處理的是幅度連續(xù)信號,它比模擬電路具有穩(wěn)定準(zhǔn)確的時(shí)間常數(shù),解決了模擬電路實(shí)際應(yīng)用中的一大障礙。對數(shù)域電路在第5章中結(jié)合其在濾波器中的應(yīng)用介紹,這類電路除具有良好的電性能外,還提出了一種利用器件的非線性特性實(shí)現(xiàn)線性電路的新思路。第三部分介紹幾個(gè)模擬電路的功能模塊,它們是電子系統(tǒng)中的關(guān)鍵組成部分,并且與信號和信號處理聯(lián)系密切,有助于在信號和電路間形成整體觀念。這部分包括第4章至第6章。第4章介紹數(shù)據(jù)轉(zhuǎn)換電路的技術(shù)指標(biāo)和高精度與高速度轉(zhuǎn)換電路的構(gòu)成、工作原理、特點(diǎn)和典型電路。第5章介紹模擬集成濾波器的設(shè)計(jì)方法和主要類型,包括連續(xù)時(shí)間濾波器、對數(shù)域?yàn)V波器和抽樣數(shù)據(jù)濾波器。第6章介紹通信系統(tǒng)中的收發(fā)器與射頻前端電路,包括收信器、發(fā)信器的技術(shù)指標(biāo)、結(jié)構(gòu)和典型電路。因?yàn)檩d波通信系統(tǒng)傳輸?shù)氖悄M信號,射頻前端電路的性能對整個(gè)通信系統(tǒng)有直接的影響,所以射頻集成電路已成為重要的研究課題。 〖〗高等模擬集成電路〖〗〖〗前言〖〗〖〗本書是在為研究生開設(shè)的“高等模擬集成電路”課程講義的基礎(chǔ)上整理而成,由董在望主編,第1、4、7章由李冬梅編寫,第6章由王志華編寫,第5章由李永明和董在望編寫,第2、3章由董在望編寫,李國林參加了部分章節(jié)的校核工作。 本書可作為信息與通信工程和電子科學(xué)與技術(shù)學(xué)科相關(guān)課程的研究生教材或教學(xué)參考書,也可作為本科教學(xué)參考書或選修課教材和供相關(guān)專業(yè)的工程技術(shù)人員參考。 清華大學(xué)出版社多位編輯為本書的出版做了卓有成效的工作,深致謝意。 限于編者水平,難免有錯(cuò)誤和疏漏之處,歡迎批評指正。 目錄 1.1MOS器件基礎(chǔ)及器件模型 1.1.1結(jié)構(gòu)及工作原理 1.1.2襯底調(diào)制效應(yīng) 1.1.3小信號模型 1.1.4亞閾區(qū)效應(yīng) 1.1.5短溝效應(yīng) 1.1.6SPICE模型 1.2基本放大電路 1.2.1共源(CS)放大電路 1.2.2共漏(CD)放大電路 1.2.3共柵(CG)放大電路 1.2.4共源共柵(CSCG)放大電路 1.2.5差分放大電路 1.3電流源電路 1.3.1二極管連接的MOS器件 1.3.2基本鏡像電流源 1.3.3威爾遜電流源 1.3.4共源共柵電流源 1.3.5有源負(fù)載放大電路 1.4運(yùn)算放大器 1.4.1運(yùn)算放大器的主要參數(shù) 1.4.2單級運(yùn)算放大器 1.4.3兩級運(yùn)算放大器 1.4.4共模反饋(CMFB) 1.4.5運(yùn)算放大器的頻率補(bǔ)償 1.5模擬開關(guān) 1.5.1導(dǎo)通電阻 1.5.2電荷注入與時(shí)鐘饋通 1.6帶隙基準(zhǔn)電壓源 1.6.1工作原理 1.6.2與CMOS工藝兼容的帶隙基準(zhǔn)電壓源 思考題 2電流模電路 2.1概述 2.1.1電流模電路的概念 2.1.2電流模電路的特點(diǎn) 2.2基本電流模電路 2.2.1電流鏡電路 2.2.2電流放大器 2.2.3電流模積分器 2.3電流模功能電路 2.3.1跨導(dǎo)線性電路 2.3.2電流傳輸器 2.4從電壓模電路變換到電流模電路 2.5電流模電路中的非理想效應(yīng) 2.5.1MOSFET之間的失配 2.5.2寄生電容對頻率特性的影響 思考題 3抽樣數(shù)據(jù)電路 3.1開關(guān)電容電路和開關(guān)電流電路的基本分析方法 3.1.1開關(guān)電容電路的時(shí)域分析 3.1.2開關(guān)電流電路的時(shí)域分析 3.1.3抽樣數(shù)據(jù)電路的頻域分析 3.2開關(guān)電容電路 3.2.1開關(guān)電容單元電路 3.2.2開關(guān)電容電路的特點(diǎn) 3.2.3非理想因素的影響 3.3開關(guān)電流電路 3.3.1開關(guān)電流單元電路 3.3.2開關(guān)電流電路的特點(diǎn) 3.3.3非理想因素的影響 思考題 4A/D轉(zhuǎn)換器與D/A轉(zhuǎn)換器 4.1概述 4.1.1電子系統(tǒng)中的A/D與D/A轉(zhuǎn)換 4.1.2A/D與D/A轉(zhuǎn)換器的基本原理 4.1.3A/D與D/A轉(zhuǎn)換器的性能指標(biāo) 4.1.4A/D與D/A轉(zhuǎn)換器的分類 4.1.5A/D與D/A轉(zhuǎn)換器中常用的數(shù)碼類型 4.2高速A/D轉(zhuǎn)換器 4.2.1全并行結(jié)構(gòu)A/D轉(zhuǎn)換器 4.2.2兩步結(jié)構(gòu)A/D轉(zhuǎn)換器 4.2.3插值與折疊結(jié)構(gòu)A/D轉(zhuǎn)換器 4.2.4流水線結(jié)構(gòu)A/D轉(zhuǎn)換器 4.2.5交織結(jié)構(gòu)A/D轉(zhuǎn)換器 4.3高精度A/D轉(zhuǎn)換器 4.3.1逐次逼近型A/D轉(zhuǎn)換器 4.3.2雙斜率積分型A/D轉(zhuǎn)換器 4.3.3過采樣ΣΔA/D轉(zhuǎn)換器 4.4D/A轉(zhuǎn)換器 4.4.1電阻型D/A轉(zhuǎn)換器 4.4.2電流型D/A轉(zhuǎn)換器 4.4.3電容型D/A轉(zhuǎn)換器 思考題 5集成濾波器 5.1引言 5.1.1濾波器的數(shù)學(xué)描述 5.1.2濾波器的頻率特性 5.1.3濾波器設(shè)計(jì)的逼近方法 5.2連續(xù)時(shí)間濾波器 5.2.1連續(xù)時(shí)間濾波器的設(shè)計(jì)方法 5.2.2跨導(dǎo)電容(GmC)連續(xù)時(shí)間濾波器 5.2.3連續(xù)時(shí)間濾波器的片上自動調(diào)節(jié)電路 5.3對數(shù)域?yàn)V波器 5.3.1對數(shù)域電路概念及其特點(diǎn) 5.3.2對數(shù)域電路基本單元 5.3.3對數(shù)域?yàn)V波器 5.4抽樣數(shù)據(jù)濾波器 5.4.1設(shè)計(jì)方法 5.4.2SZ域映射 5.4.3開關(guān)電容電路轉(zhuǎn)換為開關(guān)電流電路的方法 思考題 6收發(fā)器與射頻前端電路 6.1通信系統(tǒng)中的射頻收發(fā)器 6.2集成收信器 6.2.1外差式接收與鏡像信號 6.2.2復(fù)數(shù)信號處理 6.2.3收信器前端結(jié)構(gòu) 6.3集成發(fā)信器 6.3.1上變換器 6.3.2發(fā)信器結(jié)構(gòu) 6.4收發(fā)器的技術(shù)指標(biāo) 6.4.1噪聲性能 6.4.2靈敏度 6.4.3失真特性與線性度 6.4.4動態(tài)范圍 6.5射頻電路設(shè)計(jì) 6.5.1晶體管模型與參數(shù) 6.5.2噪聲 6.5.3集成無源器件 6.5.4低噪聲放大器 6.5.5混頻器 6.5.6頻率綜合器 6.5.7功率放大器 思考題 7CMOS集成電路制造工藝及版圖設(shè)計(jì) 7.1集成電路制造工藝簡介 7.1.1單晶生長與襯底制備 7.1.2光刻 7.1.3氧化 7.1.4擴(kuò)散及離子注入 7.1.5化學(xué)氣相淀積(CVD) 7.1.6接觸與互連 7.2CMOS工藝流程與集成電路中的元件 7.2.1硅柵CMOS工藝流程 7.2.2CMOS集成電路中的無源元件 7.2.3CMOS集成電路中的寄生效應(yīng) 7.3版圖設(shè)計(jì) 7.3.1硅柵CMOS集成電路的版圖構(gòu)成 7.3.2版圖設(shè)計(jì)規(guī)則 7.3.3CMOS版圖設(shè)計(jì)技術(shù) 思考題
標(biāo)簽: 模擬集成電路
上傳時(shí)間: 2013-11-13
上傳用戶:chengxin
X電容是指跨于L-N之間的電容器, Y電容是指跨于L-G/N-G之間的電容器。(L=Line, N=Neutral, G=Ground).
標(biāo)簽: 電容
上傳時(shí)間: 2014-12-23
上傳用戶:haohao
PCB 布線原則連線精簡原則連線要精簡,盡可能短,盡量少拐彎,力求線條簡單明了,特別是在高頻回路中,當(dāng)然為了達(dá)到阻抗匹配而需要進(jìn)行特殊延長的線就例外了,例如蛇行走線等。安全載流原則銅線的寬度應(yīng)以自己所能承載的電流為基礎(chǔ)進(jìn)行設(shè)計(jì),銅線的載流能力取決于以下因素:線寬、線厚(銅鉑厚度)、允許溫升等,下表給出了銅導(dǎo)線的寬度和導(dǎo)線面積以及導(dǎo)電電流的關(guān)系(軍品標(biāo)準(zhǔn)),可以根據(jù)這個(gè)基本的關(guān)系對導(dǎo)線寬度進(jìn)行適當(dāng)?shù)目紤]。印制導(dǎo)線最大允許工作電流(導(dǎo)線厚50um,允許溫升10℃)導(dǎo)線寬度(Mil) 導(dǎo)線電流(A) 其中:K 為修正系數(shù),一般覆銅線在內(nèi)層時(shí)取0.024,在外層時(shí)取0.048;T 為最大溫升,單位為℃;A 為覆銅線的截面積,單位為mil(不是mm,注意);I 為允許的最大電流,單位是A。電磁抗干擾原則電磁抗干擾原則涉及的知識點(diǎn)比較多,例如銅膜線的拐彎處應(yīng)為圓角或斜角(因?yàn)楦哳l時(shí)直角或者尖角的拐彎會影響電氣性能)雙面板兩面的導(dǎo)線應(yīng)互相垂直、斜交或者彎曲走線,盡量避免平行走線,減小寄生耦合等。一、 通常一個(gè)電子系統(tǒng)中有各種不同的地線,如數(shù)字地、邏輯地、系統(tǒng)地、機(jī)殼地等,地線的設(shè)計(jì)原則如下:1、 正確的單點(diǎn)和多點(diǎn)接地在低頻電路中,信號的工作頻率小于1MHZ,它的布線和器件間的電感影響較小,而接地電路形成的環(huán)流對干擾影響較大,因而應(yīng)采用一點(diǎn)接地。當(dāng)信號工作頻率大于10MHZ 時(shí),如果采用一點(diǎn)接地,其地線的長度不應(yīng)超過波長的1/20,否則應(yīng)采用多點(diǎn)接地法。2、 數(shù)字地與模擬地分開若線路板上既有邏輯電路又有線性電路,應(yīng)盡量使它們分開。一般數(shù)字電路的抗干擾能力比較強(qiáng),例如TTL 電路的噪聲容限為0.4~0.6V,CMOS 電路的噪聲容限為電源電壓的0.3~0.45 倍,而模擬電路只要有很小的噪聲就足以使其工作不正常,所以這兩類電路應(yīng)該分開布局布線。3、 接地線應(yīng)盡量加粗若接地線用很細(xì)的線條,則接地電位會隨電流的變化而變化,使抗噪性能降低。因此應(yīng)將地線加粗,使它能通過三倍于印制板上的允許電流。如有可能,接地線應(yīng)在2~3mm 以上。4、 接地線構(gòu)成閉環(huán)路只由數(shù)字電路組成的印制板,其接地電路布成環(huán)路大多能提高抗噪聲能力。因?yàn)榄h(huán)形地線可以減小接地電阻,從而減小接地電位差。二、 配置退藕電容PCB 設(shè)計(jì)的常規(guī)做法之一是在印刷板的各個(gè)關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙?,退藕電容的一般配置原則是:?電電源的輸入端跨½10~100uf的的電解電容器,如果印制電路板的位置允許,采Ó100uf以以上的電解電容器抗干擾效果會更好¡���?原原則上每個(gè)集成電路芯片都應(yīng)布置一¸0.01uf~`0.1uf的的瓷片電容,如遇印制板空隙不夠,可Ã4~8個(gè)個(gè)芯片布置一¸1~10uf的的鉭電容(最好不用電解電容,電解電容是兩層薄膜卷起來的,這種卷起來的結(jié)構(gòu)在高頻時(shí)表現(xiàn)為電感,最好使用鉭電容或聚碳酸醞電容)。���?對對于抗噪能力弱、關(guān)斷時(shí)電源變化大的器件,ÈRA、¡ROM存存儲器件,應(yīng)在芯片的電源線和地線之間直接接入退藕電容¡���?電電容引線不能太長,尤其是高頻旁路電容不能有引線¡三¡過過孔設(shè)¼在高ËPCB設(shè)設(shè)計(jì)中,看似簡單的過孔也往往會給電路的設(shè)計(jì)帶來很大的負(fù)面效應(yīng),為了減小過孔的寄生效應(yīng)帶來的不利影響,在設(shè)計(jì)中可以盡量做到£���?從從成本和信號質(zhì)量兩方面來考慮,選擇合理尺寸的過孔大小。例如¶6- 10層層的內(nèi)存模¿PCB設(shè)設(shè)計(jì)來說,選Ó10/20mi((鉆¿焊焊盤)的過孔較好,對于一些高密度的小尺寸的板子,也可以嘗試使Ó8/18Mil的的過孔。在目前技術(shù)條件下,很難使用更小尺寸的過孔了(當(dāng)孔的深度超過鉆孔直徑µ6倍倍時(shí),就無法保證孔壁能均勻鍍銅);對于電源或地線的過孔則可以考慮使用較大尺寸,以減小阻抗¡���?使使用較薄µPCB板板有利于減小過孔的兩種寄生參數(shù)¡���? PCB板板上的信號走線盡量不換層,即盡量不要使用不必要的過孔¡���?電電源和地的管腳要就近打過孔,過孔和管腳之間的引線越短越好¡���?在在信號換層的過孔附近放置一些接地的過孔,以便為信號提供最近的回路。甚至可以ÔPCB板板上大量放置一些多余的接地過孔¡四¡降降低噪聲與電磁干擾的一些經(jīng)Ñ?能能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方¡?可可用串一個(gè)電阻的方法,降低控制電路上下沿跳變速率¡?盡盡量為繼電器等提供某種形式的阻尼,ÈRC設(shè)設(shè)置電流阻尼¡?使使用滿足系統(tǒng)要求的最低頻率時(shí)鐘¡?時(shí)時(shí)鐘應(yīng)盡量靠近到用該時(shí)鐘的器件,石英晶體振蕩器的外殼要接地¡?用用地線將時(shí)鐘區(qū)圈起來,時(shí)鐘線盡量短¡?石石英晶體下面以及對噪聲敏感的器件下面不要走線¡?時(shí)時(shí)鐘、總線、片選信號要遠(yuǎn)ÀI/O線線和接插件¡?時(shí)時(shí)鐘線垂直ÓI/O線線比平行ÓI/O線線干擾小¡? I/O驅(qū)驅(qū)動電路盡量靠½PCB板板邊,讓其盡快離¿PC。。對進(jìn)ÈPCB的的信號要加濾波,從高噪聲區(qū)來的信號也要加濾波,同時(shí)用串終端電阻的辦法,減小信號反射¡? MCU無無用端要接高,或接地,或定義成輸出端,集成電路上該接電源、地的端都要接,不要懸空¡?閑閑置不用的門電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端¡?印印制板盡量使Ó45折折線而不Ó90折折線布線,以減小高頻信號對外的發(fā)射與耦合¡?印印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件呀距離再遠(yuǎn)一些¡?單單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗¡?模模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號線,特別是時(shí)鐘¡?對¶A/D類類器件,數(shù)字部分與模擬部分不要交叉¡?元元件引腳盡量短,去藕電容引腳盡量短¡?關(guān)關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地,高速線要短要直¡?對對噪聲敏感的線不要與大電流,高速開關(guān)線并行¡?弱弱信號電路,低頻電路周圍不要形成電流環(huán)路¡?任任何信號都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小¡?每每個(gè)集成電路有一個(gè)去藕電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容¡?用用大容量的鉭電容或聚酷電容而不用電解電容做電路充放電儲能電容,使用管狀電容時(shí),外殼要接地¡?對對干擾十分敏感的信號線要設(shè)置包地,可以有效地抑制串?dāng)_¡?信信號在印刷板上傳輸,其延遲時(shí)間不應(yīng)大于所有器件的標(biāo)稱延遲時(shí)間¡環(huán)境效應(yīng)原Ô要注意所應(yīng)用的環(huán)境,例如在一個(gè)振動或者其他容易使板子變形的環(huán)境中采用過細(xì)的銅膜導(dǎo)線很容易起皮拉斷等¡安全工作原Ô要保證安全工作,例如要保證兩線最小間距要承受所加電壓峰值,高壓線應(yīng)圓滑,不得有尖銳的倒角,否則容易造成板路擊穿等。組裝方便、規(guī)范原則走線設(shè)計(jì)要考慮組裝是否方便,例如印制板上有大面積地線和電源線區(qū)時(shí)(面積超¹500平平方毫米),應(yīng)局部開窗口以方便腐蝕等。此外還要考慮組裝規(guī)范設(shè)計(jì),例如元件的焊接點(diǎn)用焊盤來表示,這些焊盤(包括過孔)均會自動不上阻焊油,但是如用填充塊當(dāng)表貼焊盤或用線段當(dāng)金手指插頭,而又不做特別處理,(在阻焊層畫出無阻焊油的區(qū)域),阻焊油將掩蓋這些焊盤和金手指,容易造成誤解性錯(cuò)誤£SMD器器件的引腳與大面積覆銅連接時(shí),要進(jìn)行熱隔離處理,一般是做一¸Track到到銅箔,以防止受熱不均造成的應(yīng)力集Ö而導(dǎo)致虛焊£PCB上上如果有¦12或或方Ð12mm以以上的過孔時(shí),必須做一個(gè)孔蓋,以防止焊錫流出等。經(jīng)濟(jì)原則遵循該原則要求設(shè)計(jì)者要對加工,組裝的工藝有足夠的認(rèn)識和了解,例È5mil的的線做腐蝕要±8mil難難,所以價(jià)格要高,過孔越小越貴等熱效應(yīng)原則在印制板設(shè)計(jì)時(shí)可考慮用以下幾種方法:均勻分布熱負(fù)載、給零件裝散熱器,局部或全局強(qiáng)迫風(fēng)冷。從有利于散熱的角度出發(fā),印制板最好是直立安裝,板與板的距離一般不應(yīng)小Ó2c,,而且器件在印制板上的排列方式應(yīng)遵循一定的規(guī)則£同一印制板上的器件應(yīng)盡可能按其發(fā)熱量大小及散熱程度分區(qū)排列,發(fā)熱量小或耐熱性差的器件(如小信號晶體管、小規(guī)模集³電路、電解電容等)放在冷卻氣流的最上(入口處),發(fā)熱量大或耐熱性好的器件(如功率晶體管、大規(guī)模集成電路等)放在冷卻Æ流最下。在水平方向上,大功率器件盡量靠近印刷板的邊沿布置,以便縮短傳熱路徑;在垂直方向上,大功率器件盡量靠近印刷板上方布置£以便減少這些器件在工作時(shí)對其他器件溫度的影響。對溫度比較敏感的器件最好安置在溫度最低的區(qū)域(如設(shè)備的µ部),千萬不要將它放在發(fā)熱器件的正上方,多個(gè)器件最好是在水平面上交錯(cuò)布局¡設(shè)備內(nèi)印制板的散熱主要依靠空氣流動,所以在設(shè)計(jì)時(shí)要研究空氣流動的路徑,合理配置器件或印制電路板。采用合理的器件排列方式,可以有效地降低印制電路的溫升。此外通過降額使用,做等溫處理等方法也是熱設(shè)計(jì)中經(jīng)常使用的手段¡
上傳時(shí)間: 2013-11-24
上傳用戶:氣溫達(dá)上千萬的
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1