FilterLab是一款專業實用的低通濾波器設計軟件。該軟件可以為大家在設計濾波電路是帶來很好的幫助,只需輸入帶寬或者起始的頻率還有需要幾階的濾波器,既可以得到所需的電路,并且給出適合的電阻和電容值。
標簽: Filterlab
上傳時間: 2019-07-17
上傳用戶:wy2033440240
產品描述 提供8個觸摸感應按鍵,二進制(BCD)編碼輸出,具有一個按鍵承認輸出的顯示,按鍵後的資料會維持到下次按鍵,可先判斷按鍵承認的狀態,對於防水和抗干擾方面有很優異的表現! 產品特色 工作電壓範圍: 3.1V – 5.5V 工作電流: 3mA@5V 8 個觸摸感應按鍵 提供二進制(BCD)編碼直接輸出介面(上電 D2~D0/111) 按鍵後離開,輸出狀態會維持到下次按鍵才會改變。 提供按鍵承認有效輸出,當有按鍵時輸出低電平,無按鍵為高電平。 可以經由調整 CAP 腳的外接電容,調整靈敏度,電容越大靈敏度越高 具有防水及水漫成片水珠覆蓋在觸摸按鍵面板,按鍵仍可有效判別 內建 LDO 增加電源的抗干擾能力 產品應用 應用于大小家電,娛樂產品等
標簽: VK3608 SOP VK 16 BM 抗干擾 防水 電元器件 貼片
上傳時間: 2019-08-08
上傳用戶:szqxw1688
題目:基于51單片機的RS485從機系統設計 單片機接口資源配置: 1. 上電復位電路; 2. 晶振電路采用11.0592Mhz晶振; 3. 485接口電路(P3.7用于485芯片的收發控制,收發管腳接單片機的rxd和txd); 4. P2口通過外部跳線接相應的高低電平,配置從機地址為組號; 5. P3.6外接一發光二極管(注意串聯電阻進行限流); 6. P3.2外接一按鍵,斷開高電平,按下低電平; 7. 按鍵檢測采用外部中斷方式,下跳沿觸發; 8. 單片機定時器0以模式1(16位模式)工作,產生50ms的定時中斷,并在此基礎上設計一單片機內部時鐘(24小時制,能計數時、分、秒、50ms值); 9. 單片機串行通信采用模式1非多機通信方式,采用9600波特率以串行中斷方式進行數據的收發通信,主機地址為0xF0,廣播地址為0xFF。 系統功能需求: 1. 系統配置和自檢功能: l 從機上電后進行初始化,通過讀取P2口進行從機地址配置; l 發光二極管以每秒一次的頻率閃爍(亮0.5秒,滅0.5秒); l 檢測到一次按鍵按下操作后,熄滅發光二極管。 2. 數據接收和按鍵計時功能: l 從機接收主機程序(PC機上的串口調試程序)的按鍵允許命令幀并進行校驗; l 校驗正確并且目的地址是廣播地址或者本從機的地址,通過發光二極管長亮指示,并允許按鍵操作; l 按鍵按下后,盡可能準確記錄按鍵的動作時點(定時器的低8位、定時器的高8位、50ms值、秒、分、小時); l 按鍵操作只能響應一次,重復按鍵操作不響應; l 按鍵的動作時點記錄后,發光二極管以每秒一次的頻率閃爍(亮0.5秒,滅0.5秒)。 3. 數據發送功能: l 從機接收主機程序發來的時鐘數據搜索命令幀并進行校驗; l 如果校驗正確并且數據幀的目的地址是本從機的地址,從機將前面記錄的按鍵動作時點數據(定時器的低8位、定時器的高8位、50ms值、秒、分、小時)按附錄中的時鐘數據返回幀的幀格式回傳給主機; l 時鐘數據返回幀回傳結束后,熄滅發光二極管。 4. 校驗和生成和檢測功能: l 發送數據幀時能自動生成數據幀校驗和; l 每幀數據在發送幀尾前,發送一字節的當前幀數據的校驗和; l 接收數據幀時能檢測校驗和并判斷接收數據是否正確。 附錄:幀定義 校驗和的計算:除去幀頭和幀尾后將幀中的其他數據求和并取低8位; 幀長:不計幀頭、幀尾和校驗和字節。 按鍵允許命令幀: 幀頭 幀長 目的地址 源地址 命令字 校驗和 幀尾 AA 04 FF F0 01 F4 66 時鐘數據搜索命令幀: 幀頭 幀長 目的地址 源地址 命令字 保留字 校驗和 幀尾 AA 05 01 F0 03 00 F9 66 時鐘數據返回幀: 幀頭 幀長 目的地址 源地址 命令字 TL0 TH0 50ms 秒 分 時 校驗和 幀尾 AA 0A F0 01 07 01 B6 09 03 00 00 C5 66 幀結構頭文件frame.h(內容如下) //幀格式定義 #define FRAME_HEAD 0xAA //幀頭 #define FRAME_FOOT 0x66 //幀尾 #define FRAME_LEN 0x00 //幀長 #define FRAME_DST_ADR 0x01 //目的地址 #define FRAME_SRC_ADR 0x02 //源地址 #define FRAME_CMD 0x03 //命令字 #define FRAME_DATA 0x04 //幀數據起始 //幀命令定義 #define READY 0x01 //按鍵允許命令 #define TIME_SERCH 0x03 //時鐘數據輪詢命令 #define TIME_BACK 0x07 //時鐘數據返回命令 //地址定義 #define BROAD_ADR 0xFF //廣播地址 #define MASTER_ADR 0xF0 //主機地址
上傳時間: 2020-06-18
上傳用戶:umuo
這份 資 安 事 件 應 變 小抄,專給想要 調查安全事件的 網 管 人 員 。 記住:面對事件時, 跟著 資 安 事 件 應 變 方 法 的流程,記下記錄不要驚慌。如果需要請立刻聯絡臺
上傳時間: 2020-10-13
上傳用戶:
有3種情況: 1、 通過boot引腳設置可以將中斷向量表定位于SRAM區,即起始地址為0x2000000,同時復位后PC指針位于0x2000000處; 2、 通過boot引腳設置可以將中斷向量表定位于FLASH區,即起始地址為0x8000000,同時復位后PC指針位于0x8000000處; 3、 通過boot引腳設置可以將中斷向量表定位于內置Bootloader區,本文不對這種情況做論述;
標簽: stm32
上傳時間: 2021-11-14
上傳用戶:slq1234567890
FilterLab是一款專業實用的低通濾波器設計軟件。該軟件可以為大家在設計濾波電路是帶來很好的幫助,只需輸入帶寬或者起始的頻率還有需要幾階的濾波器,既可以得到所需的電路,并且給出適合的電阻和電容值。 1、高通巴特沃斯Salen鍵過濾器 2、高通Chebychev Salen-Key過濾器 3、帶通巴特沃斯多反饋濾波器 4、帶通Chebychev多反饋濾波器 5、過濾器選擇向導 6、香料清單視圖 7、弧度階段視圖 8、將Spice列表復制到剪貼板 9、將電路復制到剪貼板 10、將響應圖復制到剪貼板 11、將響應另存為JPEG 12、支持自定義保存/打開項目
標簽: 低通濾波
上傳時間: 2021-11-22
上傳用戶:
常用繼電器類PCB封裝庫Altium封裝庫三維視圖PCB庫(3D封裝庫合集),76個封裝,PcbLibb后綴文件,封裝列表如下:Component Count : 76Component Name-----------------------------------------------0MI-SH-112LM012-1HW_BK012-1HW_W012-1ZW_BK012-1ZW_W855AWP-1A-C2892-1CC-C892N-1AC-CATQ203DSP1DSP2G4A-1A-E-CNG5NB-1A-E-5VG6K-2F-YHF46-xx-HS1HF163F-LHFD3-DIPHFD3-SMDHK19F-DCHK4100FHRS1HHRS2HJDQ-12V30AJDQ-793-PJDQ-835-1AJDQ-842-1JDQ-4078-2CJDQ-EC2-12NUJDQ-G5V-1JDQ-WJ112-1CJQX-14FC-1A_BKJQX-14FC-1A_WJQX-14FC-1AH_BKJQX-14FC-1AH_WJQX-14FC-1B_BKJQX-14FC-1B_WJQX-14FC-1BH_BKJQX-14FC-1BH_WJQX-14FC-1C_BKJQX-14FC-1C_WJQX-14FC-1CH_BKJQX-14FC-1CH_WJQX-14FC-2A_BKJQX-14FC-2A_WJQX-14FC-2B_BKJQX-14FC-2B_WJQX-14FC-2C_BKJQX-14FC-2C_WJQX-105F-2JZC-23F(4123)JZC-32F_1HJZC-32F_1ZK1MKT6-S-12DHOJ-SH-112LMHOJE-SS-112DMOMI-SH-112LMOMIF-S-112LMOZ-SS-112LOZ-SS-112LM1PCJRelay-1A0500SDT-S-112DMRSIL24-1A72-71DSLA-xxVDC-SL-ASPA-S-112DMSRD-A_BSRD-A_BKSRD-A_YSRD-B_BSRD-B_BKSRD-B_YSRD-C_BSRD-C_BKSRD-C_YTA-1a
上傳時間: 2021-12-21
上傳用戶:bluedrops
BMS 與儲能 PCS 通信協議(RS485 接口)1.1、協議說明1) 采用RS485通訊接口;2) 標準MODBUS規約;3) 傳輸方式:異步方式;4) 數據傳送速率:9600bit/s,BMS端主動發送,上送間隔500mS;5) 數據傳送格式:起始位1位,數據位8位,停止位1位,無校驗,低字節在前;6) CRC16:從校驗信息字節內容1到信息字節內容14做CRC校驗。
上傳時間: 2022-01-05
上傳用戶:
Verilog HDl語言實現CPLD-EPC240與電腦的串口通訊QUARTUS邏輯工程源碼 //本模塊的功能是驗證實現和PC機進行基本的串口通信的功能。需要在//PC機上安裝一個串口調試工具來驗證程序的功能。//程序實現了一個收發一幀10個bit(即無奇偶校驗位)的串口控//制器,10個bit是1位起始位,8個數據位,1個結束//位。串口的波特律由程序中定義的div_par參數決定,更改該參數可以實//現相應的波特率。程序當前設定的div_par 的值是0x145,對應的波特率是//9600。用一個8倍波特率的時鐘將發送或接受每一位bit的周期時間//劃分為8個時隙以使通信同步.//程序的工作過程是:串口處于全雙工工作狀態,按動key1,FPGA/CPLD向PC發送“21 EDA"//字符串(串口調試工具設成按ASCII碼接受方式);PC可隨時向FPGA/CPLD發送0-F的十六進制
標簽: verilog hdl cpld 串口通訊 quartus
上傳時間: 2022-02-18
上傳用戶:
初次接觸到STM32F7,總會有個疑惑,為什么0地址變成了ITCM RAM的起始地址。系統復位還是從地址0處開始執行嗎?如果是,那這似乎看起來是沖突的。實際上,STM32F7基于Cortex-M7內核,Cortex-M7和Cortex-M3/M4的復位序列有了一些不一樣。在本文中,將針對這個問題做詳細講解。
上傳時間: 2022-02-22
上傳用戶:zhaiyawei