亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

課后答案及各章要點

  • 基于DSP在線式UPS的研究.rar

    不間斷電源(UPS)是一種能提供優質電源并保證電源供應連續的電力電子裝置。它的應用范圍廣泛,在很多領域,UPS已經成了標準配置。采用數字信號處理器(DSP)實現UPS的數字化控制是當前許多UPS設計者關注的問題。DSP在UPS中的應用主要集中在兩個方面:一是將各種先進的控制方法用于逆變實時數字控制;二是利用DSP實現更準確更迅速的鎖相環控制。 本文分析了當前逆變控制的各種方案,針對逆變的擾動及諧波周期出現的特點,采用了重復控制來提高逆變輸出的穩態特性。因為重復控制具有一個周期延遲控制的特點,本文也采用了PID控制來改善逆變控制的動態性能。本文分析了目前重復控制的常用方案,在建立UPS逆變濾波電路數學模型的基礎上設計了新的重復控制和PID控制結合的方案。對重復控制與PID復合控制方案在MATLAB中作了仿真。仿真試驗證明了控制方案的有效性。 在硬件方面,設計了在線式UPS系統中DSP的接口電路,其中包括DSP供電電路,蓄電池電壓過低檢測電路,市電及輸出電壓過零檢測等電路。對DSP的資源進行了分配,充分利用了DSP的外設多和速度快的特點。 在軟件方面,設計了各部分的程序,其中包括主程序,軟件鎖相及正弦參考信號生成程序,輸出有效值控制程序以及各種相關的中斷及保護程序。 本文結合實際,搭建了實驗線路,給出了實驗線路的原理及各部分的實驗電路。該實驗電路可對逆變控制過程和鎖相環節進行控制實驗。 本文將PID控制與重復控制相結合,對逆變器輸出進行控制,驗證了重復控制與PID復合控制的有效性。本文還對UPS的DSP數字化控制作了研究,這些都對UPS技術的進步有積極的作用。

    標簽: DSP UPS

    上傳時間: 2013-05-17

    上傳用戶:t1213121

  • FPGA內全數字延時鎖相環的設計.rar

    現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 功率輸出與電源供給電路_0.zip

    本書是《最新電子電路大全》叢書的第4卷。內容包括功率輸出與電源.供給的基本知識、功率輸出電路、整流與穩壓電路、開關型穩壓電源、電壓基準與恒流源電路、電池充電電路、直流一直流電壓變換電路、直流一交流逆變電源電路、交流穩壓電路等。除第一章作為全書的基礎知識外,其余各章都自成體系,以方便讀者作為工具書隨機查閱。利用這本工具書,讀者只需按圖索驥便可完成設計、開發過程中許多耗工費時的工作。   本書可作為從事電子產品研發、生產、維修人員的工具書,也可作為高等院校相關專業的師生進行課程設計和電子制作的參考書。

    標簽: zip 功率輸出 電源 電路

    上傳時間: 2013-04-24

    上傳用戶:ghostparker

  • 基于嵌入式Linuz系統下ARM收費系統百姓繳費通的設計

    隨著社會的不斷進步,人們的生活與銀行的關系越來越密切,在銀行辦理業務占去了人們很大一部分時間,據日常生活經驗,在銀行辦理業務的人均排隊時間達到了兩個小時,這種等待大大的影響了人們的生活質量。為了解決這個問題,本文設計了一種具有操作方便、價格低廉等特性的銀行繳費系統,該系統以當前強大的網絡系統為基礎,能夠讓用戶足不出戶就可以向銀行繳納水、電、燃氣、電話等費用,極大的方便了人們的生活,具有廣泛的應用前景。 本文首先介紹了銀行卡繳費系統的硬件設計方案,包括串口、JTAG、以太網、音頻、USB、LCD觸摸屏等接口電路的設計及各模塊之間的關聯關系;接著詳細介紹了基于單片機的磁卡讀卡器的軟、硬件工作原理,為其設計了基于串口的驅動程序;然后介紹了觸摸屏的工作原理,重點介紹了觸摸屏的校正算法。最后介紹了基于MiniGUI的繳費通系統軟件的設計,給出了系統的聯合調試結果。 本繳費系統使用ARM9內核的2440處理器作為核心處理器,其主要外設有網卡、磁卡讀卡器和觸摸屏,其中網卡用于系統和網絡的連接,提供局域網、電話線、ADSL三種上網方式;讀卡器用于讀入用戶銀行卡信息;觸摸屏用于人機交互,包括用戶輸入密碼、繳費金額及向用戶顯示歷史繳費信息等功能。軟件部分底層采用嵌入式Linux操作系統,使用MiniGUI集成開發環境,通過觸摸屏向用戶提供友好的人機交互界面。 文章最后針對本課題的研究內容進行了總結,指出不足并對未來發展進行展望。

    標簽: Linuz ARM 嵌入式

    上傳時間: 2013-05-21

    上傳用戶:鳳臨西北

  • 基于ARMμCOSⅡ的核數據采集系統研制

    核能譜儀中的數據采集系統,集核探測技術、電子技術、計算機技術為一體,以多道脈沖幅度分析器為核心部件,能夠快速、準確地提取出核素的相關信息及參數。現已于勘探、建材放射性檢測及環境放射性監測等領域得到廣泛應用。隨著嵌入式技術的發展,以32位ARM為核心的微控制器已被引入進來,提高了數據采集的速度和精度,同時嵌入式操作系統的引入也為功能擴展、系統集成提供了高效的開發平臺。 本論文介紹的核數據采集系統即以ARM微控制器LPC2148和實時操作系統μC/OS-II為平臺,譜數據采集為基本功能,在此基礎上擴展GPS和GPRS模塊,可實現GPS信息和核信號的實時、同步接收,保存和顯示,并可將采集的數據通過GPRS網絡及時傳到采集中心進行譜數據處理和GPS差分定位,為野外多點測量及遠程監測提供了有效的手段。 課題以教育部的高等學校博士學科點專項科研基金項目“基于3GS技術的便攜式核地球物理數據采集系統研究(項目編號:20040616014)”為依托,本人在已有研究成果的基礎上,進行了相關改進和系統集成: (1)選用軌對軌運算放大器,改進了峰值檢測電路,增大了脈沖峰值的測量精度。 (2)數據采集系統以32位ARM微控制器LPC2148為核心,外圍電路帶有LCD顯示,系統具有低功耗、小型化、高性價比等特點。 (3)實現了核數據采集系統對GPS、GPRS的集成。 (4)完成嵌入式μC/OS-II操作系統在LPC2148上的移植、操作系統的搭建,及各功能模塊的設計與集成。

    標簽: ARM COS 數據采集系統

    上傳時間: 2013-04-24

    上傳用戶:標點符號

  • FPGA內嵌200MHz低噪聲鎖相環時鐘發生器

    FPGA器件在通信、消費類電子等領域應用越來越廣泛,隨著FPGA規模的增大、功能的加強對時鐘的要求也越來越高。在FPGA中嵌入時鐘發生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環時鐘發生器的體系結構、組成單元及各單元的非理想特性;然后討論并分析了電荷泵鎖相環的小信號特性和瞬態特性;并給出了電荷泵鎖相環器件參數的計算表達式。其次,研究了環形振蕩器和鎖相環的相位噪聲特性。由于噪聲性能是時鐘發生器設計中的關鍵指標,本工作對此進行了較為詳細的分析。相位噪聲和抖動是衡量時鐘信號的兩個主要指標。文中從理論上推導了一階鎖相環的噪聲特性,并建立了由噪聲分析抖動和由抖動分析噪聲的解析表達式關系,并討論了環路低噪聲設計的基本原則。在前面討論和分析的基礎上,利用Hynix0.35umCMOS工藝設計了200MHz電荷泵鎖相環時鐘發生器,并進行了仿真。設計中環形振蕩器的延遲單元采用replica偏置結構,把延遲單元輸出擺幅限定在確定范圍,尾電流源采用cascode結構,增強電路對電源和襯底噪聲的抑制作用。通過增加限流管,改善電荷泵中的開關的非理想特性。

    標簽: FPGA 200 MHz 內嵌

    上傳時間: 2013-04-24

    上傳用戶:變形金剛

  • GPS接收機天線陣列抗干擾算法研究及其FPGA實現

    GPS技術在導航、定位及精確打擊等方面產生了重要影響,已經廣泛地應用在各種武器平臺上。但是,在干擾環境下也顯現出許多問題。由于其到達地球表面的信號極其微弱(-160dBW),在現在復雜的電磁環境中容易受到干擾,尤其是C/A碼信號更易受到干擾,并且隨著導航戰的發展對GPS的抗干擾已成為爭取導航資源的有效措施。因此,研究干擾環境下的GPS接收機設計具有重要意義。 本文首先簡要介紹了GPS信號的結構及構成,通過對GPS信號特征以及接收機抗干擾能力的分析,結合干擾對接收機的作用方式及效果,確定GPS最易受的干擾類型為阻塞式干擾,然后針對這種干擾類型提出了一種有效的抗干擾技術-----自適應調零天線技術。接下來,著重研究了GPS接收機在此抗干擾技術前提下的若干抗干擾方法,并對其進行了詳細的分析和討論。 研究過程中,通過對最佳化準則和空域自適應濾波的理解,首先對不同天線陣列結構進行了性能仿真和比較分析,然后在對稱圓形天線陣列的基礎上對空域自適應算法進行了仿真分析,針對其自由度有限的問題接著對空時濾波方法做了詳細討論,在7元對稱圓形陣列的基礎上仿真說明了二者各自的優缺點。考慮到實際的干擾環境和本課題研究的初期階段,因此選用了適合本課題干擾環境的空域濾波方法,并對其自適應算法進行了適當的改進,使得其抗干擾性能獲得了一定程度的改善。 最后,詳細說明了該接收機抗干擾模塊的FPGA實現原理。詳細給出了頂層及各子模塊的設計流程與RTL視圖,實驗結果驗證了該算法的有效性。

    標簽: FPGA GPS 接收機 天線陣列

    上傳時間: 2013-06-03

    上傳用戶:xfbs821

  • 數字電子技術基礎習題詳解

    數字電子技術基礎閻石第四版課后習題答桉詳解,各章習題解答,Multism 2001使用方法簡要說明。本手冊的使用對象主要是電氣、電子信息類教師,也可供相關專業的讀者參考。

    標簽: 數字電子 技術基礎

    上傳時間: 2013-07-04

    上傳用戶:xmsmh

  • 電工學(第6版)下冊秦曾煌

    電工學(第6版)下冊秦曾煌452頁16.7M.rar上冊是電工技術部分;下冊是電子技術部分。各章均附有習題。另編有《電工學(第六版)學習輔導與習題選解》,作為與本書配套的教學參考書。本書可作為高等學校工科非電類專業上述兩門課程的教材,也可供社會讀者閱讀。

    標簽: 電工學

    上傳時間: 2013-08-02

    上傳用戶:wqxstar

  • 開關電源原理及各功能電路詳解

    開關電源的主要電路是由輸入電磁干擾濾波器(EMI)、整流濾波電路、功率變換電路、PWM控制器電路、輸出整流濾波電路組成。輔助電路有輸入過欠壓保護電路、輸出過欠壓保護電路、輸出過流保護電路、輸出短路保護

    標簽: 開關電源原理 功能電路

    上傳時間: 2013-06-05

    上傳用戶:cath

主站蜘蛛池模板: 高邮市| 洛隆县| 卢氏县| 宣城市| 乌兰县| 新津县| 绍兴县| 湘乡市| 济南市| 丹阳市| 定西市| 六枝特区| 南溪县| 桓台县| 田林县| 松溪县| 扶绥县| 伊宁市| 卢龙县| 洛南县| 屏边| 邯郸市| 收藏| 东城区| 深水埗区| 襄垣县| 长治县| 黔西县| 凤城市| 石棉县| 紫金县| 乌海市| 丘北县| 通州市| 邢台市| 绍兴市| 琼结县| 湘乡市| 冷水江市| 哈尔滨市| 长顺县|