控件名稱:WINZEOS.ZIP 2002年08月03日 作者:CapellaDevelopment Zeos系列構(gòu)件套件包含一組可直接存取Linux知名的免費數(shù)據(jù)庫MySQL、PostgreSql以及BorlandInterBase、MicrosoftSQLServer、Oracle的構(gòu)件套件,完全不透過OLE-DB、ODBC或BDE,并可與現(xiàn)有數(shù)據(jù)感知構(gòu)件搭配使用(5.3.0版,附源碼支持D3,D4,D5,D6,D7,CB3,CB4,CB5)
標(biāo)簽: CapellaDevelopment WINZEOS Postgre Linux
上傳時間: 2014-01-23
上傳用戶:hfmm633
本論文敘述了我校學(xué)成績管理的現(xiàn)狀以及Visual basic6.0語言的概況.重點介紹了學(xué)生成績管理系統(tǒng)的實現(xiàn)過程:包括系統(tǒng)分析、 系統(tǒng)調(diào)查、 數(shù)據(jù)流程分析、功能設(shè)計、 數(shù)據(jù)庫設(shè)計、 系統(tǒng)物理配置方案、 系統(tǒng)實現(xiàn)、 系統(tǒng)測試和調(diào)試.本系統(tǒng)主要功能有用戶管理、學(xué)生注冊、班級信息錄入、學(xué)生信息錄入、班級課程錄入、學(xué)校專業(yè)信息錄入、課程信息錄入、學(xué)生成績錄入、教師信息錄入、數(shù)據(jù)...........包括功能需求描述、數(shù)據(jù)庫設(shè)計等內(nèi)容.第四章介紹了本系統(tǒng)的具體實現(xiàn).第五章關(guān)于本系統(tǒng)開發(fā)過程中的結(jié)論及體會.
上傳時間: 2014-01-06
上傳用戶:stvnash
本論文敘述了我校學(xué)成績管理的現(xiàn)狀以及Visual basic6.0語言的概況。重點介紹了學(xué)生成績管理系統(tǒng)的實現(xiàn)過程:包括系統(tǒng)分析、 系統(tǒng)調(diào)查、 數(shù)據(jù)流程分析、功能設(shè)計、 數(shù)據(jù)庫設(shè)計、 系統(tǒng)物理配置方案、 系統(tǒng)實現(xiàn)、 系統(tǒng)測試和調(diào)試。本系統(tǒng)主要功能有用戶管理、學(xué)生注冊、班級信息錄入、學(xué)生信息錄入、班級課程錄入、學(xué)校專業(yè)信息錄入、課程信息錄入、學(xué)生成績錄入、教師信息錄入等等。包括功能需求描述、數(shù)據(jù)庫設(shè)計等內(nèi)容。第四章介紹了本系統(tǒng)的具體實現(xiàn)。第五章關(guān)于本系統(tǒng)開發(fā)過程中的結(jié)論及體會。
上傳時間: 2013-12-19
上傳用戶:腳趾頭
本論文敘述了我校學(xué)成績管理的現(xiàn)狀以及Visual basic6.0語言的概況。重點介紹了學(xué)生成績管理系統(tǒng)的實現(xiàn)過程:包括系統(tǒng)分析、 系統(tǒng)調(diào)查、 數(shù)據(jù)流程分析、功能設(shè)計、 數(shù)據(jù)庫設(shè)計、 系統(tǒng)物理配置方案、 系統(tǒng)實現(xiàn)、 系統(tǒng)測試和調(diào)試。
上傳時間: 2013-12-03
上傳用戶:思琦琦
delphi控件源碼:包含十四種控件的拓展功能:1、帶CheckBox的GroupBox。當(dāng)處于選中狀態(tài)時,GroupBox中的控件是可用的,否則是不可用的。2、可自定義圖標(biāo)、文字的DBNavigator控件。3、可控制窗體中輸入焦點的跳轉(zhuǎn)順序。4、圖形按鈕控件,可指定正常狀態(tài)、鼠標(biāo)指向、鼠標(biāo)按下時的圖片。可做出類似金山毒霸2001中的按鈕效果。...
標(biāo)簽: CheckBox GroupBox delphi 控件
上傳時間: 2014-01-05
上傳用戶:bcjtao
Cytech(駿龍科技有限公司)繼成功推出高效率、低發(fā)熱、輕重量的礦燈照明解決方案和高性能無線解決方案之后,最近又成功開發(fā)出2.4GHz立體聲無線音箱、2.4"TFT液晶顯示屏+SD卡插槽的MP4方案、以及功耗低、重量輕、體積小和圖像逼真的視像微顯眼鏡解決方案。 駿龍科技有限公司創(chuàng)辦于1998年,是香港及中國電子元件行業(yè)之中發(fā)展最迅速的分銷商之一。公司總部設(shè)于香港,另有13個地區(qū)辦公室遍及中國內(nèi)地,包括北京、深圳和上海。駿龍科技有限公司分銷超過25種美國高科技半導(dǎo)體產(chǎn)品品牌,包括ALTERA、CATALYST、IDT、MICRON、LINEAR TECHNOLOGY等等。
標(biāo)簽: Cytech 駿龍科技 發(fā)熱 礦燈
上傳時間: 2013-12-19
上傳用戶:tonyshao
本文描述了基于STM32系列MCU連接阿里云的方案,詳細(xì)說明了如何使用集成了阿里云物聯(lián)網(wǎng)套件的STM32擴展開發(fā)包。
標(biāo)簽: stm32 物聯(lián)網(wǎng)
上傳時間: 2022-02-23
上傳用戶:zhanglei193
在當(dāng)今的廣播系統(tǒng)中,絕大部分的視頻信號是隔行采樣的。采用這種掃描格式,能夠大幅度地減少視頻的帶寬,但也會引起彩色爬行、畫面閃爍、邊緣模糊及鋸齒等現(xiàn)象。這種缺陷經(jīng)人尺寸屏幕放大后就更加明顯。為改善畫面的視覺效果,去隔行技術(shù)應(yīng)運而生。同時,視頻信號本身的低幀頻也會導(dǎo)致行抖動、線爬行以及大面積閃爍等視覺效果上的缺陷。增加掃描頻率會把這些視覺缺陷搬移到人眼不敏感的高頻區(qū)域上去從而產(chǎn)生較好的主觀圖象質(zhì)量。而為了適應(yīng)不同顯示終端以及對圖像大小變化的要求就必須對原始信號分辨率即每幀行數(shù)和每行像素數(shù)進行變換。因此去隔行、幀頻轉(zhuǎn)換、分辨率變換成為視頻格式轉(zhuǎn)換的基本內(nèi)容。 FPGA 的出現(xiàn)是VLSI技術(shù)和EDA技術(shù)發(fā)展的結(jié)果。FPGA器件集成度高、體積小,具有通過用戶編程實現(xiàn)專門應(yīng)用的功能。它允許電路設(shè)計者利用基于計算機的開發(fā)平臺,經(jīng)過設(shè)計輸入、仿真、測試和校驗,直到達(dá)到預(yù)期的結(jié)果。使用FPGA器件可以大大縮短系統(tǒng)的研制周期,減少資金投入。另外采用FPGA器件可以將原來的電路板級產(chǎn)品集成芯片級產(chǎn)品,從而降低了功耗,提高了可靠性,同時還可以很方便的對設(shè)計進行在線修改。 該文在介紹了視頻格式轉(zhuǎn)換中的主要算法后,重點對去隔行、幀頻轉(zhuǎn)換、分辨率變換的FPGA綜合實現(xiàn)方案進行了由簡單到復(fù)雜的深入研究,分別給出了最簡解決方案、基于非線性算法的解決方案和基于運動補償?shù)慕鉀Q方案。最簡解決方案利用線性算法將去隔行,幀頻轉(zhuǎn)換,分辨率變換三項處理同時實現(xiàn),達(dá)到FPGA內(nèi)部資源和外部RAM耗用量都為最小的要求,是后續(xù)復(fù)雜方案的基礎(chǔ)。其中去隔行采用場合并方式,幀頻轉(zhuǎn)換采用幀重復(fù)方式,分辨率變換采用均勻插值方式。基于非線性算法的解決方案中加入了對靜止區(qū)域的判斷,靜止區(qū)域的輸出像素值直接選用相應(yīng)位置的已存輸入數(shù)據(jù),非靜止區(qū)域的輸出像素值通過對已存輸入數(shù)據(jù)進行非線性運算得出。基于運動補償?shù)慕鉀Q方案在對靜止區(qū)域進行判斷和處理的基礎(chǔ)上,對欲生成的變頻后的場間插值幀進行運動估計,根據(jù)運動矢量得出非靜止區(qū)域的輸出像素值。其中為求得輸入場間相應(yīng)時間位置上的插值幀輸出數(shù)據(jù),該方案采用了自定義的前后向塊匹配運動估計方式,通過對三步搜索算法的高效實現(xiàn),將SAD 值進行比較得出運動矢量。
標(biāo)簽: FPGA 視頻格式轉(zhuǎn)換 算法研究
上傳時間: 2013-07-19
上傳用戶:米卡
本文從總體方案、硬件電路、軟件程序、性能測試等幾個方面詳細(xì)地闡述了基于FPGA與USB2.0的數(shù)據(jù)采集系統(tǒng)。采集系統(tǒng)選用高采樣率低噪聲的12位AD轉(zhuǎn)換芯片進行AD轉(zhuǎn)換電路設(shè)計;借助頻率高、內(nèi)部時延小的FPGA芯片實現(xiàn)USB固件并以此控制USB接口芯片,通過乒乓的方式對采樣數(shù)據(jù)進行緩存,提高了系統(tǒng)數(shù)據(jù)吞吐能力;運用USB2.0標(biāo)準(zhǔn)的接口芯片為整個采集系統(tǒng)提供USB的通信能力。采用集成度較高的FPGA芯片作為系統(tǒng)控制核心,降低了設(shè)計難度,提高了系統(tǒng)穩(wěn)定性,同時還減小了設(shè)備體積。
標(biāo)簽: FPGA 2.0 USB 數(shù)據(jù)采集
上傳時間: 2013-04-24
上傳用戶:xuanjie
隨著科學(xué)技術(shù)水平的不斷提高,在科研和生產(chǎn)過程中為了更加真實的反映被測對象的性質(zhì),對測試系統(tǒng)的性能要求越來越高。傳統(tǒng)的測試裝置,由于傳輸速度低或安裝不便等問題已不能滿足科研和生產(chǎn)的實際需要。USB技術(shù)的出現(xiàn)很好的解決了上述問題。USB總線具有支持即插即用、易于擴展、傳輸速率高(USB2.0協(xié)議下為480Mbps)等優(yōu)點,已逐漸得到廣泛的應(yīng)用。 本課題研究并設(shè)計了一套基于USB2.0的數(shù)據(jù)采集系統(tǒng)。論文首先詳細(xì)介紹了USB總線協(xié)議,然后從系統(tǒng)的總體結(jié)構(gòu)、硬件電路、軟件程序以及系統(tǒng)性能檢測等幾個方面,詳細(xì)闡述了系統(tǒng)的設(shè)計思想和實現(xiàn)方案。系統(tǒng)采用雙12位A/D轉(zhuǎn)換器,提供兩條模擬信號通道,可以同時采集雙路信號,最高的采樣率為200KHz。USB接口芯片采用Cypress公司的CY7C68013。論文詳細(xì)介紹了其在SlaveFIFO接口模式下的電路設(shè)計和程序設(shè)計。系統(tǒng)應(yīng)用FPGA芯片作系統(tǒng)的核心控制,控制系統(tǒng)的數(shù)據(jù)采集和與USB接口芯片的數(shù)據(jù)交換,并產(chǎn)生其中的邏輯控制信號和時序信號。同時應(yīng)用FPGA芯片作系統(tǒng)的核心控制可提高了系統(tǒng)穩(wěn)定性、減小設(shè)備的體積。系統(tǒng)的軟件設(shè)計,主要包括FPGA芯片中的邏輯、時序控制程序、8051固件程序、客戶應(yīng)用程序及其驅(qū)動程序??蛻舳诉x擇了微軟的Visual Studio6.0 C++作開發(fā)平臺,雖然增加了復(fù)雜程度,但是軟件執(zhí)行效率及重用性均得到提高。 最后,應(yīng)用基于USB2.0的數(shù)據(jù)采集系統(tǒng)測試標(biāo)準(zhǔn)信號及電木的導(dǎo)熱系數(shù),以驗證測試系統(tǒng)的可靠信與準(zhǔn)確性。
標(biāo)簽: FPGA USB 接口 數(shù)據(jù)采集
上傳時間: 2013-04-24
上傳用戶:鳳臨西北
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1