本文針對我國當(dāng)今大型倉庫、大型糧庫的監(jiān)測與控制現(xiàn)狀,進(jìn)行研究開發(fā),采用較為實用和先進(jìn)的單片微型機(jī)控制系統(tǒng),運(yùn)用溫度傳感器和濕度傳感器對溫度、濕度的敏感性設(shè)計了一種基于多級通訊總線的糧庫溫、濕度自動監(jiān)測系統(tǒng),主要包括通訊控制總站以及下位機(jī)的設(shè)計。操作人員可以通過向通訊控制總站發(fā)送命令,提取下位機(jī)溫、濕度數(shù)據(jù),下位機(jī)實現(xiàn)溫、濕度檢測;同時可以查看歷史檢測數(shù)據(jù),進(jìn)行糧情分析和糧庫管理等一系列操作。 溫濕度的測量和控制系統(tǒng)通常被認(rèn)為是一項較為簡單的控制技術(shù),但是由于濕敏元件的穩(wěn)定性差,壽命短等問題,實際應(yīng)用系統(tǒng)中能正常運(yùn)行的不多,除非建立有嚴(yán)格的管理制度,而且管理人員的綜合素質(zhì)要達(dá)到一定的要求。所以,本文重點分析了濕敏傳感測量的機(jī)制,選型和技術(shù)措施。在研究了多種濕度傳感器性能的基礎(chǔ)上選用了合適的濕度傳感器,這是本設(shè)計的一個重點。本設(shè)計還有一個重點,用CPLD設(shè)計了一個模擬開關(guān)和顯示部分。 本設(shè)計研制的上位機(jī)采用PC機(jī),通過RS-232接口與轉(zhuǎn)換器相連,轉(zhuǎn)換器通過RS-485總線連接下位機(jī),實現(xiàn)監(jiān)控室與現(xiàn)場的數(shù)據(jù)通信。每臺下位機(jī)位于各糧倉內(nèi),需要監(jiān)測256路的溫、濕度信號,為了能實現(xiàn)共256路溫濕度的數(shù)據(jù)采集工作,本設(shè)計中用CPLD設(shè)計了一個模擬開關(guān),每次只采集一路數(shù)據(jù)送入到單片機(jī)中去;另外,本設(shè)計的顯示部分也獨(dú)特的選用了CPLD來實現(xiàn)。正常情況下上位機(jī)每4小時向下位機(jī)發(fā)布一次檢測信號(同時在任何時刻也可監(jiān)控某個糧倉的溫濕度情況),下位機(jī)利用PICl6F877單片機(jī)來實現(xiàn)糧倉中128路溫度和128路濕度的測控。 該糧倉溫、濕度測控系統(tǒng)實用性強(qiáng),成本低,數(shù)據(jù)傳輸效率高,可靠性好。它不儀可以應(yīng)用于糧庫的監(jiān)控管理,而且也可推廣到其他監(jiān)控領(lǐng)域,因此具有廣泛的應(yīng)用前景。
上傳時間: 2013-05-23
上傳用戶:liuwei6419
隨著計算機(jī)和微電子技術(shù)的飛速發(fā)展,基于數(shù)字信號處理的示波器、信號發(fā)生器、邏輯分析儀和頻譜分析儀等測量儀器已經(jīng)應(yīng)用到各個領(lǐng)域并且發(fā)揮著重要作用,但這些儀器昂貴的價格阻礙了它們的普遍使用。 本文針對電子測量儀器技術(shù)發(fā)展和普及的情況,結(jié)合用FPGA實現(xiàn)數(shù)字信號處理的優(yōu)勢,研究一種基于FPGA的輔助性獨(dú)立電予測量儀器的軟件系統(tǒng)。這種儀器可以作為數(shù)模混合電路測試和驗證的工具,用來觀察模擬信號波形、數(shù)字信號時序波形、模擬信號的幅度頻譜,也可以用來產(chǎn)生DDS信號。在硬件選擇上,使用具有Altera公司CycloneⅡ器件的平臺來實現(xiàn)單片DSP系統(tǒng),這種芯片成本低廉、工作速度快、技術(shù)兼容性好;在軟件設(shè)計上,采用基于FPGA的可編程數(shù)字邏輯設(shè)計方法,這種方法具有開發(fā)難度小、功能擴(kuò)展簡單等優(yōu)點。設(shè)計中采用的關(guān)鍵技術(shù)包括:基于FPGA和IP Core的Verilog HDL設(shè)計、數(shù)據(jù)采集、數(shù)據(jù)存儲、數(shù)據(jù)處理以及數(shù)據(jù)波形的實時顯示。對這些技術(shù)的研究探討不僅有理論研究價值,在科學(xué)實驗和產(chǎn)品設(shè)計中同樣具有重要的實用價值。系統(tǒng)的設(shè)計以低資源、高性能為目標(biāo),設(shè)計中采用了科學(xué)的模塊劃分、設(shè)計與集成的方法,在保持原四種信號處理功能不變的前提下,盡量多的節(jié)約各種FPGA資源,為實現(xiàn)低成本的輔助電子測量儀器提供了可能。
標(biāo)簽: FPGA 多功能電子 測量系統(tǒng)
上傳時間: 2013-06-05
上傳用戶:love_stanford
多電平逆變器中每個功率器件承受的電壓相對較低,因此可以用低耐壓功率器件實現(xiàn)高壓大容量逆變器,且采用多電平變換技術(shù)可以顯著提高逆變器輸出電壓的質(zhì)量指標(biāo)。因此,隨著功率器件的不斷發(fā)展,采用多電平變換技術(shù)將成為實現(xiàn)高壓大容量逆變器的重要途徑和方法。本文選取其中一種極具優(yōu)勢的多電平拓?fù)浣Y(jié)構(gòu)一級聯(lián)多電平變頻器作為研究對象,完成了其拓?fù)浣Y(jié)構(gòu)、控制策略及測控系統(tǒng)的設(shè)計。 @@ 首先,對多電平變頻器的研究意義,國內(nèi)外現(xiàn)狀進(jìn)行了分析,比較了三種成熟拓?fù)浣Y(jié)構(gòu)的特點,得出了級聯(lián)型多電平變頻器的優(yōu)點,從而將其作為研究對象。對比分析了四種調(diào)制策略,確定載波移相二重化的調(diào)制方法和恒壓頻比的控制策略,進(jìn)行數(shù)學(xué)分析和理論仿真,得出了選擇的正確性及可行性。并指出了級聯(lián)單元個數(shù)與載波移相角的關(guān)系和調(diào)制比對輸出電壓的影響;完成了級聯(lián)變頻器數(shù)學(xué)模型的建立和死區(qū)效應(yīng)的分析。 @@ 其次,完成了相關(guān)硬件的設(shè)計,包括DSP、CPLD、IPM的選型,系統(tǒng)電源的設(shè)計、檢測(轉(zhuǎn)速、電流、電壓、故障)電路的設(shè)計、通信電路的設(shè)計等。用Labwindows/CVI實現(xiàn)了上位機(jī)界面的編寫,實現(xiàn)了開關(guān)機(jī)、設(shè)定轉(zhuǎn)速、通信配置、電壓電流轉(zhuǎn)速檢測、電流軟件濾波、諧波分析。編寫了下位機(jī)DSP的串口通信、AD轉(zhuǎn)換、轉(zhuǎn)速檢測(QEP)以及部分控制程序。 @@ 最后,在實驗臺上完成硬件和軟件的調(diào)試,成功的實現(xiàn)了變頻器載波移相SPWM的多電平輸出,并驅(qū)動異步電機(jī)進(jìn)行了空載變頻試驗,測控界面能準(zhǔn)確的與下位機(jī)進(jìn)行通信,快捷的給定各種控制命令,并能實時的顯示變頻器的輸出頻率、輸出電壓和輸出電流,為實驗調(diào)試增加了方便性,提高了工作效率。 @@關(guān)鍵詞:級聯(lián)多電平逆變器;載波移相;IPM;DSP;Labwindows/CVI;測控界面
標(biāo)簽: 級聯(lián) 電平變頻器 測控系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:米卡
20世紀(jì)90年代以來,為了緩解能源和環(huán)境對人類生活和社會發(fā)展的壓力,世界各國都投入了大量資金開發(fā)電動汽車。在日本、美國、法國等汽車強(qiáng)國已經(jīng)開發(fā)出一些商品化的電動汽車。我國在“十五”期間,國家電動汽車重大科技專項確立以燃料電池汽車、混合電動汽車、純電動汽車以及相關(guān)的多能源動力總成控制、驅(qū)動電機(jī)、動力蓄電池及燃料電池等關(guān)鍵零部件研發(fā)。 與其它驅(qū)動電機(jī)相比,永磁同步電動機(jī)具有高效率、高功率密度和良好的控制特性,受到人們的普遍關(guān)注,越來越多地應(yīng)用于電動汽車的驅(qū)動裝置中。本文課題以印度REVA公司小型純電動汽車驅(qū)動用永磁同步電動機(jī)及其控制器為研究對象,對永磁同步電動機(jī)本體及控制器硬件進(jìn)行了比較深入的研究,設(shè)計并制作了永磁同步電動機(jī)試驗樣機(jī)以及基于TMS320LF2407A DSP的永磁同步電動機(jī)控制器,在此基礎(chǔ)上展開了初步試驗研究。 本文首先比較了當(dāng)前常用電動汽車驅(qū)動電機(jī)的特點,并綜述了電力電子和計算機(jī)控制技術(shù)在汽車驅(qū)動中的應(yīng)用;然后分析永磁同步電機(jī)氣隙磁場對電機(jī)性能的影響,針對電動汽車驅(qū)動電機(jī)的特點,提出了T形轉(zhuǎn)子永磁同步電動機(jī),不僅使永磁同步電動機(jī)的氣隙磁場接近正弦同時解決了高速運(yùn)行時磁鋼的固定問題;同時,制作了基于TMS320LF2407A DSP和IPM模塊的永磁同步電動機(jī)矢量控制器,并對控制器進(jìn)行了驅(qū)動無刷直流電動機(jī)的負(fù)載實驗和永磁同步電機(jī)的空載實驗;最后,分析永磁同步電機(jī)矢量控制的數(shù)學(xué)模型,并建立了永磁同步電機(jī)的SVPWM驅(qū)動的仿真模型,進(jìn)行了id=0的矢量控制系統(tǒng)仿真,研究了永磁同步電機(jī)參數(shù)對系統(tǒng)動態(tài)響應(yīng)的影響。
標(biāo)簽: 電動汽車 永磁同步電動機(jī) 控制器
上傳時間: 2013-07-23
上傳用戶:cooran
現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨(dú)立承擔(dān)。系統(tǒng)設(shè)計師們更愿意自己設(shè)計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計周期盡可能短,最好是在實驗室里就能設(shè)計出合適的ASIC芯片,并且立即投入實際應(yīng)用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運(yùn)用于通信領(lǐng)域、消費(fèi)類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內(nèi)部進(jìn)行邏輯功能的實現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進(jìn)行配置來支持多種不同的接口標(biāo)準(zhǔn)。FPGA允許使用者通過不同編程來配置實現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標(biāo)準(zhǔn)的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標(biāo)準(zhǔn)的選擇、輸出驅(qū)動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關(guān)于FPGA中多標(biāo)準(zhǔn)兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計和實現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設(shè)計出能夠兼容單端標(biāo)準(zhǔn)的I/O電路模塊;同時針對以前設(shè)計的I/O模塊不支持雙端標(biāo)準(zhǔn)的缺點,要求新的電路模塊中擴(kuò)展出雙端標(biāo)準(zhǔn)的部分。文中以低壓雙端差分標(biāo)準(zhǔn)(LVDS)為代表構(gòu)建雙端標(biāo)準(zhǔn)收發(fā)轉(zhuǎn)換電路,與單端標(biāo)準(zhǔn)比較,LVDS具有很多優(yōu)點: (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負(fù)載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計完成了可以用于Virtex系列各低端型號FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標(biāo)準(zhǔn),其中包括單端標(biāo)準(zhǔn),也包括雙端標(biāo)準(zhǔn)如LVDS等。它具有適應(yīng)性的優(yōu)點、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點可以改進(jìn)和簡化系統(tǒng)級的設(shè)計,為最終的產(chǎn)品設(shè)計和生產(chǎn)打下基礎(chǔ)。設(shè)計中對包括20種IO標(biāo)準(zhǔn)在內(nèi)的各電器參數(shù)按照用戶手冊描述進(jìn)行仿真驗證,性能參數(shù)已達(dá)到預(yù)期標(biāo)準(zhǔn)。
標(biāo)簽: FPGA 標(biāo)準(zhǔn) 可編程
上傳時間: 2013-05-15
上傳用戶:shawvi
虛擬儀器技術(shù)是以傳感器、信號測量與處理、微型計算機(jī)等技術(shù)為基礎(chǔ)而形成的一門綜合應(yīng)用技術(shù)。目前虛擬儀器大部分是基于PC機(jī),利用PCI等總線技術(shù)傳輸數(shù)據(jù),數(shù)據(jù)卡插拔不便,便攜性差。隨著嵌入式技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)平臺已經(jīng)應(yīng)用到各個領(lǐng)域,而市場上的嵌入式虛擬儀器系統(tǒng)還相當(dāng)少,各種研究工作才剛剛起步,各種高性能的虛擬儀器和處理系統(tǒng)在現(xiàn)代工業(yè)控制和科學(xué)研究中已成為必不可少的部分。因此在我國開發(fā)具有較高性能、接口靈活、功能多樣化、低成本的虛擬儀器裝置勢在必行。 針對目前虛擬儀器系統(tǒng)發(fā)展趨勢和特點,采用FPGA技術(shù),進(jìn)行一種支持多種平臺的高速虛擬儀器系統(tǒng)的設(shè)計與研究,并針對高速虛擬儀器系統(tǒng)中的一些技術(shù)難點提出解決方案。首先進(jìn)行了系統(tǒng)的總體設(shè)計,確定了采用FPGA作為系統(tǒng)的控制核心,并選取了Labview作為PC平臺應(yīng)用程序開發(fā)工具,利用USB2.0接口來進(jìn)行數(shù)據(jù)傳輸;同時選取嵌入式處理器S3C2410以及WinCE作為嵌入式系統(tǒng)硬軟件平臺。隨后進(jìn)行了各個具體模塊的設(shè)計,在硬件方面,分別設(shè)計了前端處理電路,ADC電路以及USB接口電路。在軟件方面,進(jìn)行了FPGA控制程序的設(shè)計工作,實現(xiàn)了對各個模塊和接口電路的控制功能。在上層應(yīng)用程序的設(shè)計方面,設(shè)計了Labview應(yīng)用程序,實現(xiàn)了波形顯示和頻譜分析等儀器功能,人機(jī)界面良好。在嵌入式平臺上面,進(jìn)行了WinCE下GPIO驅(qū)動程序設(shè)計,并在上層應(yīng)用程序中調(diào)用驅(qū)動來進(jìn)行數(shù)據(jù)的讀取。為了解決高速ADC與數(shù)據(jù)緩存器的速度不匹配的問題,提出利用多體交叉式存儲器結(jié)構(gòu)的設(shè)計方案,并在FPGA內(nèi)對控制程序進(jìn)行了設(shè)計,對其時序進(jìn)行了仿真。 最后對系統(tǒng)進(jìn)行了聯(lián)合調(diào)試工作,利用上層軟件對輸入波形進(jìn)行采集。根據(jù)調(diào)試結(jié)果看,該系統(tǒng)對輸入信號進(jìn)行了較好的采樣和存儲,還原了波形,達(dá)到了預(yù)期效果。課題研究并且對設(shè)計出一種支持多平臺的新型虛擬儀器系統(tǒng),具有性能好、使用靈活,節(jié)省成本等特點,具有較高的研究價值和現(xiàn)實意義。
上傳時間: 2013-04-24
上傳用戶:shwjl
由于移動環(huán)境的復(fù)雜性,無線信號在發(fā)送傳輸和接收過程中有很明顯的衰落現(xiàn)象,特別是在高頻無線通信中,多徑衰落或頻率選擇性衰落對無線信號的干擾最為嚴(yán)重。通過分集接收技術(shù),Rake接收機(jī)在CDMA移動通信系統(tǒng)中抗多徑衰落效果尤為明顯。作為一種新穎的多址接入方式,多載波CDMA充分利用了OFDM最優(yōu)頻率利用率以及CDMA的多址和頻率分集,且系統(tǒng)容量和抗符號間干擾性能明顯優(yōu)于傳統(tǒng)的單載波CDMA。這些特性使得多載波CDMA成為未來的寬帶無線通信系統(tǒng)最有希望的候選。 @@ 本文研究了一種多載波擴(kuò)頻通信系統(tǒng),介紹了其Rake接收機(jī)工作原理和設(shè)計思想,進(jìn)行了理論仿真并用FPGA予以實現(xiàn)。 @@ 本文首先介紹了移動通信系統(tǒng)的發(fā)展歷史以及OFDM和CDMA技術(shù)原理,并描述了OFDM和CDMA結(jié)合的三種系統(tǒng)(MC-DS-CDMA、MT-CDMA、MC-CDMA)的原理和系統(tǒng)模型;接著,介紹了目前影響移動通信的主要衰落以及Rake接收機(jī)基本原理及其作用。多徑信號的每路信號都可能含有可以利用的信息,Rake接收機(jī)就是通過多個相關(guān)接收器接收多徑信號中各路信號,通過信道估計和信道補(bǔ)償消去信道因子的附加相位,并把他們合并在一起,以此來改善信號的信噪比和系統(tǒng)的可靠性;在此基礎(chǔ)上,論文提出了一種多載波擴(kuò)頻通信系統(tǒng)的實現(xiàn)方案,并詳細(xì)介紹了其Rake接收機(jī)實現(xiàn)原理,給出了最大比合并時各種分徑數(shù)目下系統(tǒng)誤碼率的仿真圖;最后介紹了此方案中Rake接收機(jī)的FPGA硬件實現(xiàn)設(shè)計方案及其系統(tǒng) 測試結(jié)果。@@ 仿真結(jié)果顯示出隨著分集徑數(shù)的增加,系統(tǒng)的誤碼率顯著降低。表明Rake接收機(jī)抗多徑衰落效果顯著,且在多載波CDMA系統(tǒng)中其分集效果更好,實現(xiàn)相對簡單。最終Rake接收機(jī)的FPGA實現(xiàn)結(jié)果同理論仿真一致,時序通過,資源耗費(fèi)不大,具有較大的實用價值。 @@關(guān)鍵詞:多載波擴(kuò)頻通信,CDMA,Rake接收機(jī),F(xiàn)PGA
上傳時間: 2013-07-25
上傳用戶:axxsa
為適應(yīng)組合導(dǎo)航計算機(jī)系統(tǒng)的微型化、高性能度的要求,拓寬導(dǎo)航計算機(jī)的應(yīng)用領(lǐng)域,本文設(shè)計出一種基于浮點型DSP(TMS320C6713)和可編程邏輯陣列器件(FPGA: EP1C12N240C8)協(xié)同合作的導(dǎo)航計算機(jī)系統(tǒng)。 論文在闡述了組合導(dǎo)航計算機(jī)的特點和應(yīng)用要求后,提出基于DSP和FPGA的組合導(dǎo)航計算機(jī)系統(tǒng)方案。該方案以DSP為導(dǎo)航解算處理器,由FPGA完成IMU信號的采集和緩存以及系統(tǒng)控制信號的整合;DSP通過EMIF接口實現(xiàn)和FPGA通信。在此基礎(chǔ)上研究了各擴(kuò)展通信接口、系統(tǒng)硬件原理圖和PCB的開發(fā),且在FPGA中使用調(diào)用IP核來實現(xiàn)FIR低通濾波數(shù)據(jù)處理機(jī)抖激光陀螺的機(jī)抖振動的影響。其次,詳細(xì)闡述了利用TI公司的DSP集成開發(fā)環(huán)境和DSP/BIOS準(zhǔn)實時操作系統(tǒng)開發(fā)多任務(wù)系統(tǒng)軟件的具體方案。本文引入DSP/BIOS實時操作系統(tǒng)提供的多任務(wù)機(jī)制,將采集處理按照功能劃分四個相對獨(dú)立的任務(wù),這些任務(wù)在DSP/BIOS的調(diào)度下,按照用戶指定的優(yōu)先級運(yùn)行,大大提高系統(tǒng)的工作效率。最后給了DSP芯片Bootloader的制作方法。 導(dǎo)航計算機(jī)系統(tǒng)研制開發(fā)是軟、硬件研究緊密結(jié)合的過程。在微型導(dǎo)航計算機(jī)系統(tǒng)方案建立的基礎(chǔ)上,本文首先討論了系統(tǒng)硬件整體設(shè)計和軟件開發(fā)流程;其次針對導(dǎo)航計算機(jī)系統(tǒng)各個功能模塊以及多項關(guān)鍵技術(shù)進(jìn)行了設(shè)計與開發(fā)工作,涉及系統(tǒng)數(shù)據(jù)通信模塊、模擬信號采集模塊和數(shù)據(jù)存儲模塊;最后,對導(dǎo)航計算機(jī)系統(tǒng)進(jìn)行了聯(lián)合調(diào)試工作,并對各個模塊進(jìn)行了詳細(xì)的功能測試與驗證,完成了微型導(dǎo)航計算機(jī)系統(tǒng)的制作。 以DSP/FPGA作為導(dǎo)航計算機(jī)硬件平臺的捷聯(lián)式慣性導(dǎo)航實時數(shù)據(jù)系統(tǒng)能夠滿足系統(tǒng)所要求的高精度、實時性、穩(wěn)定性要求,適應(yīng)了其高性能、低成本、低功耗的發(fā)展方向。
標(biāo)簽: FPGA DSP 導(dǎo)航計算機(jī)
上傳時間: 2013-04-24
上傳用戶:lishuoshi1996
當(dāng)前,隨著電子技術(shù)的飛速發(fā)展,智能化系統(tǒng)中需要傳輸?shù)臄?shù)據(jù)量日益增大,要求數(shù)據(jù)傳送的速度也越來越快,傳統(tǒng)的數(shù)據(jù)傳輸方式已無法滿足目前的要求。在此前提下,采用高速數(shù)據(jù)傳輸技術(shù)成為必然,DMA(直接存儲器訪問)技術(shù)就是較理想的解決方案之一,能夠滿足信息處理實時性和準(zhǔn)確性的要求。 本文以EDA工具、硬件描述語言和可編程邏輯器件(FPGA)為技術(shù)支撐,設(shè)計DMA控制器的總體結(jié)構(gòu)。在通道檢測模塊中,解決了信號抗干擾和請求信號撤銷問題,并提出并行通道檢測算法;在優(yōu)先級管理模塊中提出了動態(tài)優(yōu)先級端口響應(yīng)機(jī)制;在傳輸模塊中采用狀態(tài)機(jī)的設(shè)計思想設(shè)計多個通道的數(shù)據(jù)傳輸。通過各模塊問題的解決及新方法的采用,最終設(shè)計出基于FPGA的多通道DMA控制器的IP軟核。實驗仿真結(jié)果表明,本控制器傳輸速度較快,主頻達(dá)100MHz以上,且工作穩(wěn)定。
上傳時間: 2013-05-16
上傳用戶:希醬大魔王
隨著數(shù)字視頻廣播的發(fā)展,觀眾將會面對越來越多綜合或?qū)iT頻道的選擇,欣賞到更高品質(zhì),更多服務(wù)的節(jié)目。而廣播業(yè)者則要為這些節(jié)目的版權(quán)購買,制作而承受更高的成本,單純的廣告收入已經(jīng)不夠。要求對用戶收取一定的收視費(fèi)用,而另一方面,調(diào)查也顯示用戶是愿意預(yù)付一定費(fèi)用以獲得更好服務(wù)的。條件接受系統(tǒng)(Conditional Access system)就是為了商業(yè)目的而對某些廣播服務(wù)實施接入控制,決定一個數(shù)字接受設(shè)備能否將特定的廣播節(jié)目展現(xiàn)給最終用戶的系統(tǒng)。CA技術(shù)要求既能使用戶自由選擇收看節(jié)目又能保護(hù)廣播業(yè)者的利益,確算只有已支付了或即將支付費(fèi)用的用戶才能收看到所選的電視節(jié)目。在數(shù)字電視領(lǐng)域中,CA系統(tǒng)無疑將成為發(fā)展新服務(wù)的必需條件。但是在不同的運(yùn)營商可能會使用不同的CA系統(tǒng),在不同的CA系統(tǒng)之間進(jìn)行互操作所必需共同遵守的最基本條件是:通用的加擾算法。每個用戶接收設(shè)備中應(yīng)集成相應(yīng)的解擾模塊。在我國國家標(biāo)準(zhǔn)--數(shù)字電視條件接收系統(tǒng)GY/Z 175-2001的附錄H中有詳細(xì)的描述。 FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。可以說,F(xiàn)PGA芯片是小批量系統(tǒng)提高系統(tǒng)集成度、可靠性的最佳選擇之一。 首先本文簡要介紹CA系統(tǒng)的目的和組成,F(xiàn)PGA的結(jié)構(gòu)和原理,優(yōu)勢。然后介紹了利用FPGA來實現(xiàn)CA系統(tǒng)主要組成部分即加擾的原理和步驟,分析算法,劃分邏輯結(jié)構(gòu),軟件仿真,劃分硬件模塊,硬件性能分析,驗證平臺構(gòu)建,硬件實現(xiàn)等。 然后對以上各個部分做詳細(xì)的闡述。同時為了指導(dǎo)FPGA設(shè)計,給出了FPGA的結(jié)構(gòu)和原理與FPGA設(shè)計的基本原則、設(shè)計的基本技巧、設(shè)計的基本流程; 最后給出了該加擾系統(tǒng)的測試與驗證方法以及驗證和測試結(jié)果。
上傳時間: 2013-06-22
上傳用戶:chongchong2016
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1