亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

計(jì)(jì)量芯片

  • DSP芯片的原理與開(kāi)發(fā)應(yīng)用

    作者:張雄偉 第一章 概述 第二章 DSP芯片的基本結(jié)構(gòu)和特征 第三章 DSP芯片的定點(diǎn)運(yùn)算 第四章 DSP芯片的浮點(diǎn)運(yùn)算 第五章 TMS320DSP芯片的定點(diǎn)軟硬件設(shè)計(jì) 第六章 TMS320DSP芯片的浮點(diǎn)軟硬件設(shè)計(jì) 第七章 COFF公共目標(biāo)文件格式 第八章 DSP芯片的開(kāi)發(fā)工具及應(yīng)用 第九章 用C語(yǔ)言開(kāi)發(fā)DSP芯片 第十章 DSP芯片的C語(yǔ)言和匯編語(yǔ)言的混合開(kāi)發(fā) 第十一章 DSP芯片的應(yīng)用開(kāi)發(fā)舉例 第十二章 數(shù)字濾波器的DSP實(shí)現(xiàn) 第十三章 FFT的DSP實(shí)現(xiàn)

    標(biāo)簽: DSP 芯片

    上傳時(shí)間: 2013-10-12

    上傳用戶:dddddd

  • DSP芯片SCI模塊在電力電子控制裝置中的應(yīng)用

    DSP芯片SCI模塊在電力電子控制裝置中的應(yīng)用

    標(biāo)簽: DSP SCI 芯片 模塊

    上傳時(shí)間: 2013-11-23

    上傳用戶:crazyer

  • 上海海爾部分小芯片程序模塊開(kāi)發(fā)介紹

    海爾芯片程序模塊

    標(biāo)簽: 模塊 海爾

    上傳時(shí)間: 2014-12-28

    上傳用戶:luopoguixiong

  • 基于DSP芯片的音頻信號(hào)數(shù)字處理接口

    介紹了16bit立體聲數(shù)字音頻信號(hào)編解碼器CS4218與DSP56F826芯片組成的音頻信號(hào)數(shù)字處理接口,給出了相應(yīng)的應(yīng)用電路接口設(shè)計(jì)和部分軟件框圖。

    標(biāo)簽: DSP 芯片 數(shù)字處理 接口

    上傳時(shí)間: 2013-11-16

    上傳用戶:hopy

  • FPGA-CPLD芯片設(shè)置方法

    FPGA-CPLD芯片設(shè)置方法

    標(biāo)簽: FPGA-CPLD 芯片設(shè)置

    上傳時(shí)間: 2013-10-28

    上傳用戶:whymatalab2

  • Arria V系列 FPGA芯片白皮書(shū)(英文)

      Arria V系列 FPGA芯片基本描述   (1)28nm FPGA,在成本、功耗和性能上達(dá)到均衡;   (2)包括低功耗6G和10G串行收發(fā)器;   (3)總功耗比6G Arria II FPGA低40%;   (4)豐富的硬核IP模塊,提高了集成度   (5)目前市場(chǎng)上支持10.3125Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。

    標(biāo)簽: Arria FPGA V系列 芯片

    上傳時(shí)間: 2013-10-26

    上傳用戶:wsq921779565

  • 全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析

        全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析:賽靈思的最新7系列FPGA芯片包括3個(gè)子系列,Artix-7、 Kintex-7和Virtex-7。在介紹芯片之前,先看看三個(gè)子系列芯片的介紹表,如下表1所示:   表1 全新Xilinx FPGA 7系列子系列介紹表   (1) Artix-7 FPGA系列——業(yè)界最低功耗和最低成本   通過(guò)表1我們不難得出以下結(jié)論: 與上一代 FPGA相比,其功耗降低了50%,成本削減了35%,性能提高30%,占用面積縮減了50%,賽靈思FPGA芯片在升級(jí)中,功耗和性能平衡得非常好。

    標(biāo)簽: Xilinx FPGA 賽靈思 系列芯片

    上傳時(shí)間: 2013-10-27

    上傳用戶:comer1123

  • 賽靈思FPGA芯片架構(gòu)分析

    賽靈思FPGA芯片論文,值得一看。

    標(biāo)簽: FPGA 賽靈思 芯片架構(gòu)

    上傳時(shí)間: 2014-12-28

    上傳用戶:1583264429

  • 用FPGA實(shí)現(xiàn)RS485通信接口芯片

    在點(diǎn)對(duì)多點(diǎn)主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實(shí)現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標(biāo)準(zhǔn)接口形式。當(dāng)選擇主從多點(diǎn)同步通信方式時(shí),工作過(guò)程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語(yǔ)言在FPGA 上實(shí)現(xiàn)的以HDLC/ SDLC 協(xié)議控制為基礎(chǔ)的RS - 485 通信接口芯片。實(shí)驗(yàn)表明,這種接口芯片操作簡(jiǎn)單、體積小、功耗低、可靠性高,極具實(shí)用價(jià)值。

    標(biāo)簽: FPGA 485 RS 通信接口

    上傳時(shí)間: 2013-11-02

    上傳用戶:zhf01y

  • 擴(kuò)頻通信芯片STEL-2000A的FPGA實(shí)現(xiàn)

    針對(duì)傳統(tǒng)集成電路(ASIC)功能固定、升級(jí)困難等缺點(diǎn),利用FPGA實(shí)現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實(shí)現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實(shí)現(xiàn)方法,推導(dǎo)出一種簡(jiǎn)便的引入?仔/4固定相移的實(shí)現(xiàn)方法。采用模塊化的設(shè)計(jì)方法使用VHDL語(yǔ)言編寫(xiě)出源程序,在Virtex-II Pro 開(kāi)發(fā)板上成功實(shí)現(xiàn)了整個(gè)系統(tǒng)。測(cè)試結(jié)果表明該系統(tǒng)正確實(shí)現(xiàn)了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信

    上傳時(shí)間: 2013-11-06

    上傳用戶:liu123

主站蜘蛛池模板: 丽水市| 武功县| 新蔡县| 枣庄市| 闵行区| 延寿县| 平谷区| 江达县| 利辛县| 琼结县| 灌云县| 商都县| 岳普湖县| 达孜县| 武鸣县| 翼城县| 独山县| 富顺县| 霍邱县| 鹰潭市| 陈巴尔虎旗| 塔城市| 阳高县| 潮安县| 三原县| 呼图壁县| 清水河县| 东山县| 轮台县| 安丘市| 麟游县| 汤阴县| 平湖市| 平邑县| 盐城市| 玉树县| 牟定县| 镇赉县| 娱乐| 阳泉市| 沁阳市|