亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

虛擬電路技術

  • 利用免疫演算法的特性去模擬tsp的問題加以求解路徑的最佳化

    利用免疫演算法的特性去模擬tsp的問題加以求解路徑的最佳化

    標簽: tsp 免疫 算法

    上傳時間: 2014-01-07

    上傳用戶:gxrui1991

  • 89x51 or 8051 英文電子書 , 圖路及原程式

    89x51 or 8051 英文電子書 , 圖路及原程式

    標簽: 89x51 8051 or 英文

    上傳時間: 2013-12-30

    上傳用戶:qq21508895

  • 低成本m48+熱敏電阻做的多路溫度顯示及音樂警報裝置!

    低成本m48+熱敏電阻做的多路溫度顯示及音樂警報裝置!

    標簽: 48 多路

    上傳時間: 2014-01-12

    上傳用戶:清風冷雨

  • 低成本m48+熱敏電阻做的多路溫度顯示及音樂警報裝置!

    低成本m48+熱敏電阻做的多路溫度顯示及音樂警報裝置!

    標簽: 48 多路

    上傳時間: 2016-10-18

    上傳用戶:frank1234

  • 這個程試是利用基因演算法來進行模擬路徑繞送

    這個程試是利用基因演算法來進行模擬路徑繞送,並試著找出一組最佳解。

    標簽: 基因 算法

    上傳時間: 2016-11-30

    上傳用戶:nairui21

  • 透過電腦觀察紅外線和無線波形,有線路圖,自己做

    透過電腦觀察紅外線和無線波形,有線路圖,自己做

    標簽: 波形

    上傳時間: 2014-01-13

    上傳用戶:lvzhr

  • Computer Networks 4th Ed 學習電腦網路的實用原文書

    Computer Networks 4th Ed 學習電腦網路的實用原文書

    標簽: Computer Networks 4th Ed

    上傳時間: 2013-12-18

    上傳用戶:磊子226

  • 龍族全部地圖端口(地圖全開的Mapserver),path的路徑請按照自己電腦上的路徑設置

    龍族全部地圖端口(地圖全開的Mapserver),path的路徑請按照自己電腦上的路徑設置

    標簽: Mapserver path 端口

    上傳時間: 2017-08-02

    上傳用戶:han_zh

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-11-17

    上傳用戶:cjf0304

主站蜘蛛池模板: 九江市| 虎林市| 涞源县| 全南县| 安岳县| 石楼县| 乐清市| 永兴县| 延津县| 会理县| 当雄县| 南皮县| 阿瓦提县| 新宁县| 临桂县| 长汀县| 花垣县| 罗田县| 庆安县| 巴塘县| 隆子县| 太康县| 天峨县| 吴江市| 新宁县| 兴安盟| 三明市| 龙南县| 五常市| 石河子市| 大同县| 子洲县| 江门市| 五寨县| 麻栗坡县| 肇源县| 太保市| 襄城县| 聂拉木县| 个旧市| 宣化县|