飛思卡爾平板電腦開發(fā)板完整電路圖,是A8核的ARM作為cpu
上傳時(shí)間: 2013-07-18
上傳用戶:ykykpb
LED模組驅(qū)動(dòng) 芯片工作電壓:2.5V-60V 芯片輸出耐壓:24V 輸出恒流值:20mA,30mA
標(biāo)簽: LED 模組 驅(qū)動(dòng)
上傳時(shí)間: 2013-08-03
上傳用戶:F0717007
隨著金融行業(yè)的不斷發(fā)展,IC智能卡正在并已經(jīng)融入當(dāng)今信息技術(shù)的主流,人們已愈來愈多地開始接受和使用IC智能卡。根據(jù)應(yīng)用環(huán)境的不同,傳統(tǒng)的IC卡讀寫機(jī)具可以分為兩種:座式IC卡讀寫器和IC卡手持POS機(jī)。無線局域網(wǎng)、嵌入式系統(tǒng)和生物鑒別三種技術(shù)相結(jié)合的IC卡手持POS機(jī)是一種很好的方式。因此我們提出了一種基于ARM+DSP協(xié)作架構(gòu)的射頻IC卡無線手持POS機(jī)設(shè)計(jì)方案。 本文首先介紹了ARM+DSP嵌入式系統(tǒng),指紋識(shí)別技術(shù)和無線數(shù)傳技術(shù),提出了ARM+DSP協(xié)作架構(gòu)的雙處理器連接方案。之后,給出了系統(tǒng)的總體結(jié)構(gòu)圖,包括硬件部分和軟件部分。 硬件部分為ARM和DSP兩個(gè)子系統(tǒng),分別以LPC2210和TMS320VC54025為核心,加上存儲(chǔ)器和各種外設(shè)。詳細(xì)說明了兩個(gè)CPU通過HPI主機(jī)方式進(jìn)行通信、主機(jī)系統(tǒng)的主控處理器LPC2210外設(shè)的接口電路設(shè)計(jì)。 軟件部分包括嵌入式μ C/OS-Ⅱ移植要點(diǎn),任務(wù)設(shè)計(jì),驅(qū)動(dòng)程序設(shè)計(jì)等。詳細(xì)說明了在嵌入式μ C/OS-Ⅱ平臺(tái)中,顯示任務(wù),鍵盤任務(wù)和IC卡讀寫任務(wù)設(shè)計(jì)過程以及它們的驅(qū)動(dòng)程序的代碼的編寫。 本課題的研究己取得階段性成果,能夠?qū)崿F(xiàn)一些基本的功能。
標(biāo)簽: ARMDSP POS 架構(gòu) 射頻
上傳時(shí)間: 2013-06-07
上傳用戶:黑漆漆
ATmega16讀寫SD卡程序 cvavr
上傳時(shí)間: 2013-06-16
上傳用戶:cknck
ADS7824是美國(guó)BB公司生產(chǎn)的12位開關(guān)電容式逐次逼近型模/數(shù)轉(zhuǎn)換芯片.它具有與CPU的并行/串行接口,功耗低,片上資源豐富,接口靈活等特點(diǎn).文中詳細(xì)介紹了ADS7824的工作原理、引腳定義、工作
上傳時(shí)間: 2013-07-08
上傳用戶:yy307115118
本文檔描述了MIFARE 串行讀卡模塊ZLG500A 與主機(jī)微處理器之間的串行通信軟件的通信協(xié)議和命令.ZLG500A 是一個(gè)簡(jiǎn)單的串行讀寫模塊它可以讀寫MIFARE ,無線智能
上傳時(shí)間: 2013-04-24
上傳用戶:liansi
8位電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究 8位電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究
標(biāo)簽: 8位 電流模 模數(shù)轉(zhuǎn)換器
上傳時(shí)間: 2013-06-21
上傳用戶:kaixinxin196
復(fù)費(fèi)率CPU卡電能表ESAM及卡操作指令流程
標(biāo)簽: ESAM CPU 復(fù)費(fèi)率 電能表
上傳時(shí)間: 2013-05-22
上傳用戶:xiaoxiang
本論文利用FPGA可編程邏輯器件和硬件描述語言Verilog,采用自頂向下的設(shè)計(jì)方法,開發(fā)了一款基于PCI總線的高速數(shù)據(jù)采集卡。本數(shù)據(jù)采集系統(tǒng)中,采用PLX公司生產(chǎn)的PLX9080作為PCI總線接口芯片。用4片每片容量為8MB的SDRAM作為數(shù)據(jù)采集的前端和PCI總線的數(shù)據(jù)緩沖。用ALTERA公司生產(chǎn)的Cyclone系列FPGA實(shí)現(xiàn)PCI接口芯片PLX9080的時(shí)序邏輯、對(duì)數(shù)據(jù)采集通道的前端控制以及對(duì)SDRAM的讀寫控制?! ≡诒菊撐膶⒅攸c(diǎn)放在了用硬件描述語言Verilog進(jìn)行FPGA硬件邏輯編程上。本論文按照自頂向下的設(shè)計(jì)方法,詳細(xì)論述了PCI接口轉(zhuǎn)化電路模塊、SDRAM存儲(chǔ)片子讀寫控制電路模塊、FPGA內(nèi)部寄存器讀寫控制電路模塊以及用于RF端的自動(dòng)增益控制電路AGC模塊的設(shè)計(jì)?! ?/p>
上傳時(shí)間: 2013-04-24
上傳用戶:yhm_all
隨著安全通信數(shù)據(jù)速率的提高,關(guān)鍵數(shù)據(jù)加密算法的軟件實(shí)施成為重要的系統(tǒng)瓶頸.基于FPGA的高度優(yōu)化的可編程的硬件安全性解決方案提供了并行處理能力,并且可以達(dá)到所要求的加密處理性能(每秒的SSL或RSA運(yùn)算次數(shù))基準(zhǔn).網(wǎng)絡(luò)的迅速發(fā)展,對(duì)安全性的需要變得越來越重要.然而,盡管網(wǎng)絡(luò)技術(shù)進(jìn)步很快,安全性問題仍然相對(duì)落后.由于FPGA所提供的設(shè)計(jì)優(yōu)勢(shì),特別是新的高速版本,網(wǎng)絡(luò)系統(tǒng)設(shè)計(jì)人員可以在這些網(wǎng)絡(luò)設(shè)備中經(jīng)濟(jì)地實(shí)現(xiàn)安全性支持.FPGA是實(shí)現(xiàn)設(shè)計(jì)靈活性和功能升級(jí)的關(guān)鍵,對(duì)于容錯(cuò)、IPSec協(xié)議和系統(tǒng)接口問題而言這兩點(diǎn)非常重要.而且,FPGA還為網(wǎng)絡(luò)系統(tǒng)設(shè)計(jì)人員提供了適應(yīng)不同安全處理功能以及隨著安全技術(shù)的發(fā)展方便地增加對(duì)新技術(shù)支持的能力.標(biāo)準(zhǔn)加密/解決以及認(rèn)證算法,如RC-4、DES、三次DES、MD-5以及安全哈希算法-1(SHA-1)被廣泛用于全球網(wǎng)絡(luò)安全系統(tǒng)中.本文介紹了基于PCI總線的加密卡的研制,硬件板卡的結(jié)構(gòu),著重論述了加密卡上加密模塊的實(shí)現(xiàn),即用FPGA實(shí)現(xiàn)3DES及IDEA、MD5算法的過程,加密卡的工作原理,加密卡中多種密碼算法的配置原理,最后對(duì)3DES算法及IDEA、MD5算法的實(shí)現(xiàn)進(jìn)行仿真,并繪制了板卡的原理圖,對(duì)PCI接口原理進(jìn)行了闡述.在論文中,首先闡述了數(shù)據(jù)加密原理.介紹了數(shù)據(jù)加密的算法和數(shù)據(jù)加密的技術(shù)發(fā)展趨勢(shì),并重點(diǎn)說明了3DES的算法.由于加密卡的生存空間在于其高速的加密性能與便捷的使用方式,所以,我們的加密卡采用的是基于PCI插槽的結(jié)構(gòu),遵從的是PCI2.2規(guī)范,理解并掌握PCI總線的規(guī)范是了解整個(gè)系統(tǒng)的重要一環(huán),本文講述了PCI總線的特點(diǎn)和性能,以及總線的信號(hào).由于遵從高速性的要求,我們?cè)谟布x型的時(shí)候,選用的是TI公司高速DSP T M S 3 2 0 C 5 4 x:T I公司新推出的T M S 3 2 0 C 6 x系列D S P功能強(qiáng),速度也非常快,但目前價(jià)格仍然太高,不適合一般加解密使用.而TMS3 2 0 C 5 4 x系列具有性能適中,價(jià)格低廉,產(chǎn)品成熟等特點(diǎn),是較好的選擇.FPGA選用的XILINX公司的XC2V3000,在隨后的文章中,我們將會(huì)對(duì)這些器件特性做相應(yīng)說明.并由此得出電路原理圖的繪制.文章的重點(diǎn)之一在于3DES算法及IDEA、MD5算法的FPGA實(shí)現(xiàn),以Xilinx公司VIRTEXII結(jié)構(gòu)的VXC2V3000為例,闡述用FPGA高速實(shí)現(xiàn)3DES算法及IDEA、MD5算法的設(shè)計(jì)要點(diǎn)及關(guān)鍵部分的設(shè)計(jì).
上傳時(shí)間: 2013-04-24
上傳用戶:qazwsc
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1