嵌入式系統是以應用為中心,以計算機技術為基礎,軟件硬件均可裁剪,能滿足應用系統對功能、可靠性、成本、體積、功耗有嚴格要求的專用計算機系統。隨著信息技術、計算機技術、網絡技術的發展,嵌入式技術得到了廣闊的發展空間。其中ARM微處理器憑借體積小、功耗低、成本低而性能高等優點,己被成功應用于移動通信、手持設備、多媒體數字消費等諸多嵌入式領域。ARM也逐步成為了嵌入式的代名詞。另外,嵌入式操作系統經過多年的發展目前也已十分豐富,特別是自由免費軟件Linux的出現。Linux憑借源碼開放、內核可裁減、功能豐富、運行穩定等優勢,被移植到了多種不同結構的CPU和硬件平臺上,且得到了大量優秀開發工具軟件的支持。 本論文的目的是建立一個以ARM為基礎的嵌入式linux系統控制平臺.本文詳細介紹了整個系統平臺的研究開發和設計實現過程。論文首先介紹ARM和嵌入式Linux操作系統的特點和當前的發展概況。再闡述了以AT91RM19200為核心的開發平臺的硬件組成,詳細研究了硬件平臺設計過程,平臺的外圍配置包括存儲模塊、串口模塊、 CAN總線模塊、以太網模塊、USB模塊及JTAG調試模塊、實時模塊等多種功能模塊,包括各個功能模塊的芯片選擇和原理圖,還對硬件電路設計的注意事項進行了探討。再以此硬件平臺為基礎,詳細的論述了嵌入式Linux系統開發流程以及移植到具體硬件平臺需要完成的工作,如U-BOOT的移植、Linux內核的編譯與裁減、文件系統的制作、驅動程序的編寫等。最后對系統性能進行了測試,通過測試表明平臺達到設計要求,性能穩定。
上傳時間: 2013-04-24
上傳用戶:hooooor
采用多功能終端構成一種小型衛星通信網,要求各個終端能夠像計算機一樣支持多種各樣的外部設備,并能實現組網功能。采用能支持嵌入式Linux操作系統的ARM處理器可很好地滿足這種需求。本文重點研究這種智能終端中基于ARM處理器的嵌入式軟件及其實現,主要內容有: (1)在分析嵌入式系統、ARM處理器、Linux操作系統特點的基礎上,論證了這種基于ARM處理器和Linux操作系統實現組網多功能終端方案的可行性和優越性。 (2)介紹了嵌入式系統的組成、開發流程和步驟,搭建了嵌入式系統開發和調試平臺,包括軟件開發工具、硬件調試工具,軟件組件等。 (3)分析了該衛星通信網終端的需求,并詳細闡述了本系統的硬件配置,包括ARM處理器、存儲器和輸入/輸出接口。 (4)論證了本系統軟件部分設計的目標,提出了一種軟件結構方案,包括Bootloader、LinuX內核、文件系統、圖形用戶界面、網絡應用程序這幾個方面的選型和開發目標。 (5)完成ARM嵌入式軟件平臺的設計與實現,包括U-Boot的修改和移植、Linux系統內核的移植和剪裁、嵌入式Linux文件系統的制作、圖形用戶界面的安裝和編程基礎,以及Linux系統中驅動程序的設計。關鍵詞:衛星通信網,地面終端,嵌入式系統,ARM,Linux
上傳時間: 2013-04-24
上傳用戶:liu_yuankang
嵌入式系統是將先進的計算機技術、半導體技術和電子技術與各個行業的具體應用相結合的產物。目前,嵌入式系統己經廣泛應用到工業、交通、能源、通信、科研、醫療衛生、國防以及日常生活等領域,并不斷朝著體積小,功能強的方向發展。嵌入式系統不同于原來的單片機系統,它不僅有自己的操作系統,上層應用程序,而且還具備網絡通信和信息管理的功能。 ARM體系的處理器是目前嵌入式系統中使用最廣泛的處理器。它采用了RISC技術,具有尋址方式簡單,寄存器多,指令長度固定等的特點使得它的處理速度快,執行效率高。由于Linux對于ARM技術的支持,具有內核可裁減,網絡功能強大,代碼開放的特點,把Linux應用到嵌入式系統中,能充分發揮ARM和Linux的優勢。 論文以“掌上中文語言學習系統”項目為依托,以ARM體系處理器和Ljnux操作系統的嵌入式系統為基礎,構建一個掌上語言學習設備。 論文首先進行了開發環境的設計與搭建,對開發主機進行TFTP服務器、NFS服務器、minicom串口通信和GNU交叉工具鏈進行配置。實現了針對NAND閃存的U-Boot啟動程序的建立,并對Linux操作系統內核進行了移植工作。最后利用圖形界面系統MiniGUI和遠程調試技術實現了掌上語言學習的軟件功能。
上傳時間: 2013-07-24
上傳用戶:jiangfire
Cadence 軟件是我們公司統一使用的原理圖設計、PCB 設計、高速仿真、自動布線的EDA 工具。本篇 Cadence 使用手冊是一本基于Allegro SPB V15.2 版本的Cadence 軟件的基礎使用手冊,包括原理圖設計、 PCB 設計、高速仿真、約束管理器、自動布線五個方面的內容,是一個入門級的教材。通過這本手冊旨在 讓新進員工能掌握Cadence 的基本使用方法,能獨立進行原理圖及PCB 的設計,了解自動布線、約束管理 器的使用,熟悉高速仿真的過程,并對公司的EDA 流程有全面的了解。
上傳時間: 2013-04-24
上傳用戶:天天天天
采用現場可編程門陣列(FPGA)可以快速實現數字電路,但是用于生成FPGA編程的比特流文件的CAD工具在編制大規模電路時常常需要數小時的時間,以至于許多設計者甚至通過在給定FPGA上采用更多的資源,或者以犧牲電路速度為代價來提高編制速度。電路編制過程中大部分時間花費在布線階段,因此有效的布線算法能極大地減少布線時間。 許多布線算法已經被開發并獲得應用,其中布爾可滿足性(SAT)布線算法及幾何查找布線算法是當前最為流行的兩種。然而它們各有缺點:基于SAT的布線算法在可擴展性上有很大缺陷;幾何查找布線算法雖然具有廣泛的拆線重布線能力,但當實際問題具有嚴格的布線約束條件時,它在布線方案的收斂方面存在很大困難。基于此,本文致力于探索一種能有效解決以上問題的新型算法,具體研究工作和結果可歸納如下。 1、在全面調查FPGA結構的最新研究動態的基礎上,確定了一種FPGA布線結構模型,即一個基于SRAM的對稱陣列(島狀)FPGA結構作為研究對象,該模型僅需3個適合的參數即能表示布線結構。為使所有布線算法可在相同平臺上運行,選擇了美國北卡羅來納州微電子中心的20個大規模電路作為基準,并在布線前采用VPR399對每個電路都生成30個布局,從而使所有的布線算法都能夠直接在這些預制電路上運行。 2、詳細研究了四種幾何查找布線算法,即一種基本迷宮布線算法Lee,一種基于協商的性能驅動的布線算法PathFinder,一種快速的時延驅動的布線算法VPR430和一種協商A
上傳時間: 2013-05-18
上傳用戶:ukuk
M AT L A B是一個可視化的計算程序,被廣泛地使用于從個人計算機到超級計算機范圍內 的各種計算機上。 M AT L A B包括命令控制、可編程,有上百個預先定義好的命令和函數。這些函數能通過 用戶自定義函數進一步擴展。 M AT L A B有許多強有力的命令。例如, M AT L A B能夠用一個單一的命令求解線性系統, 能完成大量的高級矩陣處理。 M AT L A B有強有力的二維、三維圖形工具。 M AT L A B能與其他程序一起使用。例如, M AT L A B的圖形功能,可以在一個 F O RT R A N 程序中完成可視化計
上傳時間: 2013-04-24
上傳用戶:xinshou123456
本文介紹一種以CPLD[1]為核心、以VHDL[2]為開發工具的時間控制器,該控制器不僅具有時間功能,而且具有定時器功能,能在00:00~23:59之間任意設定開啟時間和關閉時間,其設置方便、靈活,廣泛應用于路燈、廣告燈箱、霓虹燈等處的定時控制。
上傳時間: 2013-08-16
上傳用戶:chenjjer
EDA (Electronic Design Automation)即“電子設計自動化”,是指以計算機為工作平臺,以EDA軟件為開發環境,以硬件描述語言為設計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標器件的電子產品自動化設計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統設計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設計開發領域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進行分類,另一種是按功能進行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業軟件公司,業內最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產品而開發的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導體器件廠商,具有良好的標準化和兼容性,適合于學術研究單位使用,但系統復雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優化設計,提高資源利用率,降低功耗,改善性能,比較適合產品開發單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發環境 由半導體公司提供,基本上可以完成從設計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優勢是功能全集成化,可以加快動態調試,縮短開發周期;缺點是在綜合和仿真環節與專業的軟件相比,都不是非常優秀的。 (2) 綜合類 這類軟件的功能是對設計輸入進行邏輯分析、綜合和優化,將硬件描述語句(通常是系統級的行為描述語句)翻譯成最基本的與或非門的連接關系(網表),導出給PLD/FPGA廠家的軟件進行布局和布線。為了優化結果,在進行較復雜的設計時,基本上都使用這些專業的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設計進行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復雜一些的設計,一般需要使用這些專業的仿真軟件。因為同樣的設計輸入,專業軟件的仿真速度比集成環境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優化能力突出,有的仿真模擬功能強,好在多數工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設置直接調用Modelsim和 Synplify進行仿真和綜合。 如果設計的硬件系統不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發環境中完成整個設計流程。如果要進行復雜系統的設計,則常規的方法是多種EDA工具協調工作,集各家之所長來完成設計流程。
上傳時間: 2013-11-19
上傳用戶:wxqman
隨著科學技術的不斷發展,人們的生活水平的不斷提高,通信技術的不斷擴延,計算機已經涉及到各個不同的行業,成為人們生活、工作、學習、娛樂不可缺少的工具。而計算機主板作為計算機中非常重要的核心部件,其品質的好壞直接影響計算機整體品質的高低。因此在生產主板的過程中每一步都是要嚴格把關的,不能有絲毫的懈怠,這樣才能使其品質得到保證。 基于此,本文主要介紹電腦主板的SMT生產工藝流程和F/T(Function Test)功能測試步驟(F/T測試步驟以惠普H310機種為例)。讓大家了解一下完整的計算機主板是如何制成的,都要經過哪些工序以及如何檢測產品質量的。 本文首先簡單介紹了PCB板的發展歷史,分類,功能及發展趨勢,SMT及SMT產品制造系統,然后重點介紹了SMT生產工藝流程和F/T測試步驟。
上傳時間: 2013-11-06
上傳用戶:paladin
很多使用CAD的朋友因為找不到自己需要的字體而煩惱,網上各種可供下載的CAD字庫也不少。之前我也將我收集的600多種字體上傳到百度網盤了,最近又下載了一個1000多種字體的字體庫。 不過發現一個問題:字體名可以隨便改,同一字體也可能有好多不同的版本。從下載的字體庫中就可以看到txt1\2\3\....等多種字體,這些字體到底有什么區別。hztxt.shx是國內使用很廣泛的一種字體文件,但這個文件我就見過多個版本,每個版本文件大小不同,字符顯示效果也不完全相同。因此要找到自己需要的字體說容易,也不容易,最保險的方法就是找到繪圖者使用的原始字體,到網上下載各種字庫都不是很保險。 不過我用過一個SHX字體查看工具,可以直接看到字體文件中的字符,給大家共享一下,但愿能給大家一些幫助。 利用SHX查看器,點“打開”按鈕,可以直接打開SHX文件,看到字體文件中包含的字符及字體效果,如下圖所示: 使用這個工具有下面三個用處: 1、在找到一個字體后,可以先用這個工具檢查一下,是否是自己所需要的字體,不要找到字體就盲目地復制到CAD的字體目錄下。 2、分別打開txt.shx、hztxt.shx、ltypeshp.shx這幾個形文件,可以了解一下字體、大字體和符號形文件里到底里面放了寫什么東西。 3、如果你想更深入了解字體,你可以將SHX在保存為字體源文件*.shp,這是一個純文本文件,你可以了解形文件的定義形式,如果你有興趣的話,甚至可以根據一些教程的指導自己來定義或修改字體文件。 cad字體查看工具SHX查看器注冊碼 Name: (Anything) s/n: sv89356241 Code: LLJL6Y2L
上傳時間: 2013-11-22
上傳用戶:dreamboy36