本文進(jìn)行了基于FPGA的GPS直序偽碼擴(kuò)頻接收機(jī)的設(shè)計和數(shù)字化硬件實(shí)現(xiàn)。論文首先對GPS衛(wèi)星導(dǎo)航定位系統(tǒng)進(jìn)行了分析,并對與數(shù)字化接收機(jī)直接相關(guān)聯(lián)的GPS信號中頻部分結(jié)合實(shí)際系統(tǒng)要求進(jìn)行了設(shè)計和分析,由此確定了數(shù)字化偽碼捕獲跟蹤接收機(jī)研制的具體要求,之后完成了接收機(jī)中頻數(shù)字化方案設(shè)計。同時對偽碼捕獲跟蹤后端的載波捕獲跟蹤的實(shí)現(xiàn)方案進(jìn)行了描述和分析。最后利用EDA工具在FPGA芯片上實(shí)現(xiàn)了GPS數(shù)字化接收機(jī)的偽碼捕獲跟蹤。 受工作環(huán)境的制約,GPS衛(wèi)星接收機(jī)系統(tǒng)首先表現(xiàn)為功率受限系統(tǒng),接收機(jī)必須滿足在低信噪比條件下工作。同時接收機(jī)與衛(wèi)星間高動態(tài)產(chǎn)生的多普勒頻率,給接收機(jī)實(shí)現(xiàn)快速捕獲帶來了難度。通過仿真分析,綜合了實(shí)現(xiàn)難度和性能兩方面因素,針對小信噪比工作條件提出了改進(jìn)型的序貫偽碼捕獲實(shí)施方案。同時按照捕獲概率和時間的要求,對接收機(jī)偏壓、上、下門限、NCO增益等進(jìn)行了設(shè)計和仿真分析,確定了捕獲的數(shù)字化實(shí)現(xiàn)方案,偽碼跟蹤采用超前滯后環(huán)方案。捕獲完成后可使本地偽碼與接收偽碼的相對誤差保持在±1/4碼元范圍內(nèi),而跟蹤環(huán)路的跟蹤范圍為±4/3碼元,保證了捕獲到跟蹤的可靠銜接,同時采用可變環(huán)路帶寬措施解決了跟蹤速度和精度的矛盾。 在數(shù)字化實(shí)現(xiàn)設(shè)計中,給出了詳細(xì)的數(shù)字化實(shí)現(xiàn)方案和分析,這樣在保證工作精度的同時盡量減少硬件資源的開銷,利用EDA工具,采用Veilog設(shè)計語言在Xilinx的VirtexII系列的XC2V500fg256的FPGA上完成數(shù)字化接收機(jī)偽碼捕獲跟蹤的實(shí)現(xiàn),并在其開發(fā)平臺上對數(shù)字化接收機(jī)進(jìn)行了仿真驗證,在給定的工作條件下達(dá)到了設(shè)計性能和指標(biāo)要求。
標(biāo)簽: FPGA GPS 中頻 數(shù)字接收機(jī)
上傳時間: 2013-04-24
上傳用戶:15510133306
AD系列芯片 1.模數(shù)轉(zhuǎn)換器 AD1380JD 16位 20us高性能模數(shù)轉(zhuǎn)換器(民用級) AD1380KD 16位 20us高性能模數(shù)轉(zhuǎn)換器(民用級) AD1671JQ 12位 1.25MHz采樣速率 帶寬2MHz模數(shù)轉(zhuǎn)換器(民用級) AD1672AP 12位 3MHz采樣速率 帶寬20MHz單電源模數(shù)轉(zhuǎn)換器(工業(yè)級) AD1674JN 12位 100KHz采樣速率 帶寬500KHz模數(shù)轉(zhuǎn)換器(民用級) AD1674AD 12位 100KHz采樣速率 帶寬500KHz模數(shù)轉(zhuǎn)換器(工業(yè)級)
標(biāo)簽: AD芯片
上傳時間: 2013-05-19
上傳用戶:ljmwh2000
我公司開發(fā)小家電常用的芯片列表,用在腳浴盆控制板,LED控制板,咖啡機(jī),果汁機(jī),電話機(jī),對講機(jī),安防設(shè)備,工礦燈等
上傳時間: 2013-07-03
上傳用戶:hjshhyy
隨著系統(tǒng)芯片(SoC)設(shè)計復(fù)雜度不斷增加,使得縮短面市時間的壓力越來越大。雖然IP核復(fù)用大大減少了SoC的設(shè)計時間,但是SoC的驗證仍然非常復(fù)雜耗時。SoC和ASIC的最大不同之處在于它的規(guī)模和復(fù)雜的系統(tǒng)性,除了大量硬件模塊之外,SoC還需要大量的同件和軟件,如操作系統(tǒng),驅(qū)動程序以及應(yīng)用程序等。面對SoC數(shù)目眾多的硬件模塊,復(fù)雜的嵌入式軟件,由于軟件仿真速度和仿真模犁的局限性,驗證往往難以達(dá)到令人滿意的要求,耗費(fèi)了大最的時間,將給系統(tǒng)芯片的上市帶來嚴(yán)重的影響。為了減少此類情況的發(fā)生,在流樣片之前,進(jìn)行基于FPGA的系統(tǒng)原型驗證,即在FPGA上快速地實(shí)現(xiàn)SoC設(shè)計中的硬件模塊,讓軟件模塊在真正的硬件環(huán)境中高速運(yùn)行,從而實(shí)現(xiàn)SoC設(shè)計的軟硬件協(xié)同驗證。這種方法已經(jīng)成為SoC設(shè)計流程前期階段常用的驗證方法。 在簡要分析幾種業(yè)內(nèi)常用的驗證技術(shù)的基礎(chǔ)上,本文重點(diǎn)闡述了基于FPGA的SoC驗證流程與技術(shù)。結(jié)合Mojox數(shù)碼相機(jī)系統(tǒng)芯片(以下簡稱為Mojox SoC)的FPGA原型驗證平臺的設(shè)計,介紹了Mojox FPGA原型驗證平臺的硬件設(shè)計過程和Mojox SoC的FPGA原型實(shí)現(xiàn),并采用基于模塊的FPGA設(shè)計實(shí)現(xiàn)方法,加快了原型驗證的工作進(jìn)程。 本文還介紹了Mojox SoC中ARM固件和PC應(yīng)用軟件等原型軟件的設(shè)計實(shí)現(xiàn)以及原型驗證平臺的軟硬協(xié)同驗證的過程。通過軟硬協(xié)同驗證,本文實(shí)現(xiàn)了PC機(jī)對整個驗證平臺的摔制,達(dá)到了良好的驗證效果,且滿足了預(yù)期的設(shè)計要求。
標(biāo)簽: SoC 系統(tǒng)芯片 原型 驗證技術(shù)
上傳時間: 2013-07-02
上傳用戶:dsgkjgkjg
單片機(jī)AT98C2051與語音芯片ISD2560組成的電腦語音系統(tǒng)的設(shè)計方法, 給出了電腦語音系統(tǒng)的實(shí)際電路、錄放音程序框圖以及源程序。利用該方法設(shè)計的電腦語音系統(tǒng)具有硬件電路簡單, 調(diào)試方便, 實(shí)用性強(qiáng)等特點(diǎn), 并可作為電腦語音服務(wù)系統(tǒng)的語音板
上傳時間: 2013-04-24
上傳用戶:青春123
筆記本常用芯片資料大全20075100043222222
上傳時間: 2013-04-24
上傳用戶:DanXu
ADDA芯片PCF8591中文資料(帶圖介紹)
上傳時間: 2013-04-24
上傳用戶:klds
74系列芯片資料 適合新手使用,非常方便
上傳時間: 2013-04-24
上傳用戶:東大小布
ISO 4-20mA電流環(huán)隔離芯片是單片兩線制隔離接口芯片,該IC內(nèi)部包含有電流信號調(diào)制解調(diào)電路、信號耦合隔離變換電路等。很小的輸入等效電阻,使該IC的輸入電壓達(dá)到超寬范圍(7.5—32V),以滿足用
上傳時間: 2013-07-29
上傳用戶:kiklkook
400KHz 42V 2A 開關(guān)升壓芯片
上傳時間: 2013-06-23
上傳用戶:qb1993225
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1