亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

芯片供應(yīng)商

  • 74HC595串入并出芯片應(yīng)用

    單片機(jī)C語言程序設(shè)計(jì)實(shí)訓(xùn)-基于8051+Proteus仿真:74HC595串入并出芯片應(yīng)用。代碼齊全,可以舉一反三!

    標(biāo)簽: Proteus 8051 595 74

    上傳時(shí)間: 2014-03-23

    上傳用戶:ukuk

  • ch451數(shù)碼管驅(qū)動(dòng)實(shí)例程序

    CH451 使用一個(gè)系統(tǒng)時(shí)鐘信號(hào)來同步芯片內(nèi)部的各個(gè)功能部件,例如,當(dāng)系統(tǒng)時(shí)鐘信號(hào)的頻率變高時(shí),顯示驅(qū)動(dòng)刷新將變快、按鍵響應(yīng)時(shí)間將變短、上電復(fù)位信號(hào)的寬度將變窄、看門狗周期也將變短。一般情況下,CH451 的系統(tǒng)時(shí)鐘信號(hào)是由內(nèi)置的阻容振蕩提供的,這樣就不再需要任何外圍電路,但內(nèi)置RC 振蕩的頻率受電源電壓的影響較大,當(dāng)電源電壓降低時(shí),系統(tǒng)時(shí)鐘信號(hào)的頻率也隨之降低。在某些實(shí)際應(yīng)用中,可能希望CH451 提供更長或者更短的顯示刷新周期、按鍵響應(yīng)時(shí)間等,這時(shí)就需要調(diào)節(jié)系統(tǒng)時(shí)鐘信號(hào)的頻率。CH451 提供了CLK 引腳,用于外接阻容振蕩。當(dāng)在CLK 引腳與地GND 之間跨接電容后,系統(tǒng)時(shí)鐘信號(hào)的頻率將變低;當(dāng)在CLK 引腳與正電源VCC 之間跨接電阻后,系統(tǒng)時(shí)鐘信號(hào)的頻率將變高。因?yàn)镃H451 的系統(tǒng)時(shí)鐘信號(hào)被用于芯片內(nèi)部的所有功能部件,所以其頻率不宜進(jìn)行大幅度的調(diào)節(jié),一般情況下,跨接電容的容量在5pF 至100pF 之間,跨接電阻的阻值在20KΩ至500KΩ之間。跨接一個(gè)47pF 的電容則頻率降低為一半,跨接一個(gè)47KΩ的電阻則頻率升高為兩倍。另外,CH451 的CLK 引腳可以直接輸入外部的系統(tǒng)時(shí)鐘信號(hào),但外部電路的驅(qū)動(dòng)能力不能小于±2mA。CH451 在CLKO 引腳提供了系統(tǒng)時(shí)鐘信號(hào)的二分頻輸出,對于一些不要求精確定時(shí)的實(shí)際應(yīng)用,可以由CLKO 引腳向單片機(jī)提供時(shí)鐘信號(hào),簡化外圍電路。 單片機(jī)接口程序下面提供了U1(MCS-51 單片機(jī))與U2(CH451)的接口程序,供參考。;**********************;需要主程序定義的參數(shù)CH451_DCLK BIT P1.7 ;串行數(shù)據(jù)時(shí)鐘,上升沿激活CH451_DIN BIT P1.6 ;串行數(shù)據(jù)輸出,接CH451 的數(shù)據(jù)輸入CH451_LOAD BIT P1.5 ;串行命令加載,上升沿激活CH451_DOUT BIT P3.2 ;INT0,鍵盤中斷和鍵值數(shù)據(jù)輸入,接CH451 的數(shù)據(jù)輸出CH451_KEY DATA 7FH ;存放鍵盤中斷中讀取的鍵值

    標(biāo)簽: 451 ch 數(shù)碼管 實(shí)例程序

    上傳時(shí)間: 2013-11-22

    上傳用戶:671145514

  • 6.2.3 ALTERA芯片配置電路設(shè)計(jì)

    6.2.3 ALTERA芯片配置電路設(shè)計(jì)。

    標(biāo)簽: ALTERA 芯片 配置電路

    上傳時(shí)間: 2013-10-31

    上傳用戶:cainaifa

  • FPGA-CPLD芯片設(shè)置方法

    FPGA-CPLD芯片設(shè)置方法

    標(biāo)簽: FPGA-CPLD 芯片設(shè)置

    上傳時(shí)間: 2015-01-01

    上傳用戶:luopoguixiong

  • 各種集成芯片的封裝尺寸

    各種集成芯片的封裝尺寸,學(xué)習(xí)PCB的必備材料

    標(biāo)簽: 集成芯片 封裝尺寸

    上傳時(shí)間: 2013-11-18

    上傳用戶:kristycreasy

  • 芯片封裝方式詳解

    最全的芯片封裝方式(圖文對照)

    標(biāo)簽: 芯片封裝 方式

    上傳時(shí)間: 2015-01-01

    上傳用戶:yanyueshen

  • Altera 28nm FPGA芯片精彩剖析

    電子發(fā)燒友網(wǎng)訊: Altera公司 28nm FPGA系列芯片共包括三大系列:Stratix V、Arria V與Cyclone V系列芯片。近日,Altera公司也正式宣布該三大系列芯片已全部開始量產(chǎn)出貨。Altera公司憑借著其28nm FPGA芯片在性能和成本上的優(yōu)勢,未來的前景勢必?zé)o法估量。通過本文對Altera公司 28nm FPGA系列芯片的基本性能、市場優(yōu)勢、型號(hào)差異以及典型應(yīng)用等介紹,電子發(fā)燒友網(wǎng)小編將帶領(lǐng)大家一起來感受Altera公司28nm FPGA系列芯片的“雄韜偉略”,深入闡述如何更好地為你未來的設(shè)計(jì)選擇相應(yīng)的Altera 28nm FPGA 芯片。  

    標(biāo)簽: Altera FPGA 28 nm

    上傳時(shí)間: 2013-10-31

    上傳用戶:半熟1994

  • Arria V系列 FPGA芯片白皮書(英文)

      Arria V系列 FPGA芯片基本描述   (1)28nm FPGA,在成本、功耗和性能上達(dá)到均衡;   (2)包括低功耗6G和10G串行收發(fā)器;   (3)總功耗比6G Arria II FPGA低40%;   (4)豐富的硬核IP模塊,提高了集成度   (5)目前市場上支持10.3125Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。

    標(biāo)簽: Arria FPGA V系列 芯片

    上傳時(shí)間: 2013-10-21

    上傳用戶:lht618

  • 全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析

        全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析:賽靈思的最新7系列FPGA芯片包括3個(gè)子系列,Artix-7、 Kintex-7和Virtex-7。在介紹芯片之前,先看看三個(gè)子系列芯片的介紹表,如下表1所示:   表1 全新Xilinx FPGA 7系列子系列介紹表   (1) Artix-7 FPGA系列——業(yè)界最低功耗和最低成本   通過表1我們不難得出以下結(jié)論: 與上一代 FPGA相比,其功耗降低了50%,成本削減了35%,性能提高30%,占用面積縮減了50%,賽靈思FPGA芯片在升級(jí)中,功耗和性能平衡得非常好。

    標(biāo)簽: Xilinx FPGA 賽靈思 系列芯片

    上傳時(shí)間: 2013-12-20

    上傳用戶:dongbaobao

  • 賽靈思FPGA芯片架構(gòu)分析

    賽靈思FPGA芯片論文,值得一看。

    標(biāo)簽: FPGA 賽靈思 芯片架構(gòu)

    上傳時(shí)間: 2015-01-02

    上傳用戶:ljt101007

主站蜘蛛池模板: 北京市| 沁源县| 东方市| 余江县| 东城区| 平和县| 保德县| 九寨沟县| 万全县| 旺苍县| 明星| 乐都县| 龙岩市| 天峻县| 元阳县| 新蔡县| 盘山县| 四子王旗| 普格县| 墨竹工卡县| 永德县| 平舆县| 绍兴市| 苏尼特左旗| 饶河县| 山阳县| 仁化县| 宿州市| 上饶市| 崇阳县| 卢龙县| 莱西市| 绍兴县| 吴桥县| 邵阳市| 潜山县| 西昌市| 云安县| 木里| 沁阳市| 乌什县|