免疫算法和模擬退火算法求解TSP問(wèn)題的研究 本文提出了一種新的免疫模擬退火算法,并將其應(yīng)用于求解典型的NP問(wèn)題—TSP問(wèn)題
上傳時(shí)間: 2013-12-14
上傳用戶:watch100
自己編寫的一個(gè)用matlab實(shí)現(xiàn)的 語(yǔ)音的合成算法??!加噪去噪都可行!好用
上傳時(shí)間: 2017-09-14
上傳用戶:569342831
一款可視化的橢圓曲線Elgmal密碼算法
標(biāo)簽: Elgmal 可視化 橢圓曲線 密碼算法
上傳時(shí)間: 2013-11-26
上傳用戶:hzy5825468
基于多目標(biāo)優(yōu)化的免疫遺傳算法在Matlab環(huán)境中的實(shí)現(xiàn)
上傳時(shí)間: 2015-04-29
上傳用戶:liu970205
一種具有噪聲抑制功能的紅外圖像銳化算法,對(duì)于研究圖像銳化的同行有較大幫助。
上傳時(shí)間: 2017-01-06
上傳用戶:haoguoming1
人臉自動(dòng)識(shí)別技術(shù)是模式識(shí)別、圖像處理等學(xué)科的一個(gè)最熱門研究課題之一。隨著社會(huì)的發(fā)展,各方面對(duì)快速有效的自動(dòng)身份驗(yàn)證的要求日益迫切,而人臉識(shí)別技術(shù)作為各種生物識(shí)別技術(shù)中最重要的方法之一,已經(jīng)越來(lái)越多的受到重視。對(duì)于具有實(shí)時(shí),快捷,低誤識(shí)率的高性能算法以及對(duì)算法硬件加速的研究也逐漸展開。 本文詳細(xì)分析了智能人臉識(shí)別算法原理,發(fā)展概況和前景,包括人臉檢測(cè)算法,人眼定位算法,預(yù)處理算法,PCA和ICA 算法,詳細(xì)分析了項(xiàng)目情況,系統(tǒng)劃分,軟硬件平臺(tái)的資源和使用。并在ISE軟件平臺(tái)上,用硬件描述語(yǔ)言(verilog HDL)對(duì)算法部分嚴(yán)格按照FPGA代碼風(fēng)格進(jìn)行了RTL 硬件建模,并對(duì)C++算法進(jìn)行了優(yōu)化處理,通過(guò)仿真與軟件算法結(jié)果進(jìn)行比對(duì),評(píng)估誤差,最后在VirtexII Pro FPGA 上進(jìn)行了綜合實(shí)現(xiàn)。 主要研究?jī)?nèi)容如下: 首先,對(duì)硬件平臺(tái)xilinx的VirtexII Pro FPGA 上的系統(tǒng)資源進(jìn)行了描述和研究,對(duì)存儲(chǔ)器sdram,RS-232 串口,JTAG 進(jìn)行了研究和調(diào)試,對(duì)Coreconnect的OPB總線仲裁機(jī)理進(jìn)行了兩種算法的比較,RTL 設(shè)計(jì),仿真和綜合。利用ISE和VC++軟件平臺(tái),對(duì)verilog和C++算法進(jìn)行同步比較測(cè)試,使每步算法對(duì)應(yīng)正確的結(jié)果。對(duì)軟硬件平臺(tái)的合理使用使得在項(xiàng)目中能盡可能多的充分利用硬件資源,制板時(shí)正確選型,以及加快設(shè)計(jì)和調(diào)試進(jìn)度。其次,對(duì)人臉識(shí)別算法流程中的人臉檢測(cè),人眼定位,預(yù)處理,識(shí)別算法分別進(jìn)行了比較研究,選取其中各自性能最好的一種算法對(duì)其原理進(jìn)行了分析討論。人臉檢測(cè)采用adaboost 算法,因其速度和精度的綜合性能表現(xiàn)優(yōu)異。人眼定位采用小塊合并算法,因?yàn)樗哂锌焖伲瑴?zhǔn)確,弱時(shí)實(shí)的特點(diǎn)。預(yù)處理算法采用直方圖均衡加平滑的算法,簡(jiǎn)單,高效。 識(shí)別算法采用PCA 加ICA 算法,它能最大的弱化姿態(tài)和光照對(duì)人臉識(shí)別的影響。 最后,使用Verilog HDL 硬件描述語(yǔ)言進(jìn)行算法的RTL 建模,在C++算法的基礎(chǔ)上,保證原來(lái)效果的前提下,根據(jù)FPGA 硬件特點(diǎn)對(duì)算法進(jìn)行了優(yōu)化。視頻輸入輸出是人臉識(shí)別的前提,它提供FPGA 上算法需要處理的數(shù)據(jù),預(yù)處理算法在C++算法的基礎(chǔ)上進(jìn)行了優(yōu)化,最大的減少了運(yùn)算量,提高了運(yùn)算速度,16 位計(jì)算器模塊使得在算法實(shí)現(xiàn)時(shí)可以根據(jù)系統(tǒng)要求,在FPGA的ip 核和自己設(shè)計(jì)的模塊之間選擇性能更好的一個(gè)來(lái)調(diào)用,F(xiàn)IFO的設(shè)計(jì)提供同步和異步時(shí)鐘域的數(shù)據(jù)緩存。設(shè)計(jì)在ISE和VC++軟件平臺(tái)同時(shí)進(jìn)行,隨時(shí)對(duì)verilog和C++數(shù)據(jù)進(jìn)行監(jiān)測(cè)和比對(duì)。全部設(shè)計(jì)模塊通過(guò)仿真,達(dá)到預(yù)定的性能要求,并在FPGA 上綜合實(shí)現(xiàn)。
上傳時(shí)間: 2013-07-13
上傳用戶:李夢(mèng)晗
自己做的FPGA下的頻率計(jì)模塊化設(shè)計(jì) 附有完整的程序和仿真圖紙
標(biāo)簽: FPGA 頻率計(jì) 模塊化設(shè)計(jì) 仿真
上傳時(shí)間: 2013-08-20
上傳用戶:wanqunsheng
基于遺傳算法的組合邏輯電路的自動(dòng)設(shè)計(jì),依據(jù)給出的真值表,利用遺傳算法自動(dòng)生成符合要求的組合邏輯電路。由于遺傳算法本身固有的并行性,采用軟件實(shí)現(xiàn)的方法在速度上往往受到本質(zhì)是串行計(jì)算的計(jì)算機(jī)制約,因此采用硬件化設(shè)計(jì)具有重要的意義。為了證明基于FPGA的遺傳算法的高效性,設(shè)計(jì)了遺傳算法的各個(gè)模塊,實(shí)現(xiàn)了基于FPGA的遺傳算法。
標(biāo)簽: FPGA 算法 電路設(shè)計(jì) 組合邏輯
上傳時(shí)間: 2014-01-08
上傳用戶:909000580
我自己寫的數(shù)值分析課程設(shè)計(jì)的源代碼,這里是數(shù)值插值算法的內(nèi)容。
上傳時(shí)間: 2015-03-17
上傳用戶:asddsd
目標(biāo):手工選擇視頻圖像上的待跟蹤目標(biāo);利用塊匹配的方法估計(jì)目標(biāo)區(qū)域在下一幀圖像中的位置;循環(huán)這個(gè)過(guò)程直到目標(biāo)從圖像幀中消失。 技術(shù):avi視頻流的幀讀取;圖像幀存儲(chǔ)格式的了解;RGB圖像的灰度化;灰度圖象的平滑濾波;塊運(yùn)動(dòng)估計(jì)算法的實(shí)現(xiàn);使用MFC顯示圖像幀;MFC上鼠標(biāo)事件的使用。
上傳時(shí)間: 2015-04-15
上傳用戶:hfmm633
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1