亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

自動(dòng)水位控制器

  • MVB1類設(shè)備控制器的FPGA設(shè)計(jì)

    本文對(duì)TCN中的MVB技術(shù)進(jìn)行了研究,并在深入了解MVB的通信機(jī)制的基礎(chǔ)上,提出了采用FPGA替代MVB控制器專用芯片的解決方法。根據(jù)TCN協(xié)議,連接在MVB上的設(shè)備可以分為5類,其中1類設(shè)備可以在不需要CPU的基礎(chǔ)上實(shí)現(xiàn)自動(dòng)通信,最為常用。本設(shè)計(jì)的目的就是采用FPGA替代MVB1類設(shè)備控制器。 文章采用自頂向下的模塊化設(shè)計(jì)方法,根據(jù)MVB1類設(shè)備控制器要實(shí)現(xiàn)的功能,將設(shè)計(jì)劃分為3個(gè)模塊:發(fā)送模塊、接收模塊和MVB1類模式控制模塊。其中發(fā)送模塊又劃分為位控制單元、CRC生成單元、FIFO單元和曼徹斯特編碼單元等。接收模塊又劃分為幀起始檢測(cè)單元、時(shí)鐘恢復(fù)單元、幀分界符檢測(cè)單元、數(shù)據(jù)譯碼單元、CRC校驗(yàn)單元、譯碼控制單元和長(zhǎng)度錯(cuò)誤檢測(cè)單元等。MVB1類模式控制模塊又劃分為報(bào)文錯(cuò)誤處理單元、主幀寄存器單元、TM控制單元和主控單元等。上述各模塊的RTL級(jí)設(shè)計(jì)都是采用硬件描述語言Verilog實(shí)現(xiàn)的。

    標(biāo)簽: MVB1 FPGA 設(shè)備 控制器

    上傳時(shí)間: 2013-07-21

    上傳用戶:dengzb84

  • 基于FPGACPLD的智能電力電子控制器的研究

    在直流電氣傳動(dòng)系統(tǒng)中使用的可控直流電源大部分是晶閘管相控整流電源,而晶閘管觸發(fā)脈沖形成單元是晶閘管相控整流系統(tǒng)的重要組成部分.該設(shè)計(jì)采用現(xiàn)場(chǎng)可編程門陣列控制實(shí)現(xiàn)了晶閘管觸發(fā)器的數(shù)字化,與傳統(tǒng)的晶閘管觸發(fā)控制器相比有脈沖對(duì)稱度好等許多優(yōu)點(diǎn),具有廣闊的應(yīng)用前景.該論文首先系統(tǒng)分析了晶閘管觸發(fā)器的各種性能指標(biāo),并對(duì)常見的觸發(fā)器進(jìn)行了分類.通過分析不同類型觸發(fā)器的優(yōu)缺點(diǎn),最終確定采用三相同步的絕對(duì)觸發(fā)方式,這種方式在控制器內(nèi)部資源允許的前提下,在外圍電路很少的情況下就能實(shí)現(xiàn)高性能控制,簡(jiǎn)化了系統(tǒng)設(shè)計(jì).其次,對(duì)開發(fā)硬件和軟件以及編程語言進(jìn)行了介紹.另外,詳細(xì)闡述了采用現(xiàn)場(chǎng)可編程門陣列EPFl0K10器件實(shí)現(xiàn)具有相序自適應(yīng)、缺相保護(hù)等功能的晶閘管觸發(fā)器的軟硬件設(shè)計(jì).最后,使用自主開發(fā)的觸發(fā)器構(gòu)成一套三相全控橋整流設(shè)備,并給出了實(shí)驗(yàn)結(jié)果和波形分析.試驗(yàn)結(jié)果表明,該論文設(shè)計(jì)的基于FPGA/CPLD的晶閘管智能觸發(fā)控制器能夠滿足一般工業(yè)控制要求,達(dá)到了預(yù)期的目的.

    標(biāo)簽: FPGACPLD 電力電子 控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:baitouyu

  • 基于FPGA的控制器實(shí)現(xiàn)

    本文將EDA技術(shù)與傳統(tǒng)的控制理論相結(jié)合,研制了一種全新的基于FPGA技術(shù)之上的PID和模糊控制器,并加以優(yōu)化后應(yīng)用于FESTO液位控制系統(tǒng)上.該控制器基于PLD組成的系統(tǒng),很自然地避開CPU的程序跑飛、死循環(huán)、復(fù)位不可靠等缺點(diǎn),最大程度的提高設(shè)計(jì)效率和系統(tǒng)的可靠性;同時(shí)相對(duì)于傳統(tǒng)的硬件控制器而言,它的高集成度所需較少外圍電路,降低設(shè)計(jì)成本,為控制器地實(shí)現(xiàn)提供了一種新方案.此外,本文的模糊控制器對(duì)傳統(tǒng)規(guī)則表進(jìn)行改進(jìn),在被控量接近穩(wěn)態(tài)值時(shí)規(guī)則表部分自適應(yīng)于具體的期望值,消除了穩(wěn)態(tài)值附近的震蕩,大大提高了系統(tǒng)的穩(wěn)定性.

    標(biāo)簽: FPGA 控制器

    上傳時(shí)間: 2013-06-21

    上傳用戶:my867513184

  • PCI從設(shè)備控制器的FPGA設(shè)計(jì)與實(shí)現(xiàn)

    隨著星載電子系統(tǒng)復(fù)雜度、小型化需求的提高,SoC已經(jīng)成為應(yīng)對(duì)未來星載電子系統(tǒng)設(shè)計(jì)需求的解決途徑。為了簡(jiǎn)化設(shè)計(jì)流程并且提高部件的可重用性,在目前的SoC設(shè)計(jì)中引入了稱之為平臺(tái)的體系結(jié)構(gòu)模板,用它來描述采用已有的標(biāo)準(zhǔn)核來開發(fā)SoC的方法。在星載電子系統(tǒng)中常用部件的分類設(shè)計(jì),最終建立一個(gè)包括多種功能部件,互連部件和處理部件的設(shè)計(jì)平臺(tái),從而有效的提高星載電子系統(tǒng)的設(shè)計(jì)能力。在當(dāng)前NASA和ESA的空間應(yīng)用中,PCI總線廣泛作為背板總線和局部總線,有鑒于此,本研究選擇PCI總線作為星載電子系統(tǒng)設(shè)計(jì)平臺(tái)要提供的一個(gè)互連部件對(duì)其進(jìn)行設(shè)計(jì)。 針對(duì)這一需求,本論文采用自項(xiàng)向下的設(shè)計(jì)方法對(duì)PCI總線從設(shè)備控制器的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究,對(duì)PCI總線協(xié)議做了深刻的分析,完成了PCI總線目標(biāo)設(shè)備控制器的設(shè)計(jì),采用Verilog HDL對(duì)其進(jìn)行了RTL級(jí)的描述。 在該課題的研究中,采用了目前集成電路設(shè)計(jì)中常見的自頂向下設(shè)計(jì)方法,使用硬件描述語言Verilog HDL對(duì)其進(jìn)行描述,重點(diǎn)分析了PCI總線設(shè)備控制器的設(shè)計(jì)。以PCI總線協(xié)議的分析和理解為基礎(chǔ),對(duì)PCI總線設(shè)備控制器進(jìn)行了功能分析和結(jié)構(gòu)劃分。根據(jù)PCI總線設(shè)備控制器的功能和結(jié)構(gòu)劃分,對(duì)PCI總線目標(biāo)設(shè)備控制器的設(shè)計(jì)思路和各個(gè)子模塊電路的設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行了詳細(xì)的分析闡述,并且通過編寫測(cè)試激勵(lì)程序完成了功能仿真。應(yīng)用FPGA作為物理驗(yàn)證和實(shí)現(xiàn)載體,進(jìn)行了面向FPGA的電路綜合,進(jìn)行了布局布線后的時(shí)序仿真,證明所實(shí)現(xiàn)的PCI目標(biāo)設(shè)備控制器符合基本功能要求,在以上基礎(chǔ)上完成了PCI目標(biāo)設(shè)備控制器的FPGA實(shí)現(xiàn)。通過這整個(gè)論文的工作,按照設(shè)計(jì)、仿真、綜合驗(yàn)證及布局布線的步驟,完成了PCI總線目標(biāo)設(shè)備控制器IP軟核的設(shè)計(jì)。

    標(biāo)簽: FPGA PCI 設(shè)備 控制器

    上傳時(shí)間: 2013-06-07

    上傳用戶:tccc

  • 基于ARM的溫濕度控制器的設(shè)計(jì)

    高端濕熱環(huán)境試驗(yàn)箱的溫濕度控制器有著如下特點(diǎn):①、人機(jī)接口模塊大多采用彩色液晶屏和觸摸屏;②、控制器存儲(chǔ)容量大,可存儲(chǔ)大量溫濕度數(shù)據(jù);⑧、溫濕度數(shù)據(jù)測(cè)量精度高;④、溫濕度控制精度高,具有自調(diào)整能力,可根據(jù)試驗(yàn)條件的變化調(diào)節(jié)控制器內(nèi)部參數(shù)。⑤、輔助功能多,如RS232串口通訊、USB通訊、以太網(wǎng)通訊等,方便和PC機(jī)的連接。此種類型的溫濕度控制器國(guó)內(nèi)生產(chǎn)較少。 本文在綜述國(guó)內(nèi)溫濕度控制技術(shù)的基礎(chǔ)上,提出了基于ARM9芯片的高性能溫濕度控制的設(shè)計(jì)方法。本文主要針對(duì)以下幾個(gè)方面進(jìn)行了研究:研究試驗(yàn)箱內(nèi)熱力學(xué)過程并建立溫濕度控制系統(tǒng)的簡(jiǎn)化數(shù)學(xué)模型;分析溫濕度控制箱的控制方法,選擇合理的溫濕度測(cè)量方案,提出了減少誤差的方法;分析溫濕度控制器的功能需求,完成了基于ARM的溫濕度控制器的硬件設(shè)計(jì)和調(diào)試;選擇了溫濕度控制系統(tǒng)的控制算法,并在設(shè)計(jì)的硬件平臺(tái)上實(shí)現(xiàn);最后對(duì)控制效果進(jìn)行了試驗(yàn)分析。 本論文各章節(jié)主要內(nèi)容概述如下: 第1章綜述了濕熱環(huán)境試驗(yàn)設(shè)備技術(shù)和嵌入式系統(tǒng)技術(shù)進(jìn)展,提出了課題的研究?jī)?nèi)容、難點(diǎn)和創(chuàng)新點(diǎn)。 第2章分析了濕熱環(huán)境試驗(yàn)箱溫濕度控制的控制算法,分析了被控空氣的熱力學(xué)過程,得出簡(jiǎn)化數(shù)學(xué)模型。 第3章對(duì)溫度、濕度測(cè)量系統(tǒng)及其誤差消除方法進(jìn)行分析,提出基于AD7711的高精度溫濕度測(cè)量方案。 第4章分析溫濕度控制器的需求,完成溫濕度控制器硬件平臺(tái)的設(shè)計(jì)。 第5章研究溫濕度控制系統(tǒng)的控制算法,在硬件平臺(tái)上實(shí)現(xiàn)PID繼電自整定算法。 第6章對(duì)溫濕度控制的實(shí)際控制效果進(jìn)行試驗(yàn)分析。 第7章總結(jié)與展望。

    標(biāo)簽: ARM 溫濕度控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:bjgaofei

  • 基于FPGA的I2C總線控制器的設(shè)計(jì)

    本文利用Verilog HDL語言在FPGA上實(shí)現(xiàn)IC總線的規(guī)范,又簡(jiǎn)要介紹了Quartus Ⅱ設(shè)計(jì)環(huán)境和設(shè)計(jì)方法,以及FPGA的設(shè)計(jì)流程。在此基礎(chǔ)上,重點(diǎn)介紹了I

    標(biāo)簽: FPGA I2C 總線控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:ajaxmoon

  • 基于FPGA的SDRAM控制器設(shè)計(jì)及應(yīng)用

    在國(guó)家重大科學(xué)工程HIRFL-CSR的CSR控制系統(tǒng)中,需要高速數(shù)據(jù)獲取和處理系統(tǒng)。該系統(tǒng)通常采用存儲(chǔ)器作為數(shù)據(jù)緩沖存儲(chǔ)。同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強(qiáng)等優(yōu)勢(shì)成為最佳選擇。但是SDRAM卻具有復(fù)雜的時(shí)序,為了降低成本,所以采用目前很為流行的EDA技術(shù),選擇可編程邏輯器件中廣泛使用的現(xiàn)場(chǎng)可編程門陣列FPGA,使用硬件描述語言VHDL,遵循先進(jìn)的自頂向下的設(shè)計(jì)思想實(shí)現(xiàn)對(duì)SDRAM控制器的設(shè)計(jì)。 論文引言部分簡(jiǎn)單介紹了CSR控制系統(tǒng),指出論文的課題來源與實(shí)際意義。第二章首先介紹了存儲(chǔ)器的概況與性能指標(biāo),其次較為詳細(xì)介紹了動(dòng)態(tài)存儲(chǔ)器DRAM的基本時(shí)序,最后對(duì)同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器SDRAM進(jìn)行詳盡論述,包括性能、特點(diǎn)、結(jié)構(gòu)以及最為重要的一些操作和時(shí)序。第三、四章分別論述本課題的SDRAM控制器硬件與軟件設(shè)計(jì),重點(diǎn)介紹了具體芯片與FPGA設(shè)計(jì)技術(shù)。第五章為該SDRAM控制器在CsR控制系統(tǒng)中的一個(gè)經(jīng)典應(yīng)用,即同步事例處理器。最后對(duì)FPGA技術(shù)進(jìn)行總結(jié)與展望。 本論文完整論述了控制器的設(shè)計(jì)原理和具體實(shí)現(xiàn)。從測(cè)試的結(jié)果來看,本控制器無論從結(jié)構(gòu)上,還是軟硬件上設(shè)計(jì)均滿足了工程實(shí)際要求。

    標(biāo)簽: SDRAM FPGA 制器設(shè)計(jì)

    上傳時(shí)間: 2013-07-11

    上傳用戶:hasan2015

  • 基于FPGA的邊界掃描控制器的設(shè)計(jì)

    隨著印制電路板功能的日益增強(qiáng),結(jié)構(gòu)日趨復(fù)雜,系統(tǒng)中各個(gè)功能單元之間的連線間距越來越細(xì)密,基于探針的電路系統(tǒng)測(cè)試方法已經(jīng)很難滿足現(xiàn)在的測(cè)試需要。邊界掃描測(cè)試(BST)技術(shù)通過將邊界掃描寄存器單元安插在集成電路內(nèi)部的每個(gè)引腳上,相當(dāng)于設(shè)置了施加激勵(lì)和觀測(cè)響應(yīng)的內(nèi)建虛擬探頭,通過該技術(shù)可以大大的提高數(shù)字系統(tǒng)的可觀測(cè)性和可控性,降低測(cè)試難度。針對(duì)這種測(cè)試需求,本文給出了基于FPGA的邊界掃描控制器設(shè)計(jì)方法。    完整的邊界掃描測(cè)試系統(tǒng)主要由測(cè)試控制部分和目標(biāo)器件構(gòu)成,其中測(cè)試控制部分由測(cè)試圖形、數(shù)據(jù)的生成與分析及邊界掃描控制器兩部分構(gòu)成。而邊界掃描控制器是整個(gè)系統(tǒng)的核心,它主要實(shí)現(xiàn)JTAG協(xié)議的自動(dòng)轉(zhuǎn)換,產(chǎn)生符合IEEE標(biāo)準(zhǔn)的邊界掃描測(cè)試總線信號(hào),而邊界掃描測(cè)試系統(tǒng)工作性能主要取決與邊界掃描控制器的工作效率。因此,設(shè)計(jì)一個(gè)能夠快速、準(zhǔn)確的完成JTAG協(xié)議轉(zhuǎn)換,并且具有通用性的邊界掃描控制器是本文的主要研究工作。    本文首先從邊界掃描技術(shù)的基本原理入手,分析邊界掃描測(cè)試的物理基礎(chǔ)、邊界掃描的測(cè)試指令及與可測(cè)性設(shè)計(jì)相關(guān)的標(biāo)準(zhǔn),提出了邊界掃描控制器的總體設(shè)計(jì)方案。其次,采用模塊化設(shè)計(jì)思想、VHDL語言描述來完成要實(shí)現(xiàn)的邊界掃描控制器的硬件設(shè)計(jì)。然后,利用自頂向下的驗(yàn)證方法,在對(duì)控制器內(nèi)功能模塊進(jìn)行基于Testbench驗(yàn)證的基礎(chǔ)上,利用嵌入式系統(tǒng)的設(shè)計(jì)思想,將所設(shè)計(jì)的邊界掃描控制器集成到SOPC中,構(gòu)成了基于SOPC的邊界掃描測(cè)試系統(tǒng)。并且對(duì)SOPC系統(tǒng)進(jìn)行軟硬件協(xié)同仿真,實(shí)現(xiàn)對(duì)邊界掃描控制器的功能驗(yàn)證后將其應(yīng)用到實(shí)際的測(cè)試電路當(dāng)中。最后,在基于SignalTapⅡ硬件調(diào)試的基礎(chǔ)上,軟硬件結(jié)合對(duì)整個(gè)系統(tǒng)可行性進(jìn)行了測(cè)試。從測(cè)試結(jié)果看,達(dá)到了預(yù)期的設(shè)計(jì)目標(biāo),該邊界掃描控制器的設(shè)計(jì)方案是正確可行的。    本文設(shè)計(jì)的邊界掃描控制器具有自主知識(shí)產(chǎn)權(quán),可以與其他處理器結(jié)合構(gòu)成完整的邊界掃描測(cè)試系統(tǒng),并且為SOPC系統(tǒng)提供了一個(gè)很有實(shí)用價(jià)值的組件,具有很明顯的現(xiàn)實(shí)意義。

    標(biāo)簽: FPGA 邊界掃描 控制器

    上傳時(shí)間: 2013-07-20

    上傳用戶:hewenzhi

  • 基于ARM感應(yīng)電機(jī)數(shù)字控制器的設(shè)計(jì)

    感應(yīng)電機(jī)具有可靠性好、結(jié)構(gòu)簡(jiǎn)單、耐腐蝕、效率好、結(jié)構(gòu)緊湊、價(jià)格低廉和體積小等優(yōu)點(diǎn),成為工業(yè)伺服控制的主要傳動(dòng)裝置然而,感應(yīng)電機(jī)又是一個(gè)多變量、強(qiáng)耦合的非線性系統(tǒng),磁鏈和轉(zhuǎn)矩的非線性耦合及參數(shù)時(shí)變,使得感應(yīng)電機(jī)的控制十分復(fù)雜,特別是在實(shí)際電機(jī)控制系統(tǒng)中,還需要考慮硬件和周圍環(huán)境等多種因素的干擾,致使實(shí)現(xiàn)高性能的感應(yīng)電機(jī)控制系統(tǒng)更加困難 本文研究感應(yīng)電機(jī)的高性能控制策略,綜述了感應(yīng)電機(jī)高性能控制策略的發(fā)展歷程和感應(yīng)電機(jī)模糊控制的發(fā)展現(xiàn)狀,分析了實(shí)際電機(jī)控制系統(tǒng)控制器選型中各個(gè)嵌入式微處理器的基本性能和優(yōu)缺點(diǎn)在給出三相坐標(biāo)系和二相坐標(biāo)系中的感應(yīng)電機(jī)數(shù)學(xué)模型之后,從理論上闡述了模糊控制和矢量控制的基本原理,針對(duì)傳統(tǒng)的PI控制器參數(shù)整定繁瑣,系統(tǒng)魯棒性差的缺點(diǎn),論文將模糊控制技術(shù)應(yīng)用于感應(yīng)電機(jī)的變頻調(diào)速,采用CRI推理法,設(shè)計(jì)了一種參數(shù)自整定模糊PI矢量控制器,利用Matlab對(duì)基于模糊PI控制的感應(yīng)電機(jī)控制系統(tǒng)進(jìn)行了仿真,并對(duì)采用兩種控制器實(shí)現(xiàn)的感應(yīng)電機(jī)調(diào)速控制系統(tǒng)進(jìn)行了比較、分析仿真結(jié)果表明模糊控制的控制性能優(yōu)于常規(guī)的PI調(diào)節(jié)器 論文對(duì)基于ARM的感應(yīng)電機(jī)數(shù)字控制技術(shù)進(jìn)行了系統(tǒng)研究,闡述了采用LPC2214ARM微處理器構(gòu)成數(shù)字感應(yīng)電機(jī)變頻調(diào)速系統(tǒng)的方法,給出了一種高性能感應(yīng)電機(jī)的數(shù)字實(shí)現(xiàn)方案,詳細(xì)介紹了系統(tǒng)硬件結(jié)構(gòu)的組成及軟件模塊的功能,并給出了主要算法的參考代碼,為實(shí)際電機(jī)控制器的選型和開發(fā)提供了一個(gè)新的思路

    標(biāo)簽: ARM 感應(yīng)電機(jī) 數(shù)字控制器

    上傳時(shí)間: 2013-08-03

    上傳用戶:sy_jiadeyi

  • 基于Matlab的模糊PID控制器的設(shè)計(jì)和仿真

    本文以誤差和誤差變化率為輸入,利用模糊推理的方法實(shí)現(xiàn)了對(duì)PID參數(shù)的在線自動(dòng)整定,并且在MATLAB環(huán)境下對(duì)該控制器進(jìn)行了設(shè)計(jì)和仿真。從仿真結(jié)果可以看出,參數(shù)自整定模糊PID控制器控制效果優(yōu)于

    標(biāo)簽: Matlab PID 模糊 控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:wanghui2438

主站蜘蛛池模板: 盐城市| 钦州市| 陈巴尔虎旗| 肥东县| 万荣县| 平山县| 芷江| 老河口市| 海丰县| 兰坪| 托里县| 曲周县| 唐山市| 西和县| 赣榆县| 张家口市| 禹城市| 新平| 海丰县| 新源县| 武川县| 德兴市| 沙雅县| 顺昌县| 娱乐| 太和县| 新源县| 浦北县| 金堂县| 突泉县| 固安县| 隆回县| 江口县| 调兵山市| 惠来县| 宁蒗| 霞浦县| 如皋市| 宝清县| 繁昌县| 富宁县|