對(duì)溫室環(huán)境參數(shù)進(jìn)行實(shí)時(shí)監(jiān)測(cè)有助于生產(chǎn)者實(shí)時(shí)了解作物生長(zhǎng)環(huán)境,使其能夠根據(jù)監(jiān)測(cè)到的參數(shù)進(jìn)行各項(xiàng)設(shè)施的有效運(yùn)作,從而為作物提供良好的生長(zhǎng)條件,提高作物的產(chǎn)量與品質(zhì)。目前溫室環(huán)境監(jiān)控主要通過計(jì)算機(jī)對(duì)環(huán)境參數(shù)進(jìn)行收集、顯示與控制,系統(tǒng)一次性投資較高,很少在溫室大棚中應(yīng)用;另外也有以微處理器為核心的便攜手持式環(huán)境參數(shù)采集設(shè)備,這種設(shè)備的顯示屏一般為手持終端上的液晶屏,顯示范圍及亮度均受到制約,不易在溫室大棚內(nèi)進(jìn)行長(zhǎng)期觀測(cè)。 本文設(shè)計(jì)了一種適用于溫室大棚進(jìn)行數(shù)據(jù)監(jiān)測(cè)的大屏幕LED顯示屏。顯示屏集成了環(huán)境參數(shù)采集模塊、數(shù)據(jù)傳輸模塊、LED顯示模塊、數(shù)據(jù)存儲(chǔ)模塊以及語(yǔ)音報(bào)警模塊。整個(gè)顯示屏系統(tǒng)實(shí)現(xiàn)了對(duì)溫室環(huán)境參數(shù)的監(jiān)測(cè)、存儲(chǔ)與報(bào)警的功能。 環(huán)境參數(shù)采集模塊主要由四種傳感器組成,分別為:溫度傳感器、濕度傳感器、二氧化碳濃度傳感器以及光照度傳感器。四種傳感器通過RS-485總線與數(shù)據(jù)傳輸模塊相連,并根據(jù)STM32單片機(jī)發(fā)出的指令完成數(shù)據(jù)采集任務(wù)。 數(shù)據(jù)傳輸模塊由一個(gè)4路0-5V模擬量電壓信號(hào)采集傳輸模塊構(gòu)成,模塊對(duì)采集到的4路傳感器模擬電壓信號(hào)進(jìn)行模數(shù)轉(zhuǎn)換、存儲(chǔ)并通過RS-485串口將數(shù)據(jù)傳輸至STM32。 LED顯示模塊是由一個(gè)10塊LED單元板組成的,每塊單元板由分辨率為32×160點(diǎn)的屏幕構(gòu)成。所采用的LED顯示屏為P10型半戶外顯示屏,具有高亮、防潮特性。STM32根據(jù)特定的通信協(xié)議通過字庫(kù)卡控制整個(gè)顯示屏的顯示內(nèi)容與顯示時(shí)間。 數(shù)據(jù)存儲(chǔ)模塊功能主要通過SD卡實(shí)現(xiàn)。本設(shè)計(jì)所選用的STM32開發(fā)板自帶SD卡接口,通過軟件編寫可直接對(duì)SD卡進(jìn)行讀寫操作,進(jìn)而實(shí)現(xiàn)溫室環(huán)境參數(shù)的存儲(chǔ)功能。 語(yǔ)音報(bào)警模塊由LMD107語(yǔ)音模塊組成。該語(yǔ)音模塊具有價(jià)格低廉、穩(wěn)定可靠等特點(diǎn)。在環(huán)境參數(shù)超過用戶自定義報(bào)警值時(shí),系統(tǒng)采用7組觸點(diǎn)控制方式對(duì)語(yǔ)音模塊進(jìn)行播放警報(bào)控制。 顯示屏設(shè)計(jì)完成后,在實(shí)驗(yàn)溫室內(nèi)進(jìn)行了長(zhǎng)期的運(yùn)行試驗(yàn),結(jié)果表明:所設(shè)計(jì)的顯示屏系統(tǒng)能夠?qū)崿F(xiàn)全部目標(biāo)功能,且整個(gè)系統(tǒng)運(yùn)行穩(wěn)定,使用方便,實(shí)時(shí)性強(qiáng),可靠性高。
上傳時(shí)間: 2022-06-11
上傳用戶:zhanglei193
特性? CPU:– 全靜態(tài)8位1T 8051內(nèi)核CMOS微控制器.– 指令集全兼容MCS-51.– 4級(jí)優(yōu)先級(jí)中斷配置.– 雙數(shù)據(jù)指針(DPTRs)? 工作條件:– 寬電壓工作范圍2.4V至5.5V.– 寬工作頻率最高至16MHz.– 工業(yè)級(jí)工作溫度 -40℃ 至 +105℃.? 存儲(chǔ)器:– 最高至18K字節(jié)APROM用戶程序代碼區(qū).– 可配置4K/3K/2K/1K/0K字節(jié)LDROM引導(dǎo)代碼區(qū),用戶可靈活配置用途.– 所有FLASH區(qū)域分隔為128字節(jié)一頁(yè).– 內(nèi)建IAP編程功能.– 代碼加密功能.– 256字節(jié)片內(nèi)直接存取RAM.– 額外768字節(jié)片內(nèi)間接存取RAM(XRAM)通過MOVX指令讀寫.? 時(shí)鐘源:– 16 MHz高速內(nèi)部振蕩器,電源5.0V條件下±1%精度等級(jí)。全工作條件范圍±2%精度等級(jí).– 10 kHz低速內(nèi)部振蕩器.– 支持外部時(shí)鐘輸入.– 支持系統(tǒng)時(shí)鐘即時(shí)軟件切換(On-the-fly)功能.– 支持軟件配置時(shí)鐘除頻最高至1/512.? 功能:– 多達(dá)17個(gè)標(biāo)準(zhǔn)通用管腳,另外還有1個(gè)只能做輸入的管腳。 所有輸出管腳可通過軟件配置兩種輸出斜率(slew rate)N76E003 初版規(guī)格書2016年11月7日 第 8 頁(yè) 總258頁(yè) 版本. V0.04– 標(biāo)準(zhǔn)外部中斷腳 ???????及???????– 兩組16位定時(shí)器/計(jì)數(shù)器0和1,與標(biāo)準(zhǔn)8051兼容– 一組16位定時(shí)器2帶有3路輸入捕獲功能, 9個(gè)輸入管腳可供選擇– 一組16位自動(dòng)重裝載功能定時(shí)器3,可用于配置串行口UART的波特率– 一組16位PWM計(jì)數(shù)中斷– 一組看門狗(WDT),由內(nèi)部10kHz獨(dú)立時(shí)鐘作為時(shí)鐘源– 一組自喚醒功能定時(shí)器(WKT),用于低功耗模式下自主喚醒– 兩組全雙工串口,帶有幀錯(cuò)誤檢測(cè)及自動(dòng)地址辨識(shí)功能。 UART0的TXD及RXD腳可通過軟件更換管腳位置– 一組SPI總線, 當(dāng)系統(tǒng)時(shí)鐘是16MHz時(shí), 主機(jī)模式及從機(jī)模式最高傳輸速率皆可達(dá)到8Mbps– 一組I2C總線,主機(jī)模式及從機(jī)模式最高傳輸速率皆可達(dá)到400kbps– 三對(duì), 6通道脈寬調(diào)制器(PWM), 10個(gè)輸出管腳可以選擇, 16位分辨率,帶有不同的工作模式和故障剎車(Fault Brake)功能– 最多可配置8通道管腳中斷功能, 所有的I/O端口都支持此功能, 可通過軟件配置邊沿或電平觸發(fā)
上傳時(shí)間: 2022-08-09
上傳用戶:bluedrops
無(wú)線電感應(yīng)的應(yīng)答器和非接觸IC卡的原理與應(yīng)用
標(biāo)簽: 無(wú)線 應(yīng)答器 電感應(yīng) 非接觸IC卡
上傳時(shí)間: 2013-07-06
上傳用戶:eeworm
新型智慧驅(qū)動(dòng)器可簡(jiǎn)化開關(guān)電源隔離拓樸結(jié)構(gòu)中同步整流器
標(biāo)簽: 驅(qū)動(dòng) 開關(guān)電源 同步整流器
上傳時(shí)間: 2013-06-05
上傳用戶:eeworm
專輯類-超聲-紅外-激光-無(wú)線-通訊相關(guān)專輯-183冊(cè)-1.48G 無(wú)線電感應(yīng)的應(yīng)答器和非接觸IC卡的原理與應(yīng)用-343頁(yè)-11.7M.pdf
上傳時(shí)間: 2013-06-19
上傳用戶:Andy123456
基于ATM89C51單片機(jī)的IC卡讀寫器的設(shè)計(jì)
上傳時(shí)間: 2013-05-21
上傳用戶:qqoqoqo
本論文利用FPGA可編程邏輯器件和硬件描述語(yǔ)言Verilog,采用自頂向下的設(shè)計(jì)方法,開發(fā)了一款基于PCI總線的高速數(shù)據(jù)采集卡。本數(shù)據(jù)采集系統(tǒng)中,采用PLX公司生產(chǎn)的PLX9080作為PCI總線接口芯片。用4片每片容量為8MB的SDRAM作為數(shù)據(jù)采集的前端和PCI總線的數(shù)據(jù)緩沖。用ALTERA公司生產(chǎn)的Cyclone系列FPGA實(shí)現(xiàn)PCI接口芯片PLX9080的時(shí)序邏輯、對(duì)數(shù)據(jù)采集通道的前端控制以及對(duì)SDRAM的讀寫控制。 在本論文將重點(diǎn)放在了用硬件描述語(yǔ)言Verilog進(jìn)行FPGA硬件邏輯編程上。本論文按照自頂向下的設(shè)計(jì)方法,詳細(xì)論述了PCI接口轉(zhuǎn)化電路模塊、SDRAM存儲(chǔ)片子讀寫控制電路模塊、FPGA內(nèi)部寄存器讀寫控制電路模塊以及用于RF端的自動(dòng)增益控制電路AGC模塊的設(shè)計(jì)。
上傳時(shí)間: 2013-04-24
上傳用戶:yhm_all
目前的國(guó)內(nèi)的CCD高清攝相頭能夠輸出一組視頻信號(hào)和數(shù)字圖像信號(hào),雖然視頻信號(hào)能夠直接在監(jiān)視器顯示,但是輸出的數(shù)字圖像信號(hào)占用存儲(chǔ)空間太大,不便于進(jìn)行傳輸。本文設(shè)計(jì)了一種基于FPGA的數(shù)字圖像壓縮卡。 在過去的十幾年中,國(guó)際標(biāo)準(zhǔn)化組織制訂了一系列的國(guó)際視頻編碼標(biāo)準(zhǔn)并廣泛應(yīng)用到各種領(lǐng)域。It.264/AVC是ITU-T和ISO聯(lián)合推出的新標(biāo)準(zhǔn),采用了近幾年視頻編碼方面的先進(jìn)技術(shù),以較高編碼效率和網(wǎng)絡(luò)友好性成為新一代國(guó)際視頻編碼標(biāo)準(zhǔn)。 新發(fā)展的H.264/AVC比原有的視頻編碼標(biāo)準(zhǔn)大幅度提高了編碼效率,但其運(yùn)算復(fù)雜度也大大增加,本文簡(jiǎn)要分析了H.264/AVC的復(fù)雜度及其優(yōu)化的途徑,給出了主要模塊的優(yōu)化算法實(shí)驗(yàn)結(jié)果。 H.264/AVC仍基于以前視頻編碼標(biāo)準(zhǔn)的運(yùn)動(dòng)補(bǔ)償混合編碼方案,主要不同有:增強(qiáng)的運(yùn)動(dòng)預(yù)測(cè)能力,準(zhǔn)確匹配的較小塊變換,自適應(yīng)環(huán)內(nèi)濾波器,增強(qiáng)的熵編碼。測(cè)試結(jié)果表明這些新特征使H.264/AVC編碼器提高50%編碼效率的同時(shí),增加了一個(gè)數(shù)量級(jí)的復(fù)雜度。實(shí)際中恰當(dāng)?shù)厥褂肏.264/AVC編碼工具可以較低的實(shí)現(xiàn)復(fù)雜度得到與復(fù)雜配置相當(dāng)?shù)木幋a效率。故實(shí)際編碼系統(tǒng)開發(fā)需要在運(yùn)算復(fù)雜性和編碼效率之間進(jìn)行折衷、兼顧考慮。H.264/AVC引入的新編碼特征既增加基本模塊的復(fù)雜度,也成倍增加算法的復(fù)雜度。針對(duì)它們的作用和實(shí)現(xiàn)方法的不同,可采用不同的硬件實(shí)現(xiàn)方法。本文基于上述思路進(jìn)行優(yōu)化,具體的工作包括:針對(duì)去塊濾波的復(fù)雜性,本文提出一種適合硬件實(shí)現(xiàn)的算法,使其在節(jié)省了資源的同時(shí),很好的達(dá)到了標(biāo)準(zhǔn)所定義的性能。針對(duì)變換量化的復(fù)雜性,本文提出一種既滿足整體的硬件流水結(jié)構(gòu),又極大的降低了硬件資源的實(shí)現(xiàn)方法。針對(duì)碼率控制的實(shí)現(xiàn),本文提出了一種有別于傳統(tǒng)實(shí)現(xiàn)方式的算法,在保證實(shí)時(shí)性的同時(shí),極大的提高了編碼器的性能。本文基于上述算法還進(jìn)行Baseline Profile編碼器的研究,給出了一種實(shí)時(shí)編碼器結(jié)構(gòu),實(shí)現(xiàn)了對(duì)高清圖像格式(720P)的實(shí)時(shí)編碼,并將其和當(dāng)前業(yè)界先進(jìn)水平進(jìn)行了對(duì)比,表明本文所實(shí)現(xiàn)得結(jié)構(gòu)能夠達(dá)到當(dāng)前業(yè)界的先進(jìn)水平。
上傳時(shí)間: 2013-07-23
上傳用戶:yepeng139
回波消除器廣泛應(yīng)用于公用電話交換網(wǎng)(PSTN)、移動(dòng)通信系統(tǒng)和視頻電話會(huì)議系統(tǒng)等多種語(yǔ)音通信領(lǐng)域。在PSTN系統(tǒng)中,由于線路阻抗不匹配,遠(yuǎn)端語(yǔ)音信號(hào)通過混合線圈時(shí)產(chǎn)生一定泄漏,一部分信號(hào)又傳回遠(yuǎn)端,產(chǎn)生線路回波,回波的存在會(huì)嚴(yán)重影響語(yǔ)音通信質(zhì)量。本文主要針對(duì)線路回波進(jìn)行研究,設(shè)計(jì)并實(shí)現(xiàn)了滿足實(shí)用要求的基于FPGA平臺(tái)的回波消除器。 首先,對(duì)回波產(chǎn)生原理和目前幾種常用回波消除算法進(jìn)行了分析,在研究自適應(yīng)回波消除器的各個(gè)模塊,特別是深入分析各種自適應(yīng)濾波算法和雙講檢測(cè)算法,綜合考慮各種算法的運(yùn)算復(fù)雜度和性能的情況下,這里采用NLMS算法實(shí)現(xiàn)自適應(yīng)回波消除器。針對(duì)傳統(tǒng)雙講檢測(cè)算法在近端語(yǔ)音幅度較低情況下容易產(chǎn)生誤判的情況,給出一種基于子帶濾波器組的改進(jìn)雙講檢測(cè)算法。 本文首先使用C語(yǔ)言實(shí)現(xiàn)回波消除器的各個(gè)模塊,其中包括自適應(yīng)濾波器、遠(yuǎn)端檢測(cè)、雙講檢測(cè)、非線性處理和舒適噪聲產(chǎn)生模塊。經(jīng)過仿真測(cè)試,相關(guān)模塊算法能夠有效提高回波消除器性能。在此基礎(chǔ)上,本文使用硬件描述語(yǔ)言Veillog HDL,在QuartusⅡ和ModelSim軟件平臺(tái)上實(shí)現(xiàn)各功能模塊,并通過模塊級(jí)和系統(tǒng)級(jí)功能仿真以及時(shí)序仿真驗(yàn)證,最終在現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Arrav,F(xiàn)PGA)平臺(tái)上實(shí)現(xiàn)回波消除系統(tǒng)。本文詳細(xì)闡述了基于FPGA的設(shè)計(jì)流程與設(shè)計(jì)方法,并描述了自適應(yīng)濾波器、基于分布式算法FIR濾波器、除法器和有限狀態(tài)機(jī)的設(shè)計(jì)過程。 根據(jù)ITU-T G.168標(biāo)準(zhǔn)提出的測(cè)試要求,本文塒基于FPGA設(shè)計(jì)實(shí)現(xiàn)的自適應(yīng)回波消除系統(tǒng)進(jìn)行大量主客觀測(cè)試。經(jīng)過測(cè)試,各項(xiàng)性能指標(biāo)均達(dá)到或超過G.168標(biāo)準(zhǔn)的要求,具有良好的回波消除效果。
上傳時(shí)間: 2013-06-18
上傳用戶:qwe1234
·非接觸式IC卡讀寫器設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:asdfasdfd
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1