51單片機(jī)C語言編程手冊,51單片機(jī)C語言編程手冊
標(biāo)簽: 51單片機(jī)C語言 編程手冊
上傳時間: 2013-05-16
上傳用戶:Divine
北京航空航天大學(xué)出版社,深入淺出ARM7--LPC213x214x下冊,周立功等編著。本書全面介紹了以LPC213x/LPC214x兩個系列ARM芯片為硬件平臺的各種應(yīng)用開發(fā),詳細(xì)分析了嵌入式實(shí)時操作系統(tǒng)μC/OS-II在ARM7上的移植和應(yīng)用。第181-260頁。
上傳時間: 2013-04-24
上傳用戶:515414293
基于H.264的自適應(yīng)環(huán)路濾波器的硬件設(shè)計與FPGA驗(yàn)證
標(biāo)簽: 環(huán)路濾波器 硬件設(shè)計
上傳時間: 2013-04-24
上傳用戶:372825274
C 語言,共有495個C語言問題,是一些在C語言應(yīng)用上必須知道的問題,對于C語言學(xué)習(xí)有一定的用處
上傳時間: 2013-04-24
上傳用戶:ninal
Borland C++ Builder Compiler 是一個BC 編譯器。它是用來優(yōu)化BC 開發(fā)系統(tǒng)的工具。它包括最后版本的ANSI/ISO C++ 語言的支持,包括RTL,C++ 的STL框架結(jié)構(gòu)支持
上傳時間: 2013-05-22
上傳用戶:ardager
Dev-C++是一個Windows下的C和C++程序的集成開發(fā)環(huán)境。它使用MingW32/GCC編譯器,遵循C/C++標(biāo)準(zhǔn)。開發(fā)環(huán)境包括多頁面窗口、工程編輯器以及調(diào)試器等,在工程編輯器中集合了編輯器、編譯器、連接程序和執(zhí)行程序,提供高亮度語法顯示的,以減少編輯錯誤
標(biāo)簽: Dev
上傳時間: 2013-07-31
上傳用戶:3233
波束形成模塊是聲納信號處理系統(tǒng)中的核心部分,其作用為在空域上加強(qiáng)來自某一方向的信號,抑制干擾,同時探測目標(biāo)的方位。因此,波束形成模塊的研究在水下探測器、水下武器引信等聲納系統(tǒng)中顯得尤為重要。本文基于陣列波束形成的原理對圓陣自適應(yīng)波束形成展開了比較深入的研究。 首先,本文概述了聲納波束形成的研究背景和研究現(xiàn)狀。基于本課題所研究的主動聲納模型,分析了主動聲納信號,提出應(yīng)用復(fù)基帶信號進(jìn)行波束形成的方案;對接收波束形成的原理和方法進(jìn)行了比較詳細(xì)的推導(dǎo)和論述。 其次,本文重點(diǎn)對均勻圓形陣列流形的波束形成作了詳細(xì)分析和波束圖函數(shù)推導(dǎo),并且應(yīng)用MATLAB軟件進(jìn)行了仿真分析。然后對LMS自適應(yīng)算法進(jìn)行了介紹,由對LMS算法的分析推導(dǎo)了DLMS算法,并對LMS算法和DLMS算法進(jìn)行了分析,并將DLMS算法應(yīng)用于均勻圓陣波束形成。仿真結(jié)果表明,基于FIR濾波架構(gòu)的DLMS算法以犧牲部分收斂速度為代價,可獲得高速并行處理能力。DLMS自適應(yīng)波束形成方法能使目標(biāo)方向信號加強(qiáng),同時將干擾信號零陷。 最后,本文介紹了基于FPGA的并行度為2的8陣元DLMS自適應(yīng)波束形成設(shè)計思路以及實(shí)現(xiàn)方法。系統(tǒng)的整體結(jié)構(gòu)采用了并行處理架構(gòu),而在單個支路采用了流水線技術(shù)。并應(yīng)用硬件描述(VHDL)語言在QuartusⅡ4.0環(huán)境下設(shè)計了各軟件模塊和功能仿真。
標(biāo)簽: 聲納 自適應(yīng)波束
上傳時間: 2013-04-24
上傳用戶:moonkoo7
可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。
上傳時間: 2013-06-03
上傳用戶:aa54
Microsoft編寫優(yōu)質(zhì)無錯C程序秘訣
上傳時間: 2013-06-20
上傳用戶:ryanxue
C語言源代碼,電路原理圖,PCB,GPS/GPRS車載終端,LPC2387、UCOSII,天澤物流協(xié)議
上傳時間: 2013-06-26
上傳用戶:rhl123
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1