亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

能頻值

  • 基于ARM的小區(qū)供水嵌入式智能控制系統(tǒng)研究與開發(fā)

    隨著變頻調(diào)速技術(shù)的快速發(fā)展,基于變頻調(diào)速的恒壓供水系統(tǒng)越來越多的應(yīng)用到了小區(qū)供水中。與恒速供水系統(tǒng)相比,變頻調(diào)速恒壓供水系統(tǒng)取得了較好的節(jié)能效果,但是由于其壓力設(shè)定值一般是按系統(tǒng)最大能量需求時(shí)設(shè)定的,并且該設(shè)定值一旦設(shè)定后不能依據(jù)系統(tǒng)的能量需求自動(dòng)做實(shí)時(shí)調(diào)整,使系統(tǒng)在大部分時(shí)間內(nèi)供給的能量大于需求的能量。因此,該供水方式并沒有把變頻調(diào)速的節(jié)能潛力全部發(fā)揮出來。本文針對(duì)變頻調(diào)速恒壓供水系統(tǒng)這一不足,提出了變頻調(diào)速實(shí)時(shí)恒壓供水方式,它能依據(jù)系統(tǒng)的能量需求實(shí)時(shí)的調(diào)整壓力設(shè)定值,能更好的發(fā)揮變頻調(diào)速的節(jié)能潛力。 本文首先依據(jù)泵理論和水動(dòng)力學(xué)對(duì)供水系統(tǒng)進(jìn)行了深入的分析和研究,詳細(xì)探討了供水系統(tǒng)的節(jié)能原理,從而為后續(xù)章節(jié)中控制策略的選擇奠定了基礎(chǔ)。 然后針對(duì)供水系統(tǒng)的精確數(shù)學(xué)模型難以建立的問題,本文采用了專家系統(tǒng)。該專家系統(tǒng)能依據(jù)用戶能量需求的不同,實(shí)時(shí)給出泵出口的壓力設(shè)定值;在此基礎(chǔ)上通過模糊-PID控制使供水系統(tǒng)迅速進(jìn)入穩(wěn)定狀態(tài),同時(shí)使系統(tǒng)具有快速性、穩(wěn)定性和良好的魯棒性。通過MATLAB仿真工具對(duì)整個(gè)控制系統(tǒng)進(jìn)行了仿真,仿真結(jié)果表明該控制系統(tǒng)與常規(guī)PID控制相比具有更好的控制品質(zhì)。 最后以ARM7LPC-2129為硬件基礎(chǔ),實(shí)現(xiàn)了以上各個(gè)部分的功能。另外還采用VB開發(fā)了上位機(jī)監(jiān)控界面;開發(fā)了基于ARM的CAN接口,為供水系統(tǒng)的網(wǎng)絡(luò)化提供技術(shù)支持;使用ARM7LPC-2129的通用輸入輸出口,實(shí)現(xiàn)了供水系統(tǒng)中電機(jī)的組合運(yùn)行或單機(jī)啟停控制;泵運(yùn)行狀態(tài)和火災(zāi)顯示等輔助功能的實(shí)現(xiàn)。

    標(biāo)簽: ARM 嵌入式 智能控制 系統(tǒng)研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:moshushi0009

  • TDSCDMA頻點(diǎn)拉遠(yuǎn)系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)

    隨著TD—SCDMA技術(shù)的不斷發(fā)展,TD—SCDMA系統(tǒng)產(chǎn)品也逐步成熟并隨之完善。產(chǎn)品家族日益豐富,室內(nèi)型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站產(chǎn)品逐步問世,可以滿足不同場(chǎng)景的建網(wǎng)需求。而分布式基站(BBU+RRU)越來越多地受到業(yè)界的關(guān)注和重視。 本文主要從TD—SCDMA頻點(diǎn)拉遠(yuǎn)系統(tǒng)(RRU)和軟件無(wú)線電技術(shù)的發(fā)展入手,重點(diǎn)研究TD—SCDMA頻點(diǎn)拉遠(yuǎn)系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)。TD—SCDMA通信系統(tǒng)通過靈活分配不同的上下行時(shí)隙,實(shí)現(xiàn)業(yè)務(wù)的不對(duì)稱性,但是多路數(shù)字中頻所構(gòu)成的系統(tǒng)成本高和控制的復(fù)雜性,以及TDD雙工模式下,系統(tǒng)的峰均比隨時(shí)隙數(shù)增加而增加,對(duì)整個(gè)頻點(diǎn)拉遠(yuǎn)系統(tǒng)的前端放大器線性輸入提出了很高的要求。TD—SCDMA系統(tǒng)使用軟件無(wú)線電平臺(tái),一方面軟件算法可以有效保證時(shí)隙分配的準(zhǔn)確性,保證對(duì)前端控制器的開關(guān)控制,以及對(duì)上下行功率讀取計(jì)算和子幀的靈活提取,另一方面靈活的DUC/CFR算法可以有效的提高頻帶利用率和抗干擾能力,有效的控制TDD系統(tǒng)的峰均比,有效降低系統(tǒng)對(duì)前端放大器線性輸出能力的要求。 本文主要研究軟件無(wú)線電中DUC和CFR的關(guān)鍵技術(shù)以及FPGA實(shí)現(xiàn),DUC主要由3倍FIR內(nèi)插成型濾波器、2倍插值補(bǔ)償濾波器以及5級(jí)CIC濾波器級(jí)聯(lián)組成;而CFR主要采用類似基帶削峰的加窗濾波的中頻削峰算法,可以降低相鄰信道的溢出,更有效的降低CF值。將DUC/CFR以單片F(xiàn)PGA實(shí)現(xiàn),能很好提高RRU性能,減少其硬件結(jié)構(gòu),降低成本,降低功耗,增加外部環(huán)境的穩(wěn)定性。

    標(biāo)簽: TDSCDMA FPGA 頻點(diǎn)

    上傳時(shí)間: 2013-04-24

    上傳用戶:18752787361

  • 無(wú)線數(shù)據(jù)傳輸網(wǎng)絡(luò)遠(yuǎn)程抄表系統(tǒng)

    隨著計(jì)算機(jī)和網(wǎng)絡(luò)技術(shù)應(yīng)用的擴(kuò)展,電能的遠(yuǎn)程自動(dòng)監(jiān)測(cè)、計(jì)算與收費(fèi)的方案逐步被采用,能源計(jì)量?jī)x表的數(shù)據(jù)自動(dòng)抄收及遠(yuǎn)傳系統(tǒng)的建設(shè)成為智能化住宅的基本配置之一。 本文針對(duì)校園的學(xué)生宿舍的電表收費(fèi)進(jìn)行了探討,到目前為止、按照收費(fèi)方式電子式電能表可以分為:接觸式和非接觸式的IC卡預(yù)付費(fèi)電表、復(fù)費(fèi)率電表、和分時(shí)預(yù)付費(fèi)的復(fù)費(fèi)率電表。針對(duì)這幾種電表的抄表方式也各不相同,預(yù)付費(fèi)電表主要是應(yīng)用IC卡充值的方法付費(fèi)、而復(fù)費(fèi)率的電表主要是采用人工抄表和布線抄表的方法、而分時(shí)預(yù)付費(fèi)復(fù)費(fèi)率的電表主要是使用IC卡充值之后,利用實(shí)時(shí)時(shí)鐘在用電峰谷時(shí)對(duì)存儲(chǔ)在電表能的金額進(jìn)行扣除。文中設(shè)計(jì)的自動(dòng)抄表系統(tǒng)可以實(shí)現(xiàn)對(duì)上述三種電表的抄錄工作,尤其是針對(duì)校園學(xué)生宿舍等應(yīng)用場(chǎng)所具用重要的意義。 文章提出了整體的方案設(shè)計(jì),三級(jí)網(wǎng)絡(luò)分別應(yīng)用了無(wú)線傳輸和網(wǎng)絡(luò)傳輸?shù)姆桨福鉀Q了遠(yuǎn)程電能計(jì)量計(jì)費(fèi)系統(tǒng)的由集中器和采集器(采集終端)以及通信信道與抄表軟件組成的部分即:集中器到抄表中心的上行信道、集中器至采集器(采集終端)或水電氣表間的下行信道。在整體設(shè)計(jì)思路介紹之后,文章花主要篇幅分章節(jié)介紹了復(fù)費(fèi)率電能計(jì)量?jī)x表、基于arm和uclinux的無(wú)線收發(fā)集中控制器的軟硬件,上位機(jī)的主控界面的設(shè)計(jì)。其中電能表的開發(fā)分塊介紹了軟硬件的各個(gè)部分,集中控制器由于嵌入了實(shí)時(shí)操作系統(tǒng)uclinux,著重講述了基于操作系統(tǒng)的應(yīng)用程序的開發(fā),主站界面介紹了簡(jiǎn)單的測(cè)試程序。然后通過測(cè)試的結(jié)果說明了課題設(shè)計(jì)的系統(tǒng)實(shí)現(xiàn)了數(shù)據(jù)的基本采集和控制的情況,最后本文總結(jié)了研究的成果,并提出了改進(jìn)的方向。

    標(biāo)簽: 無(wú)線數(shù)據(jù)傳輸 抄表系統(tǒng) 網(wǎng)絡(luò)遠(yuǎn)程

    上傳時(shí)間: 2013-07-04

    上傳用戶:咔樂塢

  • 基于DSP和FPGA的數(shù)字化開關(guān)電源

    文章開篇提出了開發(fā)背景。認(rèn)為現(xiàn)在所廣泛應(yīng)用的開關(guān)電源都是基于傳統(tǒng)的分立元件組成的。它的特點(diǎn)是頻率范圍窄、電力小、功能少、器件多、成本較高、精度低,對(duì)不同的客戶要求來“量身定做”不同的產(chǎn)品,同時(shí)幾乎沒有通用性和可移植性。在電子技術(shù)飛速發(fā)展的今天,這種傳統(tǒng)的模擬開關(guān)電源已經(jīng)很難跟上時(shí)代的發(fā)展步伐。 隨著DSP、ASIC等電子器件的小型化、高速化,開關(guān)電源的控制部分正在向數(shù)字化方向發(fā)展。由于數(shù)字化,使開關(guān)電源的控制部分的智能化、零件的共通化、電源的動(dòng)作狀態(tài)的遠(yuǎn)距離監(jiān)測(cè)成為了可能,同時(shí)由于它的智能化、零件的共通化使得它能夠靈活地應(yīng)對(duì)不同客戶的需求,這就降低了開發(fā)周期和成本。依靠現(xiàn)代數(shù)字化控制和數(shù)字信號(hào)處理新技術(shù),數(shù)字化開關(guān)電源有著廣闊的發(fā)展空間。 在數(shù)字化領(lǐng)域的今天,最后一個(gè)沒有數(shù)字化的堡壘就是電源領(lǐng)域。近年來,數(shù)字電源的研究勢(shì)頭與日俱增,成果也越來越多。雖然目前中國(guó)制造的開關(guān)電源占了世界市場(chǎng)的80%以上,但都是傳統(tǒng)的比較低端的模擬電源。高端市場(chǎng)上幾乎沒有我們份額。 本論文研究的主要內(nèi)容是在傳統(tǒng)開關(guān)電源模擬調(diào)節(jié)器的基礎(chǔ)上,提出了一種新的數(shù)字化調(diào)節(jié)器方案,即基于DSP和FPGA的數(shù)字化PID調(diào)節(jié)器。論文對(duì)系統(tǒng)方案和電路進(jìn)行了較為具體的設(shè)計(jì),并通過測(cè)試取得了預(yù)期結(jié)果。測(cè)試證明該方案能夠適合本行業(yè)時(shí)代發(fā)展的步伐,使系統(tǒng)電路更簡(jiǎn)單,精度更高,通用性更強(qiáng)。同時(shí)該方案也可用于相關(guān)領(lǐng)域。 本文首先分析了國(guó)內(nèi)外開關(guān)電源發(fā)展的現(xiàn)狀,以及研究數(shù)字化開關(guān)電源的意義。然后提出了數(shù)字化開關(guān)電源的總體設(shè)計(jì)框圖和實(shí)現(xiàn)方案,并與傳統(tǒng)的開關(guān)電源做了較為詳細(xì)的比較。本論文的設(shè)計(jì)方案是采用DSP技術(shù)和FPGA技術(shù)來做數(shù)字化PID調(diào)節(jié),通過數(shù)字化PID算法產(chǎn)生PWM波來控制斬波器,控制主回路。從而取代傳統(tǒng)的模擬PID調(diào)節(jié)器,使電路更簡(jiǎn)單,精度更高,通用性更強(qiáng)。傳統(tǒng)的模擬開關(guān)電源是將電流電壓反饋信號(hào)做PID調(diào)節(jié)后--分立元器件構(gòu)成,采用專用脈寬調(diào)制芯片實(shí)現(xiàn)PWM控制。電流反饋信號(hào)來自主回路的電流取樣,電壓反饋信號(hào)來自主回路的電壓采樣。再將這兩個(gè)信號(hào)分別送至電流調(diào)節(jié)器和電壓調(diào)節(jié)器的反相輸入端,用來實(shí)現(xiàn)閉環(huán)控制。同時(shí)用來保證系統(tǒng)的穩(wěn)定性及實(shí)現(xiàn)系統(tǒng)的過流過壓保護(hù)、電流和電壓值的顯示。電壓、電流的給定信號(hào)則由單片機(jī)或電位器提供。再次,文章對(duì)各個(gè)模塊從理論和實(shí)際的上都做了仔細(xì)的分析和設(shè)計(jì),并給出了具體的電路圖,同時(shí)寫出了軟件流程圖以及設(shè)計(jì)中應(yīng)該注意的地方。整個(gè)系統(tǒng)由DSP板和ADC板組成。DSP板完成PWM生成、PID運(yùn)算、環(huán)境開關(guān)量檢測(cè)、環(huán)境開關(guān)量生成以及本地控制。ADC板主要完成前饋電壓信號(hào)采集、負(fù)載電壓信號(hào)采集、負(fù)載電流信號(hào)采集、以及對(duì)信號(hào)的一階數(shù)字低通濾波。由于整個(gè)系統(tǒng)是閉環(huán)控制系統(tǒng),要求采樣速率相當(dāng)高。本系統(tǒng)采用FPGA來控制ADC,這樣就避免了高速采樣占用系統(tǒng)資源的問題,減輕了DSP的負(fù)擔(dān)。DSP可以將讀到的ADC信號(hào)做PID調(diào)節(jié),從而產(chǎn)生PWM波來控制逆變橋的開關(guān)速率,從而達(dá)到閉環(huán)控制的目的。 最后,對(duì)數(shù)字化開關(guān)電源和模擬開關(guān)電源做了對(duì)比測(cè)試,得出了預(yù)期結(jié)論。同時(shí)也提出了一些需要改進(jìn)的地方,認(rèn)為該方案在其他相關(guān)行業(yè)中可以廣泛地應(yīng)用。模擬控制電路因?yàn)槭褂迷S多零件而需要很大空間,這些零件的參數(shù)值還會(huì)隨著使用時(shí)間、溫度和其它環(huán)境條件的改變而變動(dòng)并對(duì)系統(tǒng)穩(wěn)定性和響應(yīng)能力造成負(fù)面影響。數(shù)字電源則剛好相反,同時(shí)數(shù)字控制還能讓硬件頻繁重復(fù)使用、加快上市時(shí)間以及減少開發(fā)成本與風(fēng)險(xiǎn)。在當(dāng)前對(duì)產(chǎn)品要求體積小、智能化、共通化、精度高和穩(wěn)定度好等前提條件下,數(shù)字化開關(guān)電源有著廣闊的發(fā)展空間。本系統(tǒng)來基本上達(dá)到了設(shè)計(jì)要求。能夠滿足較高精度的設(shè)計(jì)要求。但對(duì)于高精度數(shù)字化電源,系統(tǒng)還有值得改進(jìn)的地方,比如改進(jìn)主控器,提高參考電壓的精度,提高采樣器件的精度等,都可以提高系統(tǒng)的精度。 本系統(tǒng)涉及電子、通信和測(cè)控等技術(shù)領(lǐng)域,將數(shù)字PID算法與電力電子技術(shù)、通信技術(shù)等有機(jī)地結(jié)合了起來。本系統(tǒng)的設(shè)計(jì)方案不僅可以用在電源控制器上,只要是相關(guān)的領(lǐng)域都可以采用。

    標(biāo)簽: FPGA DSP 數(shù)字化 開關(guān)電源

    上傳時(shí)間: 2013-06-21

    上傳用戶:498732662

  • 基于FPGA的DMBT信道調(diào)制的設(shè)計(jì)研究

    隨著科技的發(fā)展和社會(huì)的進(jìn)步,數(shù)字電視已逐漸成為現(xiàn)代電視的主流。利用今年是奧運(yùn)年的契機(jī),研究和推廣數(shù)字電視廣播具有重大的意義。2006年8月底我國(guó)出臺(tái)的數(shù)字多媒體/電視廣播(DMB-T)標(biāo)準(zhǔn),確立了中國(guó)自己的技術(shù)標(biāo)準(zhǔn)。以此來發(fā)展擁有自主知識(shí)產(chǎn)權(quán)的數(shù)字電視事業(yè),不僅可以滿足廣大人民群眾日益增長(zhǎng)的物質(zhì)、文化要求,還可以帶動(dòng)相關(guān)產(chǎn)業(yè)快速發(fā)展。 本課題在深入研究DMB-T國(guó)家標(biāo)準(zhǔn)的基礎(chǔ)上,首先對(duì)系統(tǒng)的調(diào)制系統(tǒng)進(jìn)行了設(shè)計(jì)規(guī)劃,然后對(duì)信道調(diào)制的星座映射、系統(tǒng)信息插入、幀體數(shù)據(jù)處理、PN序列插入的幀形成模塊和成形濾波模塊進(jìn)行了設(shè)計(jì)和仿真,并驗(yàn)證了其正確性。 3780個(gè)子載波的時(shí)域同步正交多載波技術(shù)(TDS-OFDM)是DMB-T調(diào)制系統(tǒng)的關(guān)鍵技術(shù)之一。由于載波數(shù)不是2的整數(shù)次冪,考慮到實(shí)現(xiàn)的有效性,不能采用現(xiàn)已成熟的基-2或基-4的快速傅立葉變換(FFT)算法。針對(duì)調(diào)制系統(tǒng)中特有的3780點(diǎn)IFFT,課題深入分析和比較了Cooley-Tukey、Winograd和素因子三種離散快速傅立葉變換算法的特點(diǎn)和性能,綜合利用了三種算法優(yōu)勢(shì),考慮了算法的復(fù)雜度、運(yùn)算的速度、資源的消耗,設(shè)計(jì)出一種新的算法,進(jìn)行了Matlab驗(yàn)證和基于FPGA(現(xiàn)場(chǎng)可編程門陣列)的仿真。分析表明,該算法所需的加法、乘法次數(shù)已很逼近4096點(diǎn)FFT算法。 DMB-T發(fā)射端的基帶成形濾波采用了平方根升余弦滾降濾波,由于其0.05的滾降系數(shù)在實(shí)現(xiàn)中比較苛刻,所以是設(shè)計(jì)的難點(diǎn)之一。本課題利用Matlab工具采用了等紋波最優(yōu)濾波的方法設(shè)計(jì)了169階數(shù)字濾波器,其阻帶衰減達(dá)到了46.9dB,完全符合標(biāo)準(zhǔn)的要求;利用四倍插值的方法實(shí)現(xiàn)了I、Q合路的該濾波器的FPGA設(shè)計(jì),并進(jìn)行了設(shè)計(jì)優(yōu)化,顯著降低了濾波器的運(yùn)算量,大大節(jié)約了實(shí)現(xiàn)該濾波器所需的乘法器資源。

    標(biāo)簽: FPGA DMBT 信道 調(diào)制

    上傳時(shí)間: 2013-06-28

    上傳用戶:camelcamel690

  • 基于FPGA的路徑識(shí)別圖像傳感器的設(shè)計(jì)

    基于彩色路徑識(shí)別的視覺導(dǎo)航方法是當(dāng)前自動(dòng)導(dǎo)航小車領(lǐng)域的研究熱點(diǎn)和方向。視覺導(dǎo)航是指根據(jù)地面路徑和被控對(duì)象之間的位置偏差控制其運(yùn)行的方向,因此,地面彩色路徑圖像的攝取及其識(shí)別處理就成為視覺導(dǎo)航系統(tǒng)中的基礎(chǔ)和關(guān)鍵。在當(dāng)前的視覺導(dǎo)航系統(tǒng)設(shè)計(jì)中,圖像處理的硬件平臺(tái)都是基于通用微處理器,嵌入式微處理器或者DSP進(jìn)行設(shè)計(jì)的。這些處理器一個(gè)共同的特點(diǎn)就是數(shù)據(jù)串行處理,而圖像處理過程涉及大量的并行處理操作,因此傳統(tǒng)的串行處理方式滿足不了圖像處理的實(shí)時(shí)性要求。 鑒于微處理器這方面的不足,作者提出一種使用FPGA實(shí)現(xiàn)圖像識(shí)別的并行處理方案,并據(jù)此設(shè)計(jì)一個(gè)智能圖像傳感器。該傳感器采用先進(jìn)的FPGA技術(shù),將圖像采集及其顯示,路徑的識(shí)別處理以及通信控制等模塊集成在一個(gè)芯片上,形成一個(gè)片上系統(tǒng)(SOC)。其主要功能是對(duì)所采集的彩色路徑圖像進(jìn)行識(shí)別處理,獲得彩色路徑的坐標(biāo)及其方向角,并將處理結(jié)果發(fā)送給上位機(jī),為自動(dòng)導(dǎo)航提供控制依據(jù)。 本文將彩色路徑的識(shí)別處理過程劃分為三個(gè)階段,第一階段為顏色聚類識(shí)別,以獲得二值路徑圖像,第二階段為數(shù)學(xué)形態(tài)學(xué)運(yùn)算,用于對(duì)第一階段中獲得的二值圖像進(jìn)行去斑處理,第三階段為路徑中心線的定位及其方向角的測(cè)量。圖像傳感器與上位機(jī)的通信采用異步串行方式,由于上位機(jī)需要控制該傳感器執(zhí)行多種任務(wù),作者定義一種基于異步串行通信的應(yīng)用層協(xié)議,用于上位機(jī)對(duì)傳感器的控制。在圖像的顯示中,為了彌補(bǔ)圖像采集的速率和VGA顯示速率的不匹配,作者提出一種基于單端口存儲(chǔ)器的圖像幀緩沖機(jī)制,通過VGA接口將采集的圖像實(shí)時(shí)地顯示出來。 根據(jù)上述思想,作者完成了系統(tǒng)的硬件電路設(shè)計(jì),并對(duì)整個(gè)系統(tǒng)進(jìn)行了現(xiàn)場(chǎng)調(diào)試。調(diào)試結(jié)果表明,傳感器系統(tǒng)的各個(gè)模塊都能正常工作,F(xiàn)PGA中的數(shù)字邏輯電路能夠?qū)崟r(shí)地將路徑從圖像中準(zhǔn)確地識(shí)別出來,.充分體現(xiàn)了FPGA對(duì)路徑圖像的高速處理優(yōu)勢(shì),達(dá)到了設(shè)計(jì)預(yù)期目標(biāo),在一定程度上豐富了路徑圖像識(shí)別處理的技術(shù)和方法。

    標(biāo)簽: FPGA 路徑識(shí)別 圖像傳感器

    上傳時(shí)間: 2013-04-24

    上傳用戶:ghostparker

  • 用FPGA實(shí)現(xiàn)帶硬件浮點(diǎn)運(yùn)算器的8051

    8051系列是至今為止最成功的單片機(jī)之一,在FPGA平臺(tái)上研究帶硬件浮點(diǎn)運(yùn)算器的8051是對(duì)其在SoC及專用化的方向上的一次邁進(jìn)。文章首先介紹了8051的基本架構(gòu),包括硬件模塊、指令系統(tǒng)、內(nèi)存分配以及基本外設(shè)。然后講解了在設(shè)計(jì)8051時(shí)如何劃分模塊,每個(gè)模塊的功能與設(shè)計(jì),同時(shí)也介紹了如何設(shè)計(jì)流水線來加速8051的處理速度。對(duì)于浮點(diǎn)運(yùn)算器,文章介紹了IEEE浮點(diǎn)數(shù)的表示方法,包括各種特殊值的表示方法以及作用。在探討浮點(diǎn)運(yùn)算器設(shè)計(jì)的時(shí)候首先是給出了模塊的劃分及其實(shí)現(xiàn)的功能,然后以生動(dòng)的實(shí)例介紹了加減乘除四種浮點(diǎn)運(yùn)算的算法。在介紹完8051與浮點(diǎn)運(yùn)算器設(shè)計(jì)以后,文章介紹了如何將浮點(diǎn)運(yùn)算器集成到8051上,包括硬件上的數(shù)據(jù)線接口和控制線接口,以及軟件中如何運(yùn)用硬件浮點(diǎn)運(yùn)算器。最后文章給出了此設(shè)計(jì)在ModelSim上的仿真結(jié)果以及在CyclonelIFPGA芯片上的驗(yàn)證過程,可以清楚地看到,與KeilC51軟件庫(kù)的浮點(diǎn)運(yùn)算相比,加法運(yùn)算從186個(gè)時(shí)鐘周期減少到4個(gè)時(shí)鐘周期,減法運(yùn)算從200個(gè)時(shí)鐘周期減少到4個(gè)時(shí)鐘周期,乘法運(yùn)算從241個(gè)時(shí)鐘周期減少到4個(gè)時(shí)鐘周期,而除法則由原來的¨lO個(gè)時(shí)鐘周期減少到4個(gè)時(shí)鐘周期,可見硬件浮點(diǎn)運(yùn)算器使8051在運(yùn)算能力上有了質(zhì)的提高。 筆者也在“Google”和“百度”搜索引擎上,以及“維普數(shù)據(jù)論文網(wǎng)’’上搜索過,都沒有發(fā)現(xiàn)有類似的設(shè)計(jì),帶硬件浮點(diǎn)運(yùn)算器的8051可謂是一次創(chuàng)新,希望在實(shí)際應(yīng)用中能有用武之地。

    標(biāo)簽: FPGA 8051 硬件 浮點(diǎn)運(yùn)算器

    上傳時(shí)間: 2013-04-24

    上傳用戶:13081287919

  • USBasp

    USBasp制作成功,全部資料包括原理圖和PCB及驅(qū)動(dòng)安裝說明。首次制作過程中發(fā)現(xiàn)芯片燒寫熔絲位后不工作,以為芯片被鎖死,用8M有源晶振不能解鎖,因手邊沒有示波器,所以郁悶了好幾個(gè)小時(shí),結(jié)果是因?yàn)榫д竦碾娙萑葜挡粚?duì),換成20PF的電容后問題就解決了,制作過程還算順利的,

    標(biāo)簽: USBasp

    上傳時(shí)間: 2013-06-24

    上傳用戶:dialouch

  • 多功能車輛總線一類設(shè)備的FPGA實(shí)現(xiàn)

    多功能車輛總線一類設(shè)備是一個(gè)在列車通信網(wǎng)(TCN,TrainCommunication Network)中普遍使用的網(wǎng)絡(luò)接口單元。目前我國(guó)的新式列車大多采用列車通信網(wǎng)傳輸列車中大量的控制和服務(wù)信息。但使用的列車通信網(wǎng)產(chǎn)品主要為國(guó)外進(jìn)口,因此迫切需要研制具有自主知識(shí)產(chǎn)權(quán)的列車通信網(wǎng)產(chǎn)品。 論文以一類設(shè)備控制器的設(shè)計(jì)為核心,采取自頂向下的模塊設(shè)計(jì)方法。將設(shè)備控制器分為同步層和數(shù)據(jù)處理層來分別實(shí)現(xiàn)對(duì)幀的發(fā)送與接收處理和對(duì)幀數(shù)據(jù)的提取與存儲(chǔ)處理。 同步層包含幀的識(shí)別模塊、曼徹斯特譯碼模塊、曼徹斯特編碼與幀封裝三個(gè)模塊。幀識(shí)別模塊檢測(cè)幀的起始位并對(duì)幀類型進(jìn)行判斷。譯碼模塊根據(jù)采集的樣本值來判斷曼徹斯特編碼的值,采樣的難點(diǎn)在于非理想信號(hào)帶來的采樣誤差,論文使用結(jié)合位同步的多點(diǎn)采樣法來提高采樣質(zhì)量。幀分界符中的非數(shù)據(jù)符不需要進(jìn)行曼徹斯特編碼,編碼時(shí)在非數(shù)據(jù)符位關(guān)閉編碼電路使非數(shù)據(jù)符保持原來的編碼輸出。 數(shù)據(jù)處理層以主控單元(MCU,Main Control Unit)和通信存儲(chǔ)器為設(shè)計(jì)核心。MCU是控制器的核心,對(duì)接收的主幀進(jìn)行分析,判斷是從通信存儲(chǔ)器相應(yīng)端口取出應(yīng)答從幀并發(fā)送,還是準(zhǔn)備接收從幀并存入通信存儲(chǔ)器。通信存儲(chǔ)器存儲(chǔ)設(shè)備的通信數(shù)據(jù),合適的地址分配能簡(jiǎn)化MCU的控制程序,論文固定了通信存儲(chǔ)器端口大小使MCU可以根據(jù)一個(gè)固定的公式進(jìn)行端口的遍歷從而簡(jiǎn)化了MCU程序的復(fù)雜度。數(shù)據(jù)在傳輸中由于受到干擾和沖突等問題而出現(xiàn)錯(cuò)誤,論文采用循環(huán)冗余檢驗(yàn)碼結(jié)合偶檢驗(yàn)擴(kuò)展來對(duì)傳輸數(shù)據(jù)進(jìn)行差錯(cuò)控制。 最后,使用FPGA和硬件描述語(yǔ)言Verilog HDL開發(fā)出了MVB一類設(shè)備。目前該一類設(shè)備已運(yùn)用在SS4G電力機(jī)車的制動(dòng)控制單元(BCU.Brake Control Unit)中并在鐵道科學(xué)研究院通過了TCN通信測(cè)試。一類設(shè)備的成功研制為列車通信網(wǎng)中總線管理器等高類設(shè)備的開發(fā)奠定了堅(jiān)實(shí)的基礎(chǔ)。

    標(biāo)簽: FPGA 多功能 總線 設(shè)備

    上傳時(shí)間: 2013-07-27

    上傳用戶:qazxsw

  • 單片機(jī)的溫濕度測(cè)量系統(tǒng)

    是一套基于單片機(jī)的溫濕度測(cè)量系統(tǒng),里邊附有設(shè)計(jì)的原理圖,pcb圖,以及燒寫程序代碼(keil c51編寫的)。溫濕度傳感器使用的是dht11,性價(jià)比高。該系統(tǒng)除了能顯示溫濕度以外,還能設(shè)置溫濕度報(bào)警閾值。設(shè)計(jì)的pcb板,小巧,使用。這是本人的畢業(yè)設(shè)計(jì),有實(shí)物為依據(jù),具有可操作性

    標(biāo)簽: 單片機(jī) 溫濕度 測(cè)量系統(tǒng)

    上傳時(shí)間: 2013-07-19

    上傳用戶:kikye

主站蜘蛛池模板: 阿图什市| 西吉县| 西安市| 昆明市| 宜兴市| 乡城县| 留坝县| 嘉善县| 桦南县| 铜梁县| 融水| 台中市| 成安县| 宝山区| 正镶白旗| 马龙县| 攀枝花市| 丰镇市| 稷山县| 巴南区| 桐城市| 安化县| 宜丰县| 萨嘎县| 浑源县| 绥宁县| 长治市| 龙游县| 涡阳县| 泽普县| 古浪县| 鸡泽县| 防城港市| 邯郸市| 绩溪县| 湘潭县| 连江县| 宿松县| 余姚市| 汉寿县| 黄大仙区|