亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

聲音延時開關(guān)

  • 并聯有源電力濾波器工程應用關鍵技術的研究.rar

    以諧波抑制,無功補償為主要功能的有源電力濾波器的基本理論已經成熟,但是市場尚無成熟的諧波有源抑制產品,同時電網諧波問題日益突出,因此需要對有源電力濾波器進行產業化應用研究。并聯有源電力濾波器以其安裝、維護方便,成為商用化產品的主流。所以本文針對并聯有源電力濾波器,展開產業化應用研究。 本文研究工作首先由如下工程問題引出:并聯有源電力濾波器在補償辦公樓電氣負載產生的諧波電流時,會出現諧波放大現象。辦公樓電氣負載主要是計算機、開關電源、不間斷電源、電壓型變頻器等,這些都是電壓型諧波源.本文以電容濾波型整流電路(電壓型諧波源)的分析作為切入點,基于“分段線性化”方法,對并聯有源電力濾波器補償電容濾波型整流負載進行了穩態分析,得到系統的電流和電壓波形,進而獲得其頻譜特性。通過本文所述穩態分析方法,可以從理論上理解并聯有源電力濾波器補償電容濾波型整流負載的工作過程,對有源電力濾波器的應用研究具有重要的理論和實際意義。 本文在分析辦公樓負載電氣特性的基礎上,建立了有源電力濾波器補償容性負載的簡化模型,依據該模型分析了負載中容性元件的電容值與諧波電流放大之間的關系;為了克服諧波放大現象,本文首先通過負載電流采樣環節后加裝濾波器的方式,將電流諧振頻率分量從采樣值中濾除,雖然達到了抑制諧波放大的目的,但是由于延時的引入,使得補償后網側電流畸變率(THD)急劇升高;然后根據這一思路,采用基于快速傅立葉變換(FFT)的有選擇諧波補償方法將電流諧振頻率分量從負載電流采樣值中濾除,使得系統在諧振頻率處變為開環控制,使系統穩定。經過對辦公樓負載的實際并網諧波補償實驗證明基于FFT的有選擇諧波補償方法對于抑制諧波放大是有效的。本創新點的研究工作對于實際工程應用具有參考價值。 為了滿足大容量的諧波抑制要求,本文提出了模塊化有源電力濾波器并聯補償方案,該方案的特點是模塊化結構及N+1冗余并聯控制策略、主從總線結構及主機產生、負載電流檢測方案以及并聯均流策略。主機產生及負載電流檢測是這一并聯方案的突出特點,體現了本文的創新性工作。本文還對多模塊并聯系統進行了建模和穩定性研究;依據模塊化并聯補償方案,在省科技計劃重點項目的支持下,對有源電力濾波器進行產業化研究,從項目方案、設計、器件選型,樣機調試、滿功率運行及性能檢測、樓宇負載與工業負載的實際并網實驗,直至工業樣機定型,對有源電力濾波器的產業化應用研究起了較大的推進作用,支撐項目目前已經有定型的工業化產品推出。 全文圍繞上述三個方面展開,章節分排如下:(1)第一章從實際應用角度,總結闡述了有源電力濾波技術在諧波檢測、電流跟蹤控制、拓撲結構三個方面的研究進展;(2)第二章對并聯有源電力濾波器補償電容濾波型整流負載進行了穩態分析;(3)第三章分析了有源電力濾波器補償容性負載時出現的諧波放大現象,并利用FFT方法使得系統在諧振頻率處變為開環控制,達到抑制諧波放大的目的;(4)第四章、第五章提出有源電力濾波器模塊化并聯方案,并詳細說明了模塊化并聯系統的設計和實驗;(5)第六章對全文進行了總結,并對今后的研究工作進行了展望。

    標簽: 并聯 工程 關鍵技術

    上傳時間: 2013-04-24

    上傳用戶:JANEM

  • FPGA內全數字延時鎖相環的設計.rar

    現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片?,F在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 基于AT89C2051和ISD2560的錄放音系統設計

    介紹了由Flash單片機AT89C2051及數碼語音芯片 ISD256o組成的電腦語音系統。設計出了系統的硬件電路, 給出了錄、放音實用的源程序。

    標簽: C2051 2051 2560 89C

    上傳時間: 2013-04-24

    上傳用戶:wangzhen1990

  • 基于三維磁場計算的永磁音圈電機結構優化設計

    音圈電機(VoiceCoilMotor,簡稱VCM)是特種直線電機,其工作原理與揚聲器的音圈類似。其最突出的特點是體積小、重量輕,動作速度快,可以達到很高的定位精度,推力均勻。自從問世以來,廣泛的應用在計算機存儲設備、航天儀器(例如航天制冷機)、精密測距儀器(例如霍爾位移測量裝置)、精密車床以及移動電話中。目前,生產出的VCM電機廣泛應用于消費類和生產類市場,特別是高檔家用電器和計算機中。 針對目前我國VCM結構設計的不足及工藝的落后,本文結合現有的加工工藝,研究永磁VCM的設計及結構優化,具體內容如下: 首先,介紹VCM工作原理,以及內磁式與外磁式、長音圈與短音圈、動圈式與動鐵式、直線式與搖臂式等不同結構VCM及相應特點,闡述了力矩常數的意義及其對電機性能的影響,并詳細介紹了VCM在光盤驅動器、硬盤驅動器,以及在電刷試驗臺(提供靜壓力)中的典型應用。 其次,從電機電磁場的基本理論出發,介紹有限元及其在電磁場仿真計算中的應用,并采用有限元軟件ANSYS,結合實際算例,對VCM進行建模和仿真。 再次,文中詳細介紹了永磁VCM的設計過程,提出了設計方法以供參考,其中包含了定量計算,包括了永磁體材料的選擇、體積的計算,音圈的設計(匝數計算及選型),以及電機整體的機械結構設計。 最后,結合設計VCM應當遵循的原則,提出了若干結構優化設計方案。在理論推導和分析的基礎上,結合仿真軟件ANSYS,對幾種結構分別進行了電機電磁場以及電機性能的仿真分析,其中包括:采用釹鐵硼永磁的單勵磁結構VCM與傳統鐵氧體VCM的性能差異;增加極靴對VCM性能影響;增加短路環及變換結構對VCM動態響應速度的影響等。

    標簽: 磁場 優化設計 計算 音圈電機

    上傳時間: 2013-06-10

    上傳用戶:wanghui2438

  • 能精確計算C語言延時程序中延時時間的小工具

    能精確計算C語言延時程序中延時時間的小工具

    標簽: 計算 C語言 延時程序 延時

    上傳時間: 2013-07-29

    上傳用戶:357739060

  • PSLIB21

    pb開發soket所需要的一個關鍵動態庫,我找了很久的,現在份享一下-pb socket dll

    標簽: PSLIB 21

    上傳時間: 2013-04-24

    上傳用戶:refent

  • TTC側音測距關鍵技術研究及FPGA實現

    航天測控通信網是航天工程的重要組成部分。迄今為止,我國已建成“C頻段測控網”,及正在建設的“S頻段測控網”和“TDRSS測控網”。測距單元是測控系統基帶設備中的重要功能單元,為航天飛行器提供定位元素。目前,在航天測距系統中側音測距技術具有最高的測距精度。本文以中國電子科技集團第十研究所某項目為背景,對側音測距系統中的關鍵技術進行了詳細的研究,提出了一些改進測距精度的方法,最后用FPGA實現了側音測距功能單元。 本論文主要完成以下工作: 1)完成了直接數字頻率合成的雜散分析。采用嚴格的信號分析方法,運用離散傅立葉變換(DFT)和傅立葉變換(FT),推導了理想狀態和相位截短條件下的DDS輸出頻譜的數學表達式,并利用systemview仿真軟件建立了DDS相位截短模型,通過仿真驗證了分析結論的正確性。 2)改進了TT&C系統中經典的FFT頻率引導算法,增加了頻譜對稱性分析,在實現頻率引導的同時完成了防載波頻率錯鎖的功能。 3)首次采用基于正交雙通道相關原理的數字相關相位估計法來實現次側音匹配和解模糊,降低了設備復雜度,提高了測距精度。針對低信噪比的情況,提出了基于平滑濾波的數據處理方法,提高了相位測量精度。對測距信道中加限幅器導致的測距信號信噪比惡化程度做了深入的理論分析。最后,分析了測距誤差,并對其中一些引起測距誤差的因素提出了改善方法。 通過本論文的工作,成功的完成了TT&C側音測距終端的研制,系統現已通過測試,達到系統任務書的各項指標要求。

    標簽: FPGA TTC 關鍵技術

    上傳時間: 2013-04-24

    上傳用戶:assss

  • 精密延時電路在UWB雷達發射機

    超寬帶沖激雷達是一種新體制雷達,其發射信號是無高頻載頻,寬度僅為納秒級的沖激脈沖。得益于這種特殊的發射信號,超寬帶沖激雷達具有優異的探測性能和廣泛的應用前景。自然地,對于發射機的研究,在超寬帶沖激雷達研究領域有著極其重要的地位。本文在超寬帶沖激雷達實驗系統的基礎上,對其發射機進行了深入研究,主要內容如下: 1、介紹了超寬帶沖激雷達發射機,尤其是脈沖源的原理及設計。 2、分析了決定超寬帶沖激雷達探測距離的因素。在此基礎上尋求通過提高發射信號脈沖重復頻率來增大發射機的能量輸出;提出了一種提高脈沖重復頻率的方法。設計了基于現場可編程門陣列的延時控制電路,對提高脈沖重復頻率予以工程實現。 3、提出了超寬帶沖激雷達波束掃描的實現方法:通過精密控制各發射機脈沖源觸發時間,在各路發射信號之間產生一定的延時。設計了運用現場可編程門陣列實現這種控制的精密延時電路。

    標簽: UWB 精密 延時電路 雷達發射機

    上傳時間: 2013-08-05

    上傳用戶:564708051@qq.com

  • 幾種用于FPGA的新型有效混合布線算法

    采用現場可編程門陣列(FPGA)可以快速實現數字電路,但是用于生成FPGA編程的比特流文件的CAD工具在編制大規模電路時常常需要數小時的時間,以至于許多設計者甚至通過在給定FPGA上采用更多的資源,或者以犧牲電路速度為代價來提高編制速度。電路編制過程中大部分時間花費在布線階段,因此有效的布線算法能極大地減少布線時間。 許多布線算法已經被開發并獲得應用,其中布爾可滿足性(SAT)布線算法及幾何查找布線算法是當前最為流行的兩種。然而它們各有缺點:基于SAT的布線算法在可擴展性上有很大缺陷;幾何查找布線算法雖然具有廣泛的拆線重布線能力,但當實際問題具有嚴格的布線約束條件時,它在布線方案的收斂方面存在很大困難?;诖?,本文致力于探索一種能有效解決以上問題的新型算法,具體研究工作和結果可歸納如下。 1、在全面調查FPGA結構的最新研究動態的基礎上,確定了一種FPGA布線結構模型,即一個基于SRAM的對稱陣列(島狀)FPGA結構作為研究對象,該模型僅需3個適合的參數即能表示布線結構。為使所有布線算法可在相同平臺上運行,選擇了美國北卡羅來納州微電子中心的20個大規模電路作為基準,并在布線前采用VPR399對每個電路都生成30個布局,從而使所有的布線算法都能夠直接在這些預制電路上運行。 2、詳細研究了四種幾何查找布線算法,即一種基本迷宮布線算法Lee,一種基于協商的性能驅動的布線算法PathFinder,一種快速的時延驅動的布線算法VPR430和一種協商A

    標簽: FPGA 布線算法

    上傳時間: 2013-05-18

    上傳用戶:ukuk

  • 基于ARM-Linux的無線音視頻傳輸系統

    本文設計了一種基于S3C2410X微處理器、Linux操作系統的無線多媒體傳輸系統。論文首先介紹了系統的結構功能設計;接著給出了嵌入式無線音視頻傳輸系統軟硬件設計方案,包括系統發送端硬件結構設計和接收

    標簽: ARM-Linux 無線 傳輸系統 音視頻

    上傳時間: 2013-07-11

    上傳用戶:zttztt2005

主站蜘蛛池模板: 宁城县| 武隆县| 宜宾县| 金华市| 隆子县| 新绛县| 兰州市| 长沙县| 资源县| 曲靖市| 石首市| 南京市| 金湖县| 南溪县| 南川市| 苏尼特左旗| 巴塘县| 乾安县| 布拖县| 德保县| 仪陇县| 图们市| 和平区| 柳河县| 阳城县| 晋江市| 临夏县| 陇南市| 龙川县| 巴塘县| 绵竹市| 开鲁县| 德阳市| 盈江县| 岚皋县| 曲水县| 内江市| 孝义市| 安阳市| 白河县| 三明市|