亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

聲級計

  • ads-power amplifier

    ads2011 設(shè)計功率放大器

    標簽: power Amplifier

    上傳時間: 2015-05-05

    上傳用戶:puzzle0612

  • NCC 電容壽命計算

    探討電容可以使用的壽命,以便cost down

    標簽: 電容元件

    上傳時間: 2015-06-28

    上傳用戶:任金霞2018

  • 元件溫度與壽命

    元件溫度與壽命的探討,可提供設(shè)計使用 高溫度作業(yè)範圍

    標簽: 元件探討

    上傳時間: 2015-06-28

    上傳用戶:任金霞2018

  • numerical_analysis

    數(shù)値計算 how to write code

    標簽: 數(shù)値計算

    上傳時間: 2015-11-08

    上傳用戶:depsyq

  • 重疊20160121

    計算用,省時省力又方便古力大家多多運用 計算用,省時省力又方便古力大家多多運用

    標簽: 重疊電2016012

    上傳時間: 2016-02-17

    上傳用戶:栗子zxw

  • ESD Protection in CMOS ICs

    在互補式金氧半(CMOS)積體電路中,隨著量產(chǎn)製程的演進,元件的尺寸已縮減到深次微 米(deep-submicron)階段,以增進積體電路(IC)的性能及運算速度,以及降低每顆晶片的製造 成本。但隨著元件尺寸的縮減,卻出現(xiàn)一些可靠度的問題。 在次微米技術(shù)中,為了克服所謂熱載子(Hot-Carrier)問題而發(fā)展出 LDD(Lightly-Doped Drain) 製程與結(jié)構(gòu); 為了降低 CMOS 元件汲極(drain)與源極(source)的寄生電阻(sheet resistance) Rs 與 Rd,而發(fā)展出 Silicide 製程; 為了降低 CMOS 元件閘級的寄生電阻 Rg,而發(fā)展出 Polycide 製 程 ; 在更進步的製程中把 Silicide 與 Polycide 一起製造,而發(fā)展出所謂 Salicide 製程

    標簽: Protection CMOS ESD ICs in

    上傳時間: 2020-06-05

    上傳用戶:shancjb

  • 電工電子學--葉挺秀

    電工電子學--葉挺秀本書是普通高等教育國家級規(guī)劃教材

    標簽: 電工電子學

    上傳時間: 2021-10-22

    上傳用戶:得之我幸78

  • 高速電路設(shè)計 詳細基礎(chǔ)理論知識

    設(shè)計高速電路必須考慮高速訊 號所引發(fā)的電磁干擾、阻抗匹配及串音等效應(yīng),所以訊號完整性 (signal  integrity)將是考量設(shè)計電路優(yōu)劣的一項重要指標,電路日異複雜必須仰賴可 靠的軟體來幫忙分析這些複雜的效應(yīng),才比較可能獲得高品質(zhì)且可靠的設(shè)計, 因此熟悉軟體的使用也將是重要的研究項目之一。另外了解高速訊號所引發(fā)之 各種效應(yīng)(反射、振鈴、干擾、地彈及串音等)及其克服方法也是研究高速電路 設(shè)計的重點之一。目前高速示波器的功能越來越多,使用上很複雜,必須事先 進修學習,否則無法全盤了解儀器之功能,因而無法有效發(fā)揮儀器的量測功能。 其次就是高速訊號量測與介面的一些測試規(guī)範也必須熟悉,像眼圖分析,探針 效應(yīng),抖動(jitter)測量規(guī)範及高速串列介面量測規(guī)範等實務(wù)技術(shù),必須充分 了解研究學習,進而才可設(shè)計出優(yōu)良之教學教材及教具。

    標簽: 高速電路

    上傳時間: 2021-11-02

    上傳用戶:jiabin

  • 華為開關(guān)電源電感器設(shè)計.pdf

    華為開關(guān)電源電感器設(shè)計 正激式開關(guān)電源變壓器設(shè)計步驟

    標簽: 華為 開關(guān)電源

    上傳時間: 2021-12-03

    上傳用戶:fliang

  • cadence-allegro16.6高級教程

    主要內(nèi)容介紹 Allegro 如何載入 Netlist,進而認識新式轉(zhuǎn)法和舊式轉(zhuǎn)法有何不同及優(yōu)缺點的分析,透過本章學習可以對 Allegro 和 Capture 之間的互動關(guān)係,同時也能體驗出 Allegro 和 Capture 同步變更屬性等強大功能。Netlist 是連接線路圖和 Allegro Layout 圖檔的橋樑。在這裏所介紹的 Netlist 資料的轉(zhuǎn)入動作只是針對由 Capture(線路圖部分)產(chǎn)生的 Netlist 轉(zhuǎn)入 Allegro(Layout部分)1. 在 OrCAD Capture 中設(shè)計好線路圖。2. 然後由 OrCAD Capture 產(chǎn)生 Netlist(annotate 是在進行線路圖根據(jù)第五步產(chǎn)生的資料進行編改)。 3. 把產(chǎn)生的 Netlist 轉(zhuǎn)入 Allegro(layout 工作系統(tǒng))。 4. 在 Allegro 中進行 PCB 的 layout。 5. 把在 Allegro 中產(chǎn)生的 back annotate(Logic)轉(zhuǎn)出(在實際 layout 時可能對原有的 Netlist 有改動過),並轉(zhuǎn)入 OrCAD Capture 裏進行回編。

    標簽: cadence allegro

    上傳時間: 2022-04-28

    上傳用戶:kingwide

主站蜘蛛池模板: 昌都县| 中卫市| 林西县| 泾川县| 贡山| 罗甸县| 靖西县| 东乡族自治县| 三亚市| 隆安县| 诸暨市| 连州市| 麻栗坡县| 东乡族自治县| 巨鹿县| 卢湾区| 新乐市| 武宁县| 哈密市| 堆龙德庆县| 海丰县| 定边县| 西贡区| 南陵县| 禄劝| 个旧市| 澜沧| 体育| 灵台县| 柳州市| 黄大仙区| 芜湖市| 南丹县| 南岸区| 祁东县| 元江| 新营市| 长泰县| 剑川县| 开化县| 绩溪县|