現(xiàn)代通信系統(tǒng)對(duì)帶寬和數(shù)據(jù)速率的要求越來(lái)越高,超寬帶(ultra-wideband,UWB)通信以其傳輸速率高、空間容量大、成本低、功耗低的優(yōu)點(diǎn),成為解決企業(yè)、家庭、公共場(chǎng)所等高速因特網(wǎng)接入的需求與越來(lái)越擁擠的頻率資源分配之間的矛盾的技術(shù)手段。 論文主要圍繞兩方面展開分析:一是介紹用于UWB無(wú)載波脈沖調(diào)制及直接序列碼分多址調(diào)制(DS-CDMA)的新型脈沖,即Hermite正交脈沖,并且分析了這種構(gòu)建UWB多元通信和多用戶通信的系統(tǒng)性能。二是分析了UWB的多帶頻分復(fù)用物理層提案(MBOA)的調(diào)制技術(shù),并在FPGA上實(shí)現(xiàn)了調(diào)制模塊。正交Hermite脈沖集被提出用于UWB的M元雙正交調(diào)制系統(tǒng),獲得高數(shù)據(jù)速率。調(diào)整脈沖的脈寬因子和中心頻率能使脈沖滿足FCC的頻譜要求。M元雙正交調(diào)制的接收機(jī)需要M/2個(gè)相關(guān)器,遠(yuǎn)比M元正交調(diào)制所需的相關(guān)器數(shù)量少。誤碼率一定時(shí),維數(shù)M的增加可獲得高的比特率和低的信噪比。雖然高階的Hermite脈沖易受抖動(dòng)時(shí)延的影響,但當(dāng)抖動(dòng)時(shí)延范圍小于0.02ns時(shí),其影響較為不明顯。本文認(rèn)為1~8階的Hermite脈沖皆可用,可構(gòu)成16元雙正交系統(tǒng)。 正交Hermite脈沖集也可以構(gòu)造UWB多用戶系統(tǒng)。各用戶的信息用不同的Hermite脈沖同時(shí)傳輸,其多用戶的誤比特率上限低于高斯單脈沖構(gòu)成的PPM多用戶系統(tǒng)的誤比特率,所以其系統(tǒng)性能更優(yōu)。正交Hermite脈沖還可以用于UWB的DS-CDMA調(diào)制,在8個(gè)脈沖可用的情況下,最多可容64個(gè)用戶同時(shí)通信。 基于MBOA提出的UWB物理層協(xié)議,本文用Verilog硬件語(yǔ)言實(shí)現(xiàn)了調(diào)制與解調(diào)結(jié)構(gòu),并用Modelsim做了時(shí)序驗(yàn)證。用Verilog編程實(shí)現(xiàn)的輸出數(shù)據(jù)與Matlab生成的UWB建模的輸出結(jié)果一致。為了達(dá)到UWBMB-OFDM系統(tǒng)的FFT處理器的要求,一個(gè)混和基多通道流水線的FFT算法結(jié)構(gòu)被提出。其有效的實(shí)現(xiàn)方法也被提出。這種結(jié)構(gòu)采用多通道以獲得高的數(shù)據(jù)吞吐量。此外,它用于存儲(chǔ)和復(fù)數(shù)乘法器的硬件損耗相比其他的FFT處理器是最少的。高基的FFT蝶算減少了復(fù)數(shù)乘法器的數(shù)量。在132MHz的工作頻率下,整個(gè)128點(diǎn)FFT變換在此結(jié)構(gòu)模式下只需要242.4ns,滿足了MBOA的要求。
上傳時(shí)間: 2013-07-29
上傳用戶:TI初學(xué)者
本文的主要研究?jī)?nèi)容是利用FPGA平臺(tái)實(shí)現(xiàn)以太網(wǎng)絡(luò)接口。 首先,對(duì)論文的大致內(nèi)容和組織結(jié)構(gòu)做了簡(jiǎn)要介紹,并且比較分析了目前比較流行的網(wǎng)絡(luò)接口實(shí)現(xiàn)的三種方法,并以此為基礎(chǔ)提出了本文中重點(diǎn)介紹的基于FPGA 的網(wǎng)絡(luò)接口實(shí)現(xiàn)方法。 其次,介紹采用以FPGA 做為主控芯片控制8019AS 網(wǎng)絡(luò)控制芯片來(lái)實(shí)現(xiàn)從網(wǎng)絡(luò)上接收數(shù)據(jù)幀的功能。FPGA 需要在上電時(shí)完成對(duì)于8019AS的初始化設(shè)置。在接收和發(fā)送數(shù)據(jù)報(bào)文時(shí),對(duì)相應(yīng)的寄存器進(jìn)行控制和操作以完成網(wǎng)絡(luò)數(shù)據(jù)幀的接收。對(duì)FPGA 與8019AS 之間的接口實(shí)現(xiàn)進(jìn)行了詳細(xì)的描述。 最后,介紹了在FPGA 內(nèi)部對(duì)于接收到的網(wǎng)絡(luò)數(shù)據(jù)幀進(jìn)行TCP/IP協(xié)議分析的具體過(guò)程和實(shí)現(xiàn)方法。分別詳細(xì)介紹了接收模塊、發(fā)送模塊以及其中子模塊具體功能和實(shí)現(xiàn)方法。說(shuō)明了模塊之間相互觸發(fā)的具體關(guān)系。現(xiàn)有的網(wǎng)絡(luò)接口一般是采用MCU 或者ARM 等專用控制芯片來(lái)實(shí)現(xiàn)的,而此次課題以FPGA 作為主控芯片來(lái)實(shí)現(xiàn)網(wǎng)絡(luò)接口以及部分TCP/IP 協(xié)議分析是一個(gè)創(chuàng)意。而且由于FPGA 多管腳可以靈活配置,也使得系統(tǒng)的可擴(kuò)展性有了很大的提高。
標(biāo)簽: FPGA 以太網(wǎng)絡(luò) 接口的設(shè)計(jì)
上傳時(shí)間: 2013-06-09
上傳用戶:huazi
隨著數(shù)字電視日益深入人心,高清概念越來(lái)越為人所熟知。帶有高清視頻功能的產(chǎn)品已經(jīng)逐步走向人們的工作和生活,高清視頻處理已經(jīng)從理論研究走向系統(tǒng)實(shí)際應(yīng)用。毫無(wú)疑問,無(wú)論是從觀眾的視覺還是從產(chǎn)業(yè)的角度來(lái)看,高清視頻已經(jīng)成為數(shù)字視頻技術(shù)發(fā)展的必然趨勢(shì)。本文研究了整個(gè)編解碼系統(tǒng)中ARM控制模塊的軟件設(shè)計(jì),最終完成以PC機(jī)為終端控制平臺(tái),經(jīng)ARM控制模塊將命令發(fā)送給核心編解碼芯片MB86H51,使其完成相應(yīng)的操作。、本文主要的工作有如下幾個(gè)方面: 1、根據(jù)ARM各型號(hào)芯片的特點(diǎn),結(jié)合本系統(tǒng)的實(shí)際需求,最終選定Atmel公司的AT91SAM9261作為ARM控制板的核心處理芯片,并深入了解該芯片的工作原理和內(nèi)部結(jié)構(gòu)。 2、根據(jù)本系統(tǒng)中所選用的DataFlash型號(hào)及外圍電路連接情況等諸多因素,并結(jié)合Atmel公司所提供的AT91SAM9261一級(jí)BootLoader參考代碼,編寫調(diào)試符合本系統(tǒng)啟動(dòng)運(yùn)行的一級(jí)BootLoader引導(dǎo)程序,也稱為Bootstrap引導(dǎo)程序,最終成功實(shí)現(xiàn)引導(dǎo)U-Boot程序。 3、深入分析了U-Boot和Linux的體系結(jié)構(gòu)和編譯過(guò)程,結(jié)合AT91SAM9261芯片的特點(diǎn)和實(shí)際外圍電路的連接情況,修改U-Boot和Linux中主要的編譯參數(shù),并進(jìn)行重新編譯,最終成功移植到系統(tǒng)板中。 4、在ITU-T提供的H.264標(biāo)準(zhǔn)的參考解碼程序JM8.6的基礎(chǔ)上,詳細(xì)研究了H.264視頻編碼標(biāo)準(zhǔn)以及具體的解碼器結(jié)構(gòu)和解碼流程,并結(jié)合DirectX技術(shù),開發(fā)了一款基于PC機(jī)的H.264解碼播放器,用于驗(yàn)證存儲(chǔ)在PC機(jī)上的H.264壓縮碼流的正確性。
上傳時(shí)間: 2013-04-24
上傳用戶:acon
作為交流異步電機(jī)控制的一種方式,矢量控制技術(shù)已成為高性能變頻調(diào)速系統(tǒng)的首選方案。矢量控制系統(tǒng)中,磁鏈的觀測(cè)精度直接影響到系統(tǒng)控制性能的好壞。在轉(zhuǎn)子磁鏈定向的矢量控制系統(tǒng)中,轉(zhuǎn)矩電流和勵(lì)磁電流能得到完全解耦[1]。一般而言,轉(zhuǎn)子磁鏈觀測(cè)有兩種方法:電流模型法和電壓模型法。磁鏈的電流模型觀測(cè)法中需要電機(jī)轉(zhuǎn)子時(shí)間常數(shù),而轉(zhuǎn)子時(shí)間常數(shù)易受溫度和磁飽和影響。為克服這些缺點(diǎn),需要對(duì)電機(jī)的轉(zhuǎn)子參數(shù)進(jìn)行實(shí)時(shí)觀測(cè),但這樣將使得系統(tǒng)更加的復(fù)雜。磁鏈的電壓模型觀測(cè)法中不含轉(zhuǎn)子參數(shù),受電機(jī)參數(shù)變化的影響較小。矢量控制計(jì)算量大,要求具有一定的實(shí)時(shí)性,從而對(duì)控制芯片的運(yùn)算速度提出了更高的要求。 本文介紹了一種異步電機(jī)矢量控制系統(tǒng)的設(shè)計(jì)方法,采用了電壓模型觀測(cè)器[2]對(duì)轉(zhuǎn)子磁鏈進(jìn)行估計(jì),針對(duì)積分環(huán)節(jié)的誤差積累和直流漂移問題,采用了一種帶飽和反饋環(huán)節(jié)的積分器[3]來(lái)代替電壓模型觀測(cè)器中的純積分環(huán)節(jié)。整個(gè)算法在tms320f2812 dsp芯片上實(shí)現(xiàn),運(yùn)算速度快,保證了系統(tǒng)具有很好的實(shí)時(shí)性。
上傳時(shí)間: 2013-04-24
上傳用戶:jhksyghr
本文以星載圖像數(shù)據(jù)的壓縮與加密為背景,對(duì)CCSDS圖像壓縮算法和AES數(shù)據(jù)加密算法做了深入研究。文章的主要工作包括: (1)實(shí)現(xiàn)了CCSDS圖像壓縮算法的C程序,并且與SPIHT算法和JPEG2000算法在星載圖像壓縮領(lǐng)域做了簡(jiǎn)單的對(duì)比; (2)對(duì)原始CCSDS圖像壓縮算法進(jìn)行了改進(jìn)。實(shí)驗(yàn)結(jié)果表明,改進(jìn)后的算法在提升算法性能的同時(shí),降低了算法的復(fù)雜度; (3)研究了AES數(shù)據(jù)加密標(biāo)準(zhǔn),并實(shí)現(xiàn)了該算法的C程序; (4)用VerilogHDL語(yǔ)言實(shí)現(xiàn)了CCSDS圖像壓縮算法和AES數(shù)據(jù)加密算法的編碼器; (5)在FPGA硬件平臺(tái)上,驗(yàn)證了這兩種算法編碼器的正確性和有效性。
上傳時(shí)間: 2013-04-24
上傳用戶:pwcsoft
遠(yuǎn)程監(jiān)控系統(tǒng)是許多重要場(chǎng)所諸如電力、郵電、銀行、交通、商場(chǎng)等需要信息廣泛交流企業(yè)的生產(chǎn)與管理的必備系統(tǒng)。傳統(tǒng)遠(yuǎn)程監(jiān)控系統(tǒng)的實(shí)現(xiàn)方式一般都需要自己建設(shè)并維護(hù)有線或無(wú)線網(wǎng)絡(luò),維護(hù)費(fèi)用高,通信距離有限。隨著通信技術(shù)的發(fā)展,原有的遠(yuǎn)程監(jiān)控系統(tǒng)已經(jīng)日益不能滿足多方面的要求,我們需要實(shí)時(shí)性更高,通信距離更遠(yuǎn),成本更低的通信方式,本文就此提出了一種基于GPRS的遠(yuǎn)程數(shù)據(jù)監(jiān)控系統(tǒng)。 本文的創(chuàng)新點(diǎn)是采用了GPRS技術(shù)中的TCP傳輸方式來(lái)傳輸監(jiān)控系統(tǒng)采集的圖像數(shù)據(jù),相比傳統(tǒng)有線網(wǎng)絡(luò),在維護(hù)成本,通信距離上有了很大的提高,相比傳統(tǒng)無(wú)線網(wǎng)絡(luò)在實(shí)時(shí)性,傳輸速率,可靠性上有了明顯的改善。 本論文分幾個(gè)部分詳細(xì)介紹了課題的研究?jī)?nèi)容。第一部分主要介紹了課題背景和監(jiān)控系統(tǒng)的發(fā)展歷史及各類監(jiān)控系統(tǒng)的比較。第二部分描述了本監(jiān)控系統(tǒng)中遠(yuǎn)程終端硬件系統(tǒng)搭建工作,包括各部分器件的選取以及在S3C4480為核心的開發(fā)板上擴(kuò)展出LM9617接口。第三部分描述了以u(píng)C/OS操作系統(tǒng)為核心的遠(yuǎn)程終端軟件設(shè)計(jì)流程,包括uC/OS操作系統(tǒng)和FAT16文件系統(tǒng)的移植,LCD顯示驅(qū)動(dòng), Nand-flash底層驅(qū)動(dòng)的編寫等工作。第四部分詳細(xì)說(shuō)明了本系統(tǒng)圖像采集的具體軟件實(shí)現(xiàn),包括根據(jù)實(shí)際情況配置CMOS圖像傳感器LM9617的寄存器以及從LM9617中讀取圖像數(shù)據(jù)然后將數(shù)據(jù)寫入Nand-flash存儲(chǔ)器的具體過(guò)程。第五部分詳細(xì)說(shuō)明了本系統(tǒng)圖像數(shù)據(jù)傳輸?shù)木唧w軟件實(shí)現(xiàn),采用的是GPRS企業(yè)公網(wǎng)組網(wǎng)方式,包括遠(yuǎn)程終端程序設(shè)計(jì)和監(jiān)控中心服務(wù)器搭建兩部分工作。遠(yuǎn)程終端程序設(shè)計(jì)包括初始化串口通信,將Nand-flash中的圖像數(shù)據(jù)讀出并通過(guò)GPRS模塊GM862發(fā)送到監(jiān)控中心服務(wù)器上;監(jiān)控中心服務(wù)器程序設(shè)計(jì)包括啟動(dòng)建立并啟動(dòng)Socket監(jiān)聽,以及收到連接請(qǐng)求后GPRS通信鏈路的建立。最后分別用TCP和UDP兩種傳輸方式對(duì)監(jiān)控系統(tǒng)進(jìn)行了測(cè)試,證明了GPRS的TCP傳輸方式確實(shí)更適合于監(jiān)控系統(tǒng)。
標(biāo)簽: GPRS ARM 無(wú)線數(shù)據(jù)傳輸 監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-07-19
上傳用戶:liuwei6419
H.264作為新一代視頻編碼標(biāo)準(zhǔn),相比上一代視頻編碼標(biāo)準(zhǔn)MPEG2,在相同畫質(zhì)下,平均節(jié)約64﹪的碼流。該標(biāo)準(zhǔn)僅設(shè)定了碼流的語(yǔ)法結(jié)構(gòu)和解碼器結(jié)構(gòu),實(shí)現(xiàn)靈活性極大,其規(guī)定了三個(gè)檔次,每個(gè)檔次支持一組特定的編碼功能,并支持一類特定的應(yīng)用,因此。H.264的編碼器的設(shè)計(jì)可以根據(jù)需求的不同而不同。 H.264雖然具有優(yōu)異的壓縮性能,但是其復(fù)雜度卻比一般編碼器高的多。本文對(duì)H.264進(jìn)行了編碼復(fù)雜度分析,并統(tǒng)計(jì)了整個(gè)軟件編碼中計(jì)算量的分布。H.264中采用了率失真優(yōu)化算法,提高了幀內(nèi)預(yù)測(cè)編碼的效率。在該算法下進(jìn)行幀內(nèi)預(yù)測(cè)時(shí),為了得到一個(gè)宏塊的預(yù)測(cè)模式,需要進(jìn)行592次率失真代價(jià)計(jì)算。因此為了降低幀內(nèi)預(yù)測(cè)模式選擇的計(jì)算復(fù)雜度,本文改進(jìn)了幀內(nèi)預(yù)測(cè)模式選擇算法。實(shí)踐證明,在PSNR值的損失可以忽略不計(jì)的情況下,該算法相比原算法,幀內(nèi)編碼時(shí)間平均節(jié)約60﹪以上,對(duì)編碼的實(shí)時(shí)性有較大幫助。 為了實(shí)現(xiàn)實(shí)時(shí)編碼,考慮到FPGA的高效運(yùn)算速度和使用靈活性,本文還研究了H.264編碼器基本檔次的FPGA實(shí)現(xiàn)。首先研究了H.264編碼器硬件實(shí)現(xiàn)架構(gòu),并對(duì)影響編碼速度,且具有硬件實(shí)現(xiàn)優(yōu)越性的幾個(gè)重要部分進(jìn)行了算法研究和FPGA.實(shí)現(xiàn)。本文主要研究了H.264編碼器中整數(shù)DCT變換、量化、Zig-Zag掃描、CAVLC編碼以及反量化、逆整數(shù)DCT變換等部分。分別對(duì)這些模塊進(jìn)行了綜合和時(shí)序仿真,并將驗(yàn)證后通過(guò)的系統(tǒng)模塊下載到Xilinx virtex-Ⅱ Pro的FPGA中,進(jìn)行了在線測(cè)試,驗(yàn)證了該系統(tǒng)對(duì)輸入的殘差數(shù)據(jù)實(shí)時(shí)壓縮編碼的功能。 本文對(duì)H.264編碼器幀內(nèi)預(yù)測(cè)模式選擇算法的改進(jìn),算法實(shí)現(xiàn)簡(jiǎn)單,對(duì)軟件編碼的實(shí)時(shí)性有很大幫助。本文對(duì)在單片F(xiàn)PGA上實(shí)現(xiàn)H.264編碼器做出了探索性嘗試,這對(duì)H.264編碼器芯片的設(shè)計(jì)有著積極的借鑒性。
標(biāo)簽: FPGA 264 幀內(nèi)預(yù)測(cè) 算法優(yōu)化
上傳時(shí)間: 2013-05-25
上傳用戶:refent
本文從AES的算法原理和基于ARM核嵌入式系統(tǒng)的開發(fā)著手,研究了AES算法的設(shè)計(jì)原則、數(shù)學(xué)知識(shí)、整體結(jié)構(gòu)、算法描述以及AES存住的優(yōu)點(diǎn)利局限性。 針對(duì)ARM核的體系結(jié)構(gòu)及特點(diǎn),對(duì)AES算法進(jìn)行了優(yōu)化設(shè)計(jì),提出了從AES算法本身和其結(jié)構(gòu)兩個(gè)方面進(jìn)行優(yōu)化的方法,在算法本身優(yōu)化方面是把加密模塊中的字節(jié)替換運(yùn)算、列混合運(yùn)算和解密模塊中的逆列混合運(yùn)算中原來(lái)的復(fù)雜的運(yùn)算分別轉(zhuǎn)換為簡(jiǎn)單的循環(huán)移位、乘和異或運(yùn)算。在算法結(jié)構(gòu)優(yōu)化方面是在輸入輸山接口上采用了4個(gè)32位的寄存器對(duì)128bits數(shù)據(jù)進(jìn)行了并行輸入并行輸出的優(yōu)化設(shè)計(jì);在密鑰擴(kuò)展上的優(yōu)化設(shè)計(jì)是采用內(nèi)部擴(kuò)展,即在進(jìn)行每一輪的運(yùn)算過(guò)程的同時(shí)算出下一輪的密鑰,并把下一輪的密鑰暫存在SRAM里,使得密鑰擴(kuò)展與加/解密運(yùn)算并行執(zhí)行;加密和解密優(yōu)化設(shè)計(jì)是將輪函數(shù)查表操作中的四個(gè)操作表查詢工作合并成一個(gè)操作表查詢工作,同時(shí)為了使加密代碼在解密代碼中可重用,節(jié)省硬件資源,在解密過(guò)程中采用了與加密相一致的過(guò)程順序。 根據(jù)上述的優(yōu)化設(shè)計(jì),基于ARM核嵌入式系統(tǒng)的ADS開發(fā)環(huán)境,提出了AES實(shí)現(xiàn)的軟硬件方案、AES加密模塊和解密模塊的實(shí)現(xiàn)方案以及測(cè)試方案,總結(jié)了基于ARM下的高效編程技巧及混合接口規(guī)則,在集成開發(fā)環(huán)境下對(duì)算法進(jìn)行了實(shí)現(xiàn),分別得出了初始密鑰為128bits、192bits和256bits下的加密與解密的結(jié)果,并得劍了正確驗(yàn)證。在性能測(cè)試的過(guò)程中應(yīng)用編譯器的優(yōu)化選項(xiàng)和其它優(yōu)化技巧優(yōu)化了算法,使算法具有較高的加密速度。
標(biāo)簽: ARM AES 嵌入式系統(tǒng) 算法優(yōu)化
上傳時(shí)間: 2013-04-24
上傳用戶:liansi
近年來(lái),隨著計(jì)算機(jī)、微電子、通信及網(wǎng)絡(luò)技術(shù)、信息技術(shù)的發(fā)展、數(shù)字化產(chǎn)品的普及,嵌入式系統(tǒng)滲透到了各個(gè)領(lǐng)域,已經(jīng)成為計(jì)算機(jī)領(lǐng)域的一個(gè)重要組成部分,成為新興的研究熱點(diǎn),嵌入式軟件也在整個(gè)軟件產(chǎn)業(yè)中占據(jù)了重要地位。一個(gè)好的調(diào)試工具對(duì)軟件產(chǎn)品質(zhì)量和開發(fā)周期的促進(jìn)作用是不言而喻的,使得嵌入式調(diào)試工具成為了人們關(guān)注的重點(diǎn)。目前使用集成開發(fā)環(huán)境配合JTAG調(diào)試器進(jìn)行開發(fā)是目前采用最多的一種嵌入式軟件開發(fā)調(diào)試方式。國(guó)內(nèi)在JTAG調(diào)試器開發(fā)領(lǐng)域中相對(duì)落后,普遍采用的是國(guó)外的工具產(chǎn)品。因此開發(fā)功能強(qiáng)大的嵌入式調(diào)試系統(tǒng)具有重要的實(shí)際意義。 當(dāng)前嵌入式系統(tǒng)中尤其流行和值得關(guān)注的是ARM系列的嵌入式處理器。為此本課題的目標(biāo)就是設(shè)計(jì)并實(shí)現(xiàn)一個(gè)應(yīng)用于ARM平臺(tái)的JTAG調(diào)試系統(tǒng)。GDB是一個(gè)源碼開放的功能強(qiáng)大的調(diào)試器,可以調(diào)試各種程序,包括 C、C++、JAvA、PASCAL、FORAN和一些其它的語(yǔ)言,還包括GNU所支持的所有微處理器的匯編語(yǔ)言。此外GDB同目標(biāo)板交換信息的能力相當(dāng)強(qiáng),勝過(guò)絕大多數(shù)的商業(yè)調(diào)試內(nèi)核,因此使用GDB不僅能夠保證強(qiáng)大的調(diào)試功能,同時(shí)可以降低調(diào)試系統(tǒng)的開發(fā)成本。為此本課題在對(duì)邊界掃描協(xié)議、ARM7TDMI片上仿真器Embedded-ICE和GDB遠(yuǎn)程調(diào)試協(xié)議RSP做了深入研究的基礎(chǔ)上,實(shí)現(xiàn)了GDB調(diào)試器對(duì)嵌入式JTAG調(diào)試的支持。此外設(shè)計(jì)中還把可重夠計(jì)算技術(shù)引入到硬件JTAG協(xié)議轉(zhuǎn)換器的開發(fā)設(shè)計(jì)中,使調(diào)試器硬件資源可復(fù)用、易于升級(jí),并大大提高了數(shù)據(jù)的傳輸速度。從而實(shí)現(xiàn)了一個(gè)低成本的、高效的、支持源代碼級(jí)調(diào)試的JTAG調(diào)試系統(tǒng)。
標(biāo)簽: 嵌入式 調(diào)試系統(tǒng)
上傳時(shí)間: 2013-08-04
上傳用戶:huangld
通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設(shè)用到異步串行接口一般采用專用集成電路實(shí)現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時(shí)常不需要使用完整的UART的功能和輔助功能,或者當(dāng)在FPGA上設(shè)計(jì)時(shí),需要將UART功能集成到FPGA內(nèi)部而不能使用芯片。藍(lán)牙主機(jī)控制器接口則是實(shí)現(xiàn)主機(jī)設(shè)備與藍(lán)牙模塊之間互操作的控制部件。當(dāng)在使用藍(lán)牙設(shè)備的時(shí)候尤其是在監(jiān)控場(chǎng)所,接口控制器在控制數(shù)據(jù)與計(jì)算機(jī)的傳輸上就起了至關(guān)重要的作用。 論文針對(duì)信息技術(shù)的發(fā)展和開發(fā)過(guò)程中的實(shí)際需要,設(shè)計(jì)了一個(gè)藍(lán)牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨(dú)使用,也可集成到系統(tǒng)芯片中,并且整個(gè)設(shè)計(jì)緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價(jià)值。 本設(shè)計(jì)采用TOP-DOWN設(shè)計(jì)方法,整體上分為UART接口和藍(lán)牙主機(jī)控制器接口兩部分。首先根據(jù)UART和藍(lán)牙主機(jī)控制器接口的實(shí)現(xiàn)原理和設(shè)計(jì)指標(biāo)要求進(jìn)行系統(tǒng)設(shè)計(jì),對(duì)系統(tǒng)劃分模塊以及各個(gè)模塊的信號(hào)連接;然后進(jìn)行模塊設(shè)計(jì),設(shè)計(jì)出每個(gè)模塊的功能,并用VHDL語(yǔ)言編寫代碼來(lái)實(shí)現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對(duì)各模塊進(jìn)行功能仿真和時(shí)序仿真;最后進(jìn)行硬件驗(yàn)證,在Virtex-II開發(fā)板上對(duì)系統(tǒng)進(jìn)行功能驗(yàn)證。實(shí)現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗(yàn)證了結(jié)果,表明設(shè)計(jì)正確,功能良好,符合設(shè)計(jì)要求。
標(biāo)簽: HCIUART FPGA 藍(lán)牙 控制
上傳時(shí)間: 2013-04-24
上傳用戶:tianyi223
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1