該文檔為基于MATLAB的跳頻通信系統的仿真概述資料,講解的還不錯,感興趣的可以下載看看…………………………
上傳時間: 2021-10-17
上傳用戶:
觸控彈簧 跳線座 冷壓插片 Altium封裝 AD封裝庫 2D+3D PCB封裝庫-4MBAltium Designer設計的PCB封裝庫文件,集成2D和3D封裝,可直接應用的到你的產品設計中。PCB庫封裝列表:PCB Library : 跳線座.PcbLibDate : 2020/6/9Time : 5:43:08Component Count : 48Component Name-----------------------------------------------Wire - 3mmWire - 4mmWire - 5mmWire - 6mmWire - 7mmWire - 8mmWire - 9mmWire - 10mmWire - 11mmWire - 12mmWire - 13mmWire - 14mmWire - 15mmWire - 16mmWire - 17mmWire - 18mmWire - 19mmWire - 20mmWire - 21mmWire - 22mmWire - 23mmWire - 24mmWire - 25mmWire - 26mmWire - 27mmWire - 28mmWire - 29mmWire - 30mmWire - 31mmWire - 32mmWire - 33mmWire - 34mmWire - 35mmWire - 36mmWire - 37mmWire - 38mmWire - 39mmWire - 40mmWire - 41mmWire - 42mmWire - 43mmWire - 44mmWire - 45mmWire - 46mmWire - 47mmWire - 48mmWire - 49mmWire - 50mm
標簽: Altium designer 封裝
上傳時間: 2022-05-04
上傳用戶:
跳頻通信_梅文華等 國防工業出版社 2005 357P 4.43M
標簽: 跳頻通信
上傳時間: 2022-07-05
上傳用戶:
VIP專區-嵌入式/單片機編程源碼精選合集系列(109)資源包含以下內容:1. 包括匯編和c++編寫的萬年歷.2. FIFO(先進先出隊列)通常用于數據的緩存和用于容納異步信號的頻率或相位的差異。本FIFO的實現是利用 雙口RAM 和讀寫地址產生模塊來實現的.FIFO的接口信號包括異步的寫時鐘(wr_clk)和讀.3. Analog signals are represented by 64 bit buses. They are converted to real and from real representa.4. 該文件為lpc2106 ARM7在THREDX操作系統下的啟動代碼.5. 該代碼為時鐘芯片PCF8563的控制程序.6. 此代碼位PIC單片機的PID控溫程序.7. threadx技術手冊.8. 一個關于fat32系統文件的說明,對了解fat32文件系統系統結構很有用.9. 典型的開發模型有:①瀑布模型(waterfall model);②漸增模型/演化/迭代(incremental model);③原型模型(prototype model);④螺旋模型(spiral m.10. zigbee協議中.11. 三菱FX系列PLC與PC機通過編程口通訊的地址轉換軟件,非常的使用!.12. 文章講述了類似于PDOP值的描述整周模糊度精度的指標因子。對于整周模糊度的判斷具有重要意義。.13. 講述了如何對主引導扇區進行備份和恢復.14. LED驅動電路實例。配具體的電路圖供大家參考使用.15. Pcb初級教程.16. 嵌入式內存數據庫系統eXtremeDB用戶指南.17. 對引導區的學駐病毒進行了剖析.18. LPC2146 的USB 開發.19. 非常詳細步進電機控制原理圖.20. C++ GUI Programming with Qt 4一書中的第一章源碼.21. C++ GUI Programming with Qt 4一書中的chap02源碼.22. C++ GUI Programming with Qt 4一書中的chap03源碼.23. C++ GUI Programming with Qt 4一書中的chap05源碼.24. C++ GUI Programming with Qt 4一書中的chap06源碼.25. C++ GUI Programming with Qt 4一書中的chap07源碼.26. C++ GUI Programming with Qt 4一書中的chap8源碼.27. C++ GUI Programming with Qt 4一書中的chap9源碼.28. 具有無線網路功能下載至嵌入式開發平臺上用的.o黨 driver.29. ADI DSP ADSP-BF561原裝開發板的PCB圖,非常難得! POWERPCB 5.0可以打開..30. ADI TS201 原裝系統板PCB圖, 此PCB圖是用POWERPCB 5.0畫的, 直接導入既可打開, 目前做相控陣雷達,3G 基站,WIMAX基站等均采用ADSP-TS201..31. ADI DSP BF561 系統板原理圖,只有PDF格式的,.32. 利用89C52開發的.33. PCtoLCD2002完美版 取字模軟件.34. lm317 計算工具.35. 這是一個非常不錯的12864液晶串口程序.36. 嵌入式系統開發原理、工具及過程 值得推薦.37. minigui--面向實時嵌入式系統的圖形用戶界面。此文檔介紹了miniguide體系結構。.38. 該源碼與書本配套.39. 《EVC高級編程及其應用開發》一書的全部源代碼.40. 將MATLAB窗口畫在VC的GUI上 輕松實現用MATLAB和VC畫圖.
標簽: 網絡通信協議
上傳時間: 2013-06-12
上傳用戶:eeworm
TMS320 系列DSP 中斷矢量表的編寫及鏈接在DSP 編程中,若用戶用到中斷,需要編寫中斷服務程序和中斷向量表,并用鏈接命令來鏈接起來。中斷向量表是一些跳轉指令,每一個中斷源對應一條跳轉指令(C54 可選多條跳轉指令),這些跳轉指令按順序排列,跳轉指向的地址就是中斷服務程序的起始地址。
上傳時間: 2013-06-15
上傳用戶:szchen2006
在DC/DC開關電源的應用中,輸出負載端外接電容能起到濾波、抑制干擾的作用,在某些大容性負載動態跳變的設備中,要求電源輸出端有快速響應,這就要求開關電源有較強的帶容性負載的能力,并且有好的穩定性能。在開關電源的設計過程中,要充分理解并實現客戶負載使用的特殊要求,必須分析開關電源容性負載能力的兩種不同狀態要求。
上傳時間: 2013-04-24
上傳用戶:branblackson
本文介紹了一種新型金融終端(POS),其座機與手持機之間采用射頻通信方式,并在射頻通信中采用跳頻和防碰撞設計,使得座機和手持機之間的通信速率高、穩定可靠。本設計中的金融終端還具有非接觸式IC卡數據采集功能,這在設備功能上是一個巨大的創新。手持機可移動操作,方便了客戶操作,在很大程度上可以幫助商家提高服務質量,非常適用于餐廳、酒店以及娛樂場所等。 本設計中的金融終端包括手持機和座機,手持機的主要功能是采集金融信息,采集的對象可以是磁條卡,接觸式IC卡或非接觸IC卡,采集到卡的賬號和密碼等信息后以射頻的方式發送至座機,同時接收座機發送來的數據;座機收到手持機發送的金融信息后,再通過有線方式(電話網或以太網)發送給銀行主機,交易數據處理后,銀行主機將數據以有線的方式發回給座機,座機再通過無線方式發送給手持機,并打印交易憑證。文中詳細介紹了手持機和座機各功能模塊的硬件設計和功能實現方式,包括各主要芯片選型依據、所選芯片的特性、設計原理以及各相關模塊在POS中的功能。 POS的軟件設計包括硬件驅動程序(底層程序)設計和應用程序(上層應用程序)設計,底層程序跟所使用的硬件相關,是CPU控制各外圍器件實現各模塊硬件功能的程序,通常驅動程序會封裝起來,有入口參數,供上層應用調用;上層應用程序足根據產品要實現的服務功能而編寫的相關程序,上層應用程序通常需要調用底層程序。文中驅動程序主要介紹了鍵盤驅動,顯示驅動,并重點介紹了射頻通信驅動程序的設計,包括CPU如何控制射頻收發芯片、為抗干擾而采取的跳頻設計和設備問的防碰撞設計;應用程序中主要介紹了磁條卡和IC卡的處理程序。 由于本設計中的金融終端座機與手持機之間的通信速率較高,通信穩定可靠,同時還新增了非接觸卡的數據采集功能,使該設備有較大的使用范圍,從而有廣闊的市場前景。
上傳時間: 2013-06-27
上傳用戶:1234567890qqq
近年來,近距離無線傳輸技術是發展最快、最引入注目的技術,而ZigBee恰恰是填補了低速率無線通信技術的空缺,與其他標準在應用上相得益彰。它專注于近距離傳輸,成本低、同時入門檻也低,雖然其出現較晚,但目前已經得到人們越來越多的關注,成為無線技術研究的一個新熱點。 本文在詳細分析了傳統的抄表方式和無線抄表系統的發展狀況以及相關的無線數據傳輸技術的基礎上,提出了基于ZigBee技術的無線抄表系統的方案。論文在研究ZigBee組網技術的基礎上,設計了基于ZigBee開發平臺的無線嵌入式抄表系統,編寫了相應的軟件,完成了相應的調試和分析,并進行了系統的可靠性、實時性和安全性等問題分析。為了減少系統由于節點路由而造成的功耗損耗過大的問題,本文在組網應用過程中采用Tree+AODVjr的路由算法,從而保持系統能夠保持較小功耗的情況下進行數據的多跳路由,同時以ARM S3C2410為核心實現了基站設計,實現小區電表數據的集中采集,并通過GPRS/GSM模塊實現基站和抄表中心的數據傳輸和實時控制,在此基礎上,對抄表系統軟件也進行了相應的設計。 通過單點對單點、星形網絡數據傳輸實驗,取得了相應的實驗數據,對于協議的特點、系統可靠性和功耗情況有了整體把握,為今后ZigBee技術的進一步研究和應用打下了堅實基礎。 實驗結果顯示,本文提出的方案切實可行,并且采用ZigBee技術具有節約資源、操作方便、可靠性高而且易于管理等特點,基站和系統利用較為成熟的GPRS/GSM網絡技術進行通訊,既滿足了實時性要求,又降低了成本。
上傳時間: 2013-06-27
上傳用戶:kjgkadjg
集成了傳感器、嵌入式計算、網絡和無線通信四大技術而形成的ZigBee技術是一種全新的信息獲取和處理技術,能夠協作實時監測、感知和采集各種環境或監測對象的信息,并對信息進行處理,傳送到需要的用戶。ZigBee技術作為一個全新的領域,對國內外的研究者提出了大量的挑戰性課題。時鐘同步是所有分布式系統的重要組成部分,也是ZigBee技術的一項重要支撐技術,大多數ZigBee技術應用比如環境監測系統,導航系統等都需要所搜集的傳感數據具有準確時間信息,否則采集的信息就是不完整的。 本論文介紹了國內外在ZigBee技術的發展與現狀,對IEEE802.15.4/ZigBee的協議棧做了分析,對現存的幾種主要的時鐘同步算法做了研究。本太陽能航標燈同步閃課題中,為了便于太陽能給航標燈供電,需要通過休眠機制來降低功耗;為了保證ZigBee網絡中各設備協同工作,時鐘同步顯得更為重要,它為本系統中的每個航標燈提供正確的時鐘信息,不但提高系統的傳輸質量和效率,而且讓航標燈的同步閃光,在航道中起到很好的助航作用。接著,給出了系統的具體實現過程,包括各硬件模塊的設計原理、電路原理圖及主要模塊的詳細實現過程。最后,指出本文的不足及需要改進的地方。其中本文重點包括以下三個方面: 1.針對網絡拓撲結構、協議體系結構以及干擾抑制技術進行深入分析,并與其它無線通信技術進行比較及對其相互干擾進行研究。 2.對ZigBee節點時鐘同步算法工作原理做了詳細的研究,總結了這些算法的優缺點,并在對比現有的幾種時鐘同步算法的基礎上對泛洪時間同步協議多跳時鐘同步算法的改進。 3.設計了太陽能航標燈同步閃光系統,給出了硬件原理圖及軟件流程,并且在制PCB板中電磁兼容問題的解決進行了詳細描述。 結果表明,該系統穩定、可靠、高效,具有很高的實用價值。
上傳時間: 2013-04-24
上傳用戶:海陸空653
無線傳感器網絡(Wireless Sensor Networks,WSN)是由大量傳感器節點組成,這些節點部署在監測區域內通過無線通信方式,形成的一個多跳自組織的網絡。整個網絡的作用是協作地感知、采集和處理網絡覆蓋區域中監測對象的信息,并發送給觀察者,可廣泛應用于環境監測、醫療護理、軍事、商業等多個領域。 媒體訪問控制(Medium Access Control,MAC)協議處于無線傳感器網絡協議的物理層和路由層之間,用于在傳感器節點間公平有效地共享通信媒介,對傳感器網絡的性能有較大影響。與傳統無線網絡不同,提高能量效率和可擴展性是無線傳感器網絡MAC協議設計的主要目標。 本文主要闡述基于FPGA對IEEE802.15.4 MAC層功能的實現。首先介紹了無線傳感器網絡的體系結構、MAC協議的設計要求以及已有的MAC層協議,討論了無線傳感器網絡MAC層的主要要求和功能。然后詳細介紹和分析了IEEE802.15.4的MAC協議,并在此基礎上,通過NS2平臺對MAC層協議進行了仿真,研究不同網絡負荷下信道訪問機制的各個參數對吞吐量,丟包率,傳輸延時的影響,分析了隱蔽站問題、確認幀機制。 本文對MAC層中的主要功能,諸如數據收發、幀處理、信道接入方式以及幀檢驗等提出了基于FPGA的硬件解決方法。設計選用硬件描述語言VerilogHDL,在QuartusⅡ中完成模塊的綜合和布局布線,在QuartusⅡ和Modelsim中進行時序仿真驗證,最終下載到自主設計Altera公司的Cyclone開發板中。 對設計的驗證采取的是由里及外的方式,先對系統主模塊的功能進行驗證,然后下載到與CC2430開發板相連接的FPGA中對設計進行驗證測試。驗證流程是功能仿真、時序仿真和板級調試,最終通過測試,驗證了該設計的功能。測試結果表明,該模塊能滿足無線傳感器網絡低速率應用環境的需要,具有優良的擴展性能,達到了預期的設計目標。
上傳時間: 2013-06-14
上傳用戶:竺羽翎2222