無意間在網(wǎng)上找到這本書,已經(jīng)絕版了也很難找到所以放上來分享給大家,提供大家學(xué)習(xí) 本書對SCSI的介紹偏重於軟件開發(fā)方面。在介紹了SCSI的基本概念後,介紹了SCSI編程的程序化方法,並在DOS和Windows下研究了ASPI(高級SCSI編程接口),在Windows和Windows NT下研究了ASPI32的擴展,在介紹SCSI在UNIX平臺的應(yīng)用時,把重點放在了Linux平臺上
標(biāo)簽: SCSI 家 分 基本概念
上傳時間: 2014-01-07
上傳用戶:qunquan
跟類神經(jīng)網(wǎng)路有點像的東西, 不過現(xiàn)今最常拿來就是做分類也就是說,如果我有一堆已經(jīng)分好類的東西 (可是分類的依據(jù)是未知的!) ,那當(dāng)收到新的東西時, SVM 可以預(yù)測 (predict) 新的資料要分到哪一堆去。
標(biāo)簽:
上傳時間: 2014-01-18
上傳用戶:hasan2015
這份 資 安 事 件 應(yīng) 變 小抄,專給想要 調(diào)查安全事件的 網(wǎng) 管 人 員 。 記住:面對事件時, 跟著 資 安 事 件 應(yīng) 變 方 法 的流程,記下記錄不要驚慌。如果需要請立刻聯(lián)絡(luò)臺
標(biāo)簽: Windows 系統(tǒng) 流程
上傳時間: 2020-10-13
上傳用戶:
W火電機組 儀控分冊
標(biāo)簽: 火電機組 分
上傳時間: 2013-04-15
上傳用戶:eeworm
局域網(wǎng)最常見十大錯誤及解決(一)
標(biāo)簽: 局域
GBT 16915.4-2003 家用和類似用途固定電氣裝置的開關(guān) 第2部分:特殊要求 第3節(jié):延時開關(guān).doc
標(biāo)簽: 16915.4 2003 GBT
用C51編寫單片機延時函數(shù) ,測試和計算了一些已有的延時函數(shù)。
標(biāo)簽: C51 編寫 單片機
上傳時間: 2013-07-02
上傳用戶:西伯利亞狼
單片機延時計算小工具,非常實用的,希望對單片機開發(fā)的學(xué)習(xí)者有用。
標(biāo)簽: 單片機 延時計算 程序
上傳時間: 2013-05-19
現(xiàn)場可編程門陣列(FPGA)的發(fā)展已經(jīng)有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬門至上千萬門的單片F(xiàn)PGA芯片。現(xiàn)在,F(xiàn)PGA已廣泛地應(yīng)用于通信、消費類電子和車用電子類等領(lǐng)域,但國內(nèi)市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質(zhì)量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內(nèi)的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設(shè)計和模擬設(shè)計。雖然用模擬的方法實現(xiàn)的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設(shè)計難易程度以及可復(fù)用性等多方面考慮,我們更愿意采用數(shù)字的方法來實現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎(chǔ),對全數(shù)字延時鎖相環(huán)(DLL)電路進(jìn)行分析研究和設(shè)計,在此基礎(chǔ)上設(shè)計出具有自主知識產(chǎn)權(quán)的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設(shè)計、晶體管級電路設(shè)計和仿真以及最后對設(shè)計好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結(jié)構(gòu)和工作原理,設(shè)計出了符合指標(biāo)要求的全數(shù)字DLL模塊電路,為開發(fā)自我知識產(chǎn)權(quán)的FPGA奠定了堅實的基礎(chǔ)。 本文先簡要介紹FPGA及其時鐘管理技術(shù)的發(fā)展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優(yōu)劣。接著詳細(xì)論述了DLL模塊及各部分電路的工作原理和電路的設(shè)計考慮,給出了全數(shù)字DLL整體架構(gòu)設(shè)計。最后對DLL整體電路進(jìn)行整體仿真分析,驗證電路功能,得出應(yīng)用參數(shù)。在設(shè)計中,用Verilog-XL對部分電路進(jìn)行數(shù)字仿真,Spectre對進(jìn)行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設(shè)計采用TSMC0.18μmCMOS工藝庫建模,設(shè)計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達(dá)到了國外同類產(chǎn)品的相應(yīng)指標(biāo)。最后完成了輸出電路設(shè)計,可以實現(xiàn)時鐘占空比調(diào)節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。
標(biāo)簽: FPGA 全數(shù)字 延時
上傳時間: 2013-06-10
上傳用戶:yd19890720
能精確計算C語言延時程序中延時時間的小工具
標(biāo)簽: 計算 C語言 延時程序 延時
上傳時間: 2013-07-29
上傳用戶:357739060
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1