亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

網(wǎng)(wǎng)上銀行

  • 突發(fā)OFDM系統(tǒng)接收機同步算法設計及其FPGA實現(xiàn)

    目前,以互聯(lián)網(wǎng)業(yè)務為代表的網(wǎng)絡應用,正快速地向包括數(shù)據(jù)、語音、圖像的綜合寬帶多媒體方向發(fā)展,構建寬帶化、大容量、全業(yè)務、智能化的現(xiàn)代通信網(wǎng)絡已成為大勢所趨.寬帶無線接入(BWA)憑借其組網(wǎng)快速靈活、運營維護方便及成本較低等競爭優(yōu)勢,迅速成為市場熱點,各種微波、無線通信領域的先進手段和方法不斷引入,各種寬帶無線接入技術迅速涌現(xiàn).由于BWA要用于非視距傳輸,所以必須考慮無線信道的多經(jīng)效應.而OFDM技術憑借著魯棒的對抗頻率選擇性衰落能力和極高頻譜效率引起了學術界和工業(yè)界的高度重視.其基本思想是把調(diào)制在單載波上的高速串行數(shù)據(jù)流,分成多路低速的數(shù)據(jù)流,調(diào)制到多個正交載波上并行傳輸,這樣在傳輸時,雖然整個信道是頻率選擇性衰落,但是各個子信道卻是平坦衰落,有效對抗了多經(jīng)效應,同時由于各個子載波是正交的,極大提高了頻譜效率.可以預料的是,隨著通信系統(tǒng)將向基于IPv6核心網(wǎng)的全IP包的傳輸方向發(fā)展,越來越多的通信系統(tǒng)將具有"突發(fā)模式"的特征.本文關注的正是突發(fā)OFDM系統(tǒng)接收機設計和實現(xiàn).由于IEEE 802.11a無線局域網(wǎng)是OFDM技術第一次真正的應用于突發(fā)系統(tǒng),實現(xiàn)了面向IP的無線寬帶傳輸,所以基于IEEE 802.11a的突發(fā)OFDM系統(tǒng)有著重要的借鑒和研究價值,本文也正是圍繞著這個中心而展開.本文的各章節(jié)安排如下:在第一章中主要介紹OFDM的技術原理和在寬帶無線接入中的應用,同時引出本文所關注的突發(fā)OFDM接收機設計.在第二章中先介紹了相干接收和信道估計的概念,重點分析了本文所采用的WLAN信道模型和信道估計算法,然后在得到同步誤差表達式的基礎上,先用星座圖直觀的表現(xiàn)OFDM系統(tǒng)中各種同步誤差的影響,再從信噪比損失的角度對符種同步誤差進行分析.第三章是本文的重點之一,在本章中對基于IEEE 802.11a的各種同步算法包括幀檢測和符號定時、載波同步和采樣時鐘同步進行仿真和比較,并針對適合FPGA實現(xiàn)的同步算法進行了重點的分析.第四章也是本文的重點之一,提出了整個OFDM系統(tǒng)平臺的硬件結(jié)構和基于IEEE 802.11a的接收機FPGA設計方案,然后從整體上介紹了接收機的實現(xiàn)結(jié)構,并給出了接收機各個模塊的具體設計,最后對整個系統(tǒng)調(diào)試過程和測試結(jié)果進行了分析.

    標簽: OFDM FPGA 接收機

    上傳時間: 2013-04-24

    上傳用戶:zhoujunzhen

  • 相關協(xié)議的FPGA和網(wǎng)絡處理器上的實現(xiàn)

    由于集成電路產(chǎn)業(yè)在中國的飛速發(fā)展,FPGA設計技術,作為一種靈活性很強的芯片設計技術,在國內(nèi)得到廣泛的應用.由于芯片的可升級性和開發(fā)自主知識產(chǎn)權芯片的必要性,在北京郵電大學寬帶通信網(wǎng)絡實驗室開發(fā)的三層以太網(wǎng)交換機項目中,以太網(wǎng)口和ATM口之間的數(shù)據(jù)通道的實現(xiàn)上采用了FPGA設計方法.該文主要集中在ATM口之間的數(shù)據(jù)通道的HEC頭校驗的FPGA實現(xiàn).并完成了硬件設計、配置、硬件測試聯(lián)調(diào)工作以及論文撰寫工作.硬件的設計和開發(fā)基于Protel99和Tornado/VxWorks,軟件的設計和開發(fā)采用了標準的VHDL語言,開發(fā)環(huán)境是WINDOWS,開發(fā)工具是Xilinx公司的iSE4.1i集成開發(fā)環(huán)境.隨著網(wǎng)絡設備的發(fā)展,位于網(wǎng)絡邊緣的設備將會變得更加靈巧,更加迎合網(wǎng)絡發(fā)展的需要,在網(wǎng)絡設備上越來越多地引入了網(wǎng)絡處理器.我們實驗室和Intel建立了聯(lián)合實驗室,在此基礎上,我們要把網(wǎng)絡處理器評估板硬件上,運行軟件,使其成為路由器,首先要加載的就是網(wǎng)絡路由協(xié)議.由于Linux的開放源代碼,所以我們決定采用Linux做嵌入式系統(tǒng),在上面運行zebra的路由協(xié)議.Zebra是linux上面的開放源代碼的路由軟件.

    標簽: FPGA 協(xié)議 網(wǎng)絡處理器

    上傳時間: 2013-07-08

    上傳用戶:yhm_all

  • 基于DSP和FPGA的開放式運動控制平臺研究及其應用

    該文主要介紹基于DSP(TMS320LF2407A)和CPLD(MAX3128A)伺服運動控制平臺的設計.文中在討論了永磁同步電機的控制策略的基礎上提出了針對表面式永磁同步伺服電機的i=0的矢量控制,介紹了通過光電碼盤確定永磁同步電機轉(zhuǎn)子磁極位置的方法,以及SVPWM的原理和特性及其數(shù)字實現(xiàn)方法.詳細闡述由TMS320LF2407A和MAX3128A構建的傳動控制系統(tǒng)平臺.以上述平臺為基礎,設計了一個基于矢量控制的三環(huán)永磁同步伺服系統(tǒng),為解決典Ⅱ系統(tǒng)超調(diào)和抗擾性的矛盾,將IP調(diào)節(jié)器引入系統(tǒng).通過試驗證明IP調(diào)節(jié)器在不影響系統(tǒng)抗擾性和穩(wěn)態(tài)精度的前提下,大大降低了電流的超調(diào).工程實踐證明了設計的正確性.為了滿足用戶對系統(tǒng)方便操作和監(jiān)視的要求,實現(xiàn)參數(shù)在線修改以及故障綜合,并滿足一定可視性,提出并設計了基于RS232的串行通訊程序,包括兩部分:PC機的監(jiān)控系統(tǒng)和數(shù)字操作器.文中詳細分析了設計數(shù)字操作器的硬件模塊及框圖和軟件流程,實際應用表明數(shù)字操作器方便了用戶對系統(tǒng)的操縱和監(jiān)視,已在實際工程中得到應用.

    標簽: FPGA DSP 開放式 運動控制平臺

    上傳時間: 2013-04-24

    上傳用戶:ainimao

  • 二維離散小波變換的FPGA實現(xiàn)

    小波變換是一種新興的理論,是數(shù)學發(fā)展史上的重要成果。它無論對數(shù)學還是對工程應用都產(chǎn)生了深遠的影響。最新的靜態(tài)圖像壓縮標準JPEG2000就以離散小波變換(DWT)作為核心變換算法。 本文首先較為詳細地分析了小波變換的理論基礎,對多分辨率分析、Mallat算法和提升算法做了介紹。然后分析了JPEG2000所采用的小波濾波器,并引入了一個新的LS97小波。該小波系數(shù)簡單、易于硬件實現(xiàn),并且與CDF97小波有很好的兼容性,可作為CDF97小波的替代者。使用Matlab對CDF97小波和LS97小波的兼容性做仿真測試,結(jié)果表明這兩個小波具有幾乎相同的性能。在確定所用的小波后,本文設計了二維離散小波變換的硬件結(jié)構。設計過程中對標準二維小波變換做了優(yōu)化,即將行變換和列變換的歸一化步驟合并計算,這樣可以減少兩次乘法操作。另外還使用移位加代替乘法,提取移位加中的公共算子等方式來優(yōu)化設計。對于邊界數(shù)據(jù)的處理,本文采用了嵌入式對稱延拓技術,不需要額外的緩存,節(jié)約了硬件資源。為提高硬件利用率,本文將LeGall53小波變換和LS97小波變換統(tǒng)一起來,只要一個控制信號就可實現(xiàn)兩者之間的轉(zhuǎn)換。本文所提出的結(jié)構采用基于行的變換方式,只需要六行中間數(shù)據(jù)即可完成全部行數(shù)據(jù)的小波變換。采用流水線技術提高了整個設計的運行速度。最后也給出了二維離散小波反變換的實現(xiàn)結(jié)構。 在完成硬件結(jié)構設計的基礎上,使用Verilog硬件描述語言對整個設計進行了完全可綜合的RTL級描述,采用同步設計,提高了可靠性。在Xilinx公司的FPGA開發(fā)軟件ISE6.3i中對正反小波變換做了仿真和實現(xiàn),結(jié)果表明,本設計能高速高精度地完成正反可逆和不可逆小波變換,可以滿足各種實時性要求。

    標簽: FPGA 二維 離散小 波變換

    上傳時間: 2013-07-25

    上傳用戶:sn2080395

  • 溫控系統(tǒng)中VB實現(xiàn)的PC機與單片機串行通迅

    本文詳述了使用VB和C51實現(xiàn)PC機和單片機串行通信的開發(fā)方法,并簡要地介紹了VB通訊控件及其使用方法,給出了調(diào)試程序。關鍵詞:Visual Basic 單片機串行通信Abstract

    標簽: 溫控系統(tǒng) PC機與單片機 串行

    上傳時間: 2013-05-24

    上傳用戶:米卡

  • 基于ARM的嵌入式多串口網(wǎng)絡服務器的設計與實現(xiàn)

    隨著電子設備的迅猛發(fā)展,“讓全部設備接入網(wǎng)絡”已經(jīng)成為一種發(fā)展趨勢。通過嵌入式串口服務器,可以讓現(xiàn)有的串行設備擁有聯(lián)網(wǎng)功能,避免了投資大量人力、物力,有利于對傳統(tǒng)串行設備進行更換或者升級。 本文設計的串口服務器采用嵌入式處理器和Linux操作系統(tǒng),把現(xiàn)有的基于串行接口的數(shù)據(jù)轉(zhuǎn)化成以太網(wǎng)數(shù)據(jù),然后進行數(shù)據(jù)存取,將傳統(tǒng)的串行數(shù)據(jù)送往網(wǎng)絡。 論文主要研究了以下內(nèi)容: 第一,在研究串口服務器網(wǎng)關工作機理的基礎上,分析高性能串口網(wǎng)絡服務器的功能需求。 第二,基于AT91ARM9200微處理器及LXT971ALE網(wǎng)絡接口芯片等構建嵌入式系統(tǒng),完成RS232-TCP/IP轉(zhuǎn)換網(wǎng)關的軟硬件設計,實現(xiàn)最多32路串行終端同時接入以太網(wǎng)的高性能串口服務器。 第三,在RH Linux 9.0為ARM處理器提供的交叉開發(fā)工具下移植Linux,為嵌入式串口服務器設計服務器端與客戶端工作模式,同時設計實現(xiàn)系統(tǒng)參數(shù)的在線配置功能。 第四,在客戶端和服務器端分別設計串口服務器的基本API函數(shù),為系統(tǒng)二次開發(fā)打下良好的基礎。

    標簽: ARM 嵌入式 多串口 網(wǎng)絡服務器

    上傳時間: 2013-04-24

    上傳用戶:mqien

  • 單片機與三菱PLC無協(xié)議串行通訊的實現(xiàn)

    介紹了三菱FX2N 系列PLC 在串行通訊技術中使用無協(xié)議數(shù)據(jù)傳輸?shù)闹噶罡袷剑约皢纹瑱C與其通訊的軟硬件實現(xiàn)方法。關鍵詞:PLC RS485 接口 無協(xié)議數(shù)據(jù)傳輸 打碼機控制器

    標簽: PLC 單片機 三菱 協(xié)議

    上傳時間: 2013-05-20

    上傳用戶:浮塵6666

  • 使用混合信號示波器調(diào)試串行總線系統(tǒng)應用指南

    這篇應用指南的目標讀者是數(shù)字 系統(tǒng)設計師,他們在研發(fā)過程中會用 到模擬和數(shù)字元器件,包括采用串行 總線的微控制器和DSP系統(tǒng)。本文討 論調(diào)試串行總線設計所面臨的挑戰(zhàn)和 新的解決方案,這些串行總線包括控 制器局域網(wǎng) (CAN)、集成電路間總線 (I2C)、串行外設接口 (SPI) 或通用串行 總線 (USB)。

    標簽: 混合信號示波器 串行 總線系統(tǒng) 應用指南

    上傳時間: 2013-06-15

    上傳用戶:user08x

  • 基于FPGA的8位增強型CPU設計與驗證

    隨著信息技術的發(fā)展,系統(tǒng)級芯片SoC(System on a Chip)成為集成電路發(fā)展的主流。SoC技術以其成本低、功耗小、集成度高的優(yōu)勢正廣泛地應用于嵌入式系統(tǒng)中。通過對8位增強型CPU內(nèi)核的研究及其在FPGA(Field Programmable Gate Arrav)上的實現(xiàn),對SoC設計作了初步研究。 在對Intel MCS-8051的匯編指令集進行了深入地分析的基礎上,按照至頂向下的模塊化的高層次設計流程,對8位CPU進行了頂層功能和結(jié)構的定義與劃分,并逐步細化了各個層次的模塊設計,建立了具有CPU及定時器,中斷,串行等外部接口的模型。 利用5種尋址方式完成了8位CPU的數(shù)據(jù)通路的設計規(guī)劃。利用有限狀態(tài)機及微程序的思想完成了控制通路的各個層次模塊的設計規(guī)劃。利用組合電路與時序電路相結(jié)合的思想完成了定時器,中斷以及串行接口的規(guī)劃。采用邊沿觸發(fā)使得一個機器周期對應一個時鐘周期,執(zhí)行效率提高。使用硬件描述語言實現(xiàn)了各個模塊的設計。借助EDA工具ISE集成開發(fā)環(huán)境完成了各個模塊的編程、調(diào)試和面向FPGA的布局布線;在Synplify pro綜合工具中完成了綜合;使用Modelsim SE仿真工具對其進行了完整的功能仿真和時序仿真。 設計了一個通用的擴展接口控制器對原有的8位處理器進行擴展,加入高速DI,DO以及SPI接口,增強了8位處理器的功能,可以用于現(xiàn)有單片機進行升級和擴展。 本設計的CPU全面兼容MCS-51匯編指令集全部的111條指令,在時鐘頻率和指令的執(zhí)行效率指標上均優(yōu)于傳統(tǒng)的MCS-51內(nèi)核。本設計以硬件描述語言代碼形式存在可與任何綜合庫、工藝庫以及FPGA結(jié)合開發(fā)出用戶需要的固核和硬核,可讀性好,易于擴展使用,易于升級,比較有實用價值。本設計通過FPGA驗證。

    標簽: FPGA CPU 8位 增強型

    上傳時間: 2013-04-24

    上傳用戶:jlyaccounts

  • 51單片機的串行口擴展方法

    在以單片機為核心的多級分布式系統(tǒng)中,常常需要擴展單片機的串行通信口,本文分別介紹了基于SP2538 專用串行口擴展芯片及Intel8251 的兩種串行口擴展方法,并給出了實際的硬件電路原理及相應的通信

    標簽: 51單片機 串行口 擴展方法

    上傳時間: 2013-08-01

    上傳用戶:15679277906

主站蜘蛛池模板: 淄博市| 南川市| 富宁县| 长宁区| 灵石县| 锦屏县| 翁牛特旗| 昭觉县| 武安市| 隆尧县| 乌审旗| 巫溪县| 全南县| 孝昌县| 济源市| 翼城县| 灌云县| 凌海市| 溧水县| 南江县| 江川县| 桐梓县| 沙田区| 平舆县| 北海市| 敦化市| 云浮市| 雅江县| 金华市| 平潭县| 兴化市| 呈贡县| 科尔| 偃师市| 南陵县| 阳新县| 安义县| 灵川县| 江门市| 双城市| 石首市|