射頻功率放大器存在于各種現(xiàn)代無(wú)線通信系統(tǒng)的末端,所以射頻功率放大器性能的優(yōu)劣直接影響到整個(gè)通信系統(tǒng)的性能指標(biāo)。如何在兼顧效率的前提下提高功放的線性度是近年來(lái)國(guó)內(nèi)外的研究熱點(diǎn),在射頻功率放大器的設(shè)計(jì)過(guò)程中這是非常重要的問(wèn)題。 作為發(fā)射機(jī)末端的重要模塊,射頻功率放大器的主要任務(wù)是給負(fù)載天線提供一定功率的發(fā)射信號(hào),因此射頻功率放大器一般都工作在大信號(hào)條件下。所以設(shè)計(jì)射頻功率放大器時(shí),器件的選型和設(shè)計(jì)方式都和一般的小信號(hào)放大器不同,尤其在寬帶射頻功率放大器的設(shè)計(jì)過(guò)程中,由于工作頻帶很寬,且要綜合考慮線性度和效率問(wèn)題,所以射頻功率放大器的設(shè)計(jì)難度很大。 本文設(shè)計(jì)了一個(gè)工作頻帶為30-108MHz,增益為25dB的寬帶射頻功率放大器。由于工作頻帶較寬,輸出功率較大,線性度要求高;所以在實(shí)際的過(guò)程中采用了寬帶匹配,功率回退等技術(shù)來(lái)達(dá)到最終的設(shè)計(jì)目標(biāo)。 本文首先介紹了關(guān)于射頻功率放大器的一些基礎(chǔ)理論,包括器件在射頻段的工作模型,使用傳輸線變壓器實(shí)現(xiàn)阻抗變換的基本原理,S參數(shù)等,這些是設(shè)計(jì)射頻功率放大器的基本理論依據(jù)。然后本文描述了射頻功率放大器非線性失真產(chǎn)生的原因,在此基礎(chǔ)上介紹了幾種線性化技術(shù)并做出比較。然后本文介紹了射頻功率放大器的主要技術(shù)指標(biāo)并提出一種具體的設(shè)計(jì)方案,最后利用ADS軟件對(duì)設(shè)計(jì)方案進(jìn)行了仿真。仿真過(guò)程包括兩個(gè)步驟,首先是進(jìn)行直流仿真來(lái)確定功放管的靜態(tài)工作點(diǎn),然后進(jìn)行功率增益即S21的仿真并達(dá)到設(shè)計(jì)要求。
上傳時(shí)間: 2013-07-28
上傳用戶:gtf1207
嵌入式圖像采集系統(tǒng)具有體積小、成本低、穩(wěn)定性高等優(yōu)點(diǎn),在遠(yuǎn)程監(jiān)控、可視電話、計(jì)算機(jī)視覺(jué)、網(wǎng)絡(luò)會(huì)議等領(lǐng)域應(yīng)用廣泛。為克服傳統(tǒng)基于單片機(jī)的圖像采集系統(tǒng)的種種不足,本文提出了一種新的解決方案,利用高速的ARM9嵌入式微處理器S3C2410A為硬件核心,搭配USB攝像頭,結(jié)合Linux構(gòu)建了一套嵌入式的圖像采集系統(tǒng)。USB攝像頭有著容易購(gòu)買、性價(jià)比高等優(yōu)點(diǎn),但長(zhǎng)期以來(lái)將其直接應(yīng)用于嵌入式系統(tǒng)卻很困難。隨著ARM微處理器的廣泛應(yīng)用,嵌入式系統(tǒng)的性能得到了極大的提升。人們逐漸將操作系統(tǒng)引入其中,方便系統(tǒng)的管理和簡(jiǎn)化應(yīng)用程序的開發(fā)。Linux是一個(gè)免費(fèi)開源的優(yōu)秀操作系統(tǒng),將其移植到嵌入式系統(tǒng)中能夠?qū)ο到y(tǒng)進(jìn)行高效地管理、極大地方便應(yīng)用程序的開發(fā)。嵌入式的Linux操作系統(tǒng)繼承了Linux的優(yōu)良特性,還有著節(jié)約資源,實(shí)時(shí)性強(qiáng)等優(yōu)點(diǎn)。在本方案中以嵌入式Linux操作系統(tǒng)為基礎(chǔ),借助其對(duì)USB、網(wǎng)絡(luò)等的強(qiáng)大支持能力來(lái)構(gòu)建高度靈活的圖像采集系統(tǒng)。通過(guò)利用Linux操作系統(tǒng)內(nèi)建的video4Linux對(duì)攝像頭進(jìn)行編程,實(shí)現(xiàn)了將USB攝像頭采集到的視頻數(shù)據(jù)進(jìn)行顯示和存為圖片的功能。本文中具體講述了嵌入式的軟硬件平臺(tái)的構(gòu)建,USB攝像頭的驅(qū)動(dòng)開發(fā),圖像采集應(yīng)用程序的實(shí)現(xiàn)等。本文提出的嵌入式圖像采集方案適用于市面上絕大多數(shù)流行的USB攝像頭,還能把得到的圖像通過(guò)以太網(wǎng)傳輸以實(shí)現(xiàn)遠(yuǎn)程的監(jiān)控。這套方案利用應(yīng)用程序編程接口video4linux所提供的數(shù)據(jù)結(jié)構(gòu)、應(yīng)用函數(shù)等,實(shí)現(xiàn)了在Linux環(huán)境下采集USB攝像頭圖像數(shù)據(jù)的功能,并運(yùn)用嵌入式的GUI開發(fā)工具Qt/Embedded來(lái)編寫最終的應(yīng)用程序?qū)崿F(xiàn)了美觀的用戶界面。充分運(yùn)用Linux操作系統(tǒng)和其工具的強(qiáng)大功能來(lái)實(shí)現(xiàn)圖像采集, 對(duì)基于Linux內(nèi)核的后續(xù)圖像應(yīng)用開發(fā)具有實(shí)用意義。本系統(tǒng)完全基于開放的平臺(tái)和模塊化的實(shí)現(xiàn)方法,具有良好的可移植性,可方便地進(jìn)行各種擴(kuò)展。這種方案所實(shí)現(xiàn)的圖像采集系統(tǒng)成本低,靈活性高,性能好,是一種優(yōu)良的解決方案。本文詳細(xì)介紹了這種基于Linux系統(tǒng)和S3C2410A平臺(tái)的嵌入式圖像采集系統(tǒng)。關(guān)鍵詞:嵌入式,ARM,USB,圖像采集,Linux
上傳時(shí)間: 2013-06-05
上傳用戶:bangbangbang
輕型高壓直流輸電系統(tǒng)在解決交流系統(tǒng)非同步互聯(lián)、向偏遠(yuǎn)地區(qū)的無(wú)源負(fù)荷供電、滿足保護(hù)環(huán)境要求等方面具有很大的優(yōu)勢(shì)。在傳統(tǒng)的基于兩電平或三電平電壓源型換流器的輕型高壓直流輸電系統(tǒng)中,換流器交流側(cè)需要使用體積龐大和笨重的濾波裝置,橋臂的高電壓需要功率開關(guān)器件直接串聯(lián)來(lái)實(shí)現(xiàn)等,增大了換流站的占地空間,降低了換流器的工作效率。 本文針對(duì)傳統(tǒng)輕型高壓直流輸電系統(tǒng)所存在的缺點(diǎn),采用一種新的模塊化多電平換流器作為輕型高壓直流輸電系統(tǒng)的換流器。分析了模塊化多電平換流器的工作原理,并提出將其應(yīng)用于輕型高壓直流輸電系統(tǒng)的調(diào)制算法和控制策略。最后對(duì)控制系統(tǒng)的具體實(shí)現(xiàn)方案進(jìn)行一定的探討。通過(guò)仿真驗(yàn)證所提出的調(diào)制算法和控制策略的正確性。具體說(shuō)來(lái),全文的主要工作體現(xiàn)在以下幾個(gè)方面: 1、詳細(xì)講述模塊化多電平換流器的拓?fù)浣Y(jié)構(gòu)、子模塊的具體實(shí)現(xiàn)形式及工作原理,并提出適合該換流器的調(diào)制算法。 2、詳細(xì)介紹組成輕型高壓直流輸電系統(tǒng)的電壓源型換流器的工作原理,分析電壓源型換流器的間接電流和直接電流控制策略。 3、對(duì)基于模塊化多電平換流器的輕型高壓直流輸電系統(tǒng)進(jìn)行仿真,驗(yàn)證所提出控制策略的正確性。 4、探討解決模塊化多電平換流器子模塊直流側(cè)電容電壓的均衡問(wèn)題,提出一種較為簡(jiǎn)單有效的控制方法。 5、提出基于模塊化多電平換流器結(jié)構(gòu)的輕型高壓直流輸電控制系統(tǒng)的實(shí)現(xiàn)方法,并重點(diǎn)講述子模塊的數(shù)字邏輯電路的實(shí)現(xiàn)方法。
上傳時(shí)間: 2013-04-24
上傳用戶:huangzr5
隨著用戶對(duì)供電質(zhì)量要求的進(jìn)一步提高,模塊化UPS 并聯(lián)系統(tǒng)獲得了越來(lái)越廣泛的應(yīng)用。本文以模塊化UPS為研究對(duì)象,根據(jù)電路結(jié)構(gòu),將其分為直流部分模塊化和交流部分模塊化分別進(jìn)行討論。整流環(huán)節(jié)對(duì)Boost-PFC 電路進(jìn)行并聯(lián)控制,實(shí)現(xiàn)直流部分的模塊化;逆變環(huán)節(jié)在瞬時(shí)電壓PID 控制的基礎(chǔ)上,引入了瞬時(shí)均流的并聯(lián)控制策略,實(shí)現(xiàn)交流部分的模塊化。 介紹了有源功率因數(shù)校正技術(shù)的基本原理和控制思路,分析了單管雙Boost-PFC電路的工作過(guò)程,并將其簡(jiǎn)化等效成常規(guī)的Boost 電路進(jìn)行分析和控制。根據(jù)控制系統(tǒng)的結(jié)構(gòu),分別對(duì)電流控制環(huán)和電壓控制環(huán)進(jìn)行了分析,得出了電感電流主要受電流指令的影響,而輸入輸出電壓差的影響則相對(duì)比較小;輸出電壓主要受參考給定指令電壓、緩啟給定指令電壓以及輸出電流等因素的影響。根據(jù)電流環(huán)和電壓環(huán)的解析表達(dá)式,給出了并聯(lián)控制的方法及原理。 對(duì)單相電路、三相電路以及多模塊并聯(lián)電路分別進(jìn)行了仿真驗(yàn)證,對(duì)多模塊的并聯(lián)系統(tǒng)進(jìn)行了實(shí)驗(yàn)驗(yàn)證。建立了單相逆變器的數(shù)學(xué)模型,并加入PID 控制器,得到了輸出電壓的解析表達(dá)式,得出逆變器輸出電壓與參考給定電壓和輸出電流有關(guān)。利用極點(diǎn)配置的方法得到了模擬域PID 控制器參數(shù)的計(jì)算公式,并采用后向差分法,將其轉(zhuǎn)換到數(shù)字域,得到了數(shù)字PID 控制器參數(shù)與模擬域參數(shù)的換算關(guān)系。通過(guò)實(shí)驗(yàn)測(cè)試和曲線擬合的辦法,得到了實(shí)際逆變器的電路參數(shù)。通過(guò)對(duì)所設(shè)計(jì)的數(shù)字PID 控制器進(jìn)行仿真和實(shí)驗(yàn),驗(yàn)證了理論分析和計(jì)算。建立了PID 電壓閉環(huán)的多逆變器并聯(lián)系統(tǒng)數(shù)學(xué)模型,分析得出并聯(lián)系統(tǒng)的輸出電壓主要由系統(tǒng)中各模塊的平均給定電壓決定,同時(shí)也受較高次的輸出諧波電流影響,受輸出基波電流影響相對(duì)較小;環(huán)流主要受模塊的給定電壓與系統(tǒng)平均給定電壓的偏差影響。針對(duì)環(huán)流產(chǎn)生的原因,提出了一種瞬時(shí)均流控制策略來(lái)減小系統(tǒng)環(huán)流對(duì)給定電壓偏差的增益,從而達(dá)到瞬時(shí)均流的目的。 對(duì)兩逆變模塊并聯(lián)的系統(tǒng)在各種工況下進(jìn)行了仿真和實(shí)驗(yàn),驗(yàn)證了理論分析的正確性和這種瞬時(shí)均流控制策略的可行性。
上傳時(shí)間: 2013-04-24
上傳用戶:ggwz258
西門子模擬器 仿真軟件 中文漢化版 s7-200
上傳時(shí)間: 2013-04-24
上傳用戶:yph853211
書名:數(shù)字邏輯電路的ASIC設(shè)計(jì)/實(shí)用電子電路設(shè)計(jì)叢書 作者:(日)小林芳直 著,蔣民 譯,趙寶瑛 校 出版社:科學(xué)出版社 原價(jià):30.00 出版日期:2004-9-1 ISBN:9787030133960 字?jǐn)?shù):348000 頁(yè)數(shù):293 印次: 版次:1 紙張:膠版紙 開本: 商品標(biāo)識(shí):8901735 編輯推薦 -------------------------------------------------------------------------------- 內(nèi)容提要 -------------------------------------------------------------------------------- 本書是“實(shí)用電子電路設(shè)計(jì)叢書”之一。本書以實(shí)現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計(jì)為目標(biāo),以完全同步式電路為基礎(chǔ),從技術(shù)實(shí)現(xiàn)的角度介紹ASIC邏輯電路設(shè)計(jì)技術(shù)。內(nèi)容包括:邏輯門電路、邏輯壓縮、組合電路、Johnson計(jì)數(shù)器、定序器設(shè)計(jì)及應(yīng)用等,并介紹了實(shí)現(xiàn)最佳設(shè)計(jì)的各種工程設(shè)計(jì)方法。 本書可供信息工程、電子工程、微電子技術(shù)、計(jì)算技術(shù)、控制工程等領(lǐng)域的高等院校師生及工程技術(shù)人員、研制開發(fā)人員學(xué)習(xí)參考。 目錄 -------------------------------------------------------------------------------- 第1章 ASIC=同步式設(shè)計(jì)=更高可靠性設(shè)計(jì)方法的實(shí)現(xiàn) 1.1 面向高性能系統(tǒng)的設(shè)計(jì) 1.2 同步電路的不足 1.3 同步電路設(shè)計(jì) 1.4 ASIC機(jī)能設(shè)計(jì)方法有待思考的地方 第2章 邏輯門電路詳解 2.1 邏輯門電路的最基本的知識(shí) 2.2 加法電路及其構(gòu)成方法 2.3 其他輸入信號(hào)為3位的邏輯單元 2.4 復(fù)合邏輯門電路的調(diào)整 第3章 邏輯壓縮與奎恩·麥克拉斯基法 3.1 除去玻色項(xiàng)的方法 3.2 奎恩·麥克拉斯基法 第4章 組合電路設(shè)計(jì) 4.1 選擇器、解碼器、編碼器 4.2 比較和運(yùn)算電路的設(shè)計(jì) 第5章 計(jì)數(shù)器電路的設(shè)計(jì) 5.1 計(jì)數(shù)器設(shè)計(jì)的基礎(chǔ) 5.2 各種各樣的計(jì)數(shù)器設(shè)計(jì) 5.3 LFSR(M系列發(fā)生器)的設(shè)計(jì) 第6章 江遜計(jì)數(shù)器 6.1 設(shè)計(jì)高可靠性的江遜計(jì)數(shù)器 6.2 沖刷順序的組成 第7章 定序器設(shè)計(jì) 7.1 定序器電路設(shè)計(jì)的基礎(chǔ)知識(shí) 7.2 把江遜計(jì)數(shù)器制作成狀態(tài)機(jī) 7.3 一比特?zé)嵛粻顟B(tài)機(jī)與江遜狀態(tài)機(jī) 7.4 跳躍動(dòng)作的設(shè)計(jì) 第8章 定序器的高可靠化技術(shù) 8.1 高可靠性定序器概述 8.2 關(guān)注高可靠性江遜狀態(tài)機(jī) 第9章 定序器的應(yīng)用設(shè)計(jì) 9.1 軟件處理與硬件處理 9.2 自動(dòng)扶梯的設(shè)計(jì) 9.3 信號(hào)機(jī)的設(shè)計(jì) 9.4 數(shù)碼存錢箱的設(shè)計(jì) 9.5 數(shù)字鎖相環(huán)的設(shè)計(jì) 第10章 實(shí)現(xiàn)最佳設(shè)計(jì)的方法 10.1 如何杜絕運(yùn)行錯(cuò)誤的產(chǎn)生 10.2 16位乘法器的電路整定 10.3 冒泡分類器(bubble sorter)的電路設(shè)定 參考文獻(xiàn)
標(biāo)簽: ASIC 數(shù)字邏輯電路
上傳時(shí)間: 2013-06-15
上傳用戶:龍飛艇
近年來(lái),igbt功率器件在電機(jī)控制、開關(guān)電源和變流設(shè)備等領(lǐng)域的應(yīng)用已經(jīng)非常廣泛。igbt的驅(qū)動(dòng)包括專門的驅(qū)動(dòng)電路,以及過(guò)流保護(hù)電路等。本文設(shè)計(jì)參考了三菱、西門康等公司生產(chǎn)的igbt驅(qū)動(dòng)模塊,加入了接口選擇模塊、功能選擇模塊、電源模塊、功率補(bǔ)充模塊等,實(shí)現(xiàn)了整個(gè)驅(qū)動(dòng)電路的模塊化設(shè)計(jì)。單個(gè)模塊可以驅(qū)動(dòng)一個(gè)橋臂的上下兩個(gè)igbt。可以通過(guò)方波控制或者spwm控制[1]等控制方式,驅(qū)動(dòng)單相或者三相逆變器。
標(biāo)簽: IGBT 驅(qū)動(dòng)電路 模塊化設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:遠(yuǎn)遠(yuǎn)ssad
隨著圖像處理技術(shù)和投影技術(shù)的不斷發(fā)展,人們對(duì)高沉浸感的虛擬現(xiàn)實(shí)場(chǎng)景提出了更高的要求,這種虛擬顯示的場(chǎng)景往往由多通道的投影儀器同時(shí)在屏幕上投影出多幅高清晰的圖像,再把這些單獨(dú)的圖像拼接在一起組成一幅大場(chǎng)景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設(shè)計(jì)為柱面屏幕,甚至是球面屏幕。當(dāng)圖像投影在柱面屏幕的時(shí)候就會(huì)發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過(guò)程中的幾何校正和邊緣融合技術(shù)。 一個(gè)大場(chǎng)景可視化系統(tǒng)由投影機(jī)、投影屏幕、圖像融合機(jī)等主要模塊組成。在虛擬現(xiàn)實(shí)應(yīng)用系統(tǒng)中,要實(shí)現(xiàn)高臨感的多屏幕無(wú)縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運(yùn)用幾何數(shù)字變形及邊緣融合等圖像處理技術(shù),實(shí)現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關(guān)鍵設(shè)備在于圖像融合機(jī),它實(shí)時(shí)采集圖形服務(wù)器,或者PC的圖像信號(hào),通過(guò)圖像處理模塊對(duì)圖像信息進(jìn)行幾何校正和邊緣融合,在處理完成后再送到顯示設(shè)備。 本課題提出了一種基于FPGA技術(shù)的圖像處理系統(tǒng)。該系統(tǒng)實(shí)現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運(yùn)算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設(shè)計(jì)的核心部分在于系統(tǒng)的控制以及數(shù)字信號(hào)的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語(yǔ)言在FPGA內(nèi)部設(shè)計(jì)了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設(shè)計(jì)了一個(gè)ARM處理器模塊,用于上電時(shí)對(duì)系統(tǒng)在圖像變化處理時(shí)所需參數(shù)進(jìn)行傳遞,并能實(shí)時(shí)從上位機(jī)更新參數(shù)。該設(shè)計(jì)在提高了系統(tǒng)性能的同時(shí)也便于系統(tǒng)擴(kuò)展。 本文首先介紹了圖像處理過(guò)程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設(shè)計(jì)方案及模塊劃分,然后圍繞FPGA的設(shè)計(jì)介紹了SDRAM控制器的設(shè)計(jì)方法,最后介紹了ARM處理器的接口及外圍電路的設(shè)計(jì)。
上傳時(shí)間: 2013-04-24
上傳用戶:ynsnjs
軟件無(wú)線電(Software Radio)具有高度靈活性、開放性,很容易實(shí)現(xiàn)與現(xiàn)有和未來(lái)多種電臺(tái)的兼容,能最大限度的滿足了互聯(lián)互通的要求。而基于多相濾波器組的信道化軟件無(wú)線電接收技術(shù)以其固有的全概率接收、降采樣速率以及其大幅提高運(yùn)算速率的能力越來(lái)越受到重視。本文主要研究了基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的軟件無(wú)線電信道化中頻接收技術(shù)設(shè)計(jì)與實(shí)現(xiàn)。 首先介紹了軟件無(wú)線電的基本概念以及其發(fā)展?fàn)顩r,深入討論了軟件無(wú)線電的基本理論,主要介紹了設(shè)計(jì)中所用到的帶通采樣技術(shù)、信號(hào)的抽取技術(shù)與多相濾波技術(shù)。 然后簡(jiǎn)要介紹了信道化中頻接收機(jī)的射頻(Radio Frequency,RF)前端接收技術(shù),設(shè)置寬中頻超外差接收機(jī)射頻前端的設(shè)計(jì)指標(biāo),給出了改進(jìn)的實(shí)信號(hào)濾波器組低通型實(shí)現(xiàn)結(jié)構(gòu),并依此推導(dǎo)和建立了實(shí)信號(hào)多相濾波器組信道化中頻接收機(jī)的數(shù)學(xué)模型。 最后基于EP1S80開發(fā)平臺(tái)實(shí)現(xiàn)了實(shí)信號(hào)多相濾波器組信道化的中頻接收機(jī)。給出了多相濾波器、抽取運(yùn)算、FFT運(yùn)算、信道劃分以及復(fù)乘運(yùn)算的設(shè)計(jì)方案。仿真結(jié)果表明,該接收機(jī)能夠?qū)崿F(xiàn)對(duì)中頻信號(hào)的正確接收,驗(yàn)證了系統(tǒng)設(shè)計(jì)的可行性。
上傳時(shí)間: 2013-05-24
上傳用戶:wyaqy
目前,數(shù)字信號(hào)處理廣泛應(yīng)用于通信、雷達(dá)、聲納、語(yǔ)音與圖像處理等領(lǐng)域,信號(hào)處理算法理論己趨于成熟,但其具體硬件實(shí)現(xiàn)方法卻值得探討。FPGA是近年來(lái)廣泛應(yīng)用的超大規(guī)模、超高速的可編程邏輯器件,由于其具有高集成度、高速、可編程等優(yōu)點(diǎn),大大推動(dòng)了數(shù)字系統(tǒng)設(shè)計(jì)的單片化、自動(dòng)化,縮短了單片數(shù)字系統(tǒng)的設(shè)計(jì)周期、提高了設(shè)計(jì)的靈活性和可靠性,在超高速信號(hào)處理和實(shí)時(shí)測(cè)控方面有非常廣泛的應(yīng)用。本文對(duì)FPGA的數(shù)據(jù)采集與處理技術(shù)進(jìn)行研究,基于FPGA在數(shù)據(jù)采樣控制和信號(hào)處理方面的高性能和單片系統(tǒng)發(fā)展的新熱點(diǎn),把FPGA作為整個(gè)數(shù)據(jù)采集與處理系統(tǒng)的控制核心。主要研究?jī)?nèi)容如下: FPGA的單片系統(tǒng)研究。針對(duì)數(shù)據(jù)采集與處理,對(duì)FPGA進(jìn)行選型,設(shè)計(jì)了基于FPGA的單片系統(tǒng)的結(jié)構(gòu)。把整個(gè)控制系統(tǒng)分為三個(gè)部分:多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲(chǔ)控制模塊。 多通道采樣控制模塊的設(shè)計(jì)。利用4片AD7506和一片AD7862對(duì)64路模擬量進(jìn)行周期采樣,分別設(shè)計(jì)了通道選擇控制模塊和A/D轉(zhuǎn)換控制模塊,并進(jìn)行了仿真,完成了基于FPGA的多通道采樣控制。 數(shù)據(jù)處理模塊的設(shè)計(jì)。FFT算法在數(shù)字信號(hào)處理中占有重要的地位,因此本文研究了FFT的硬件實(shí)現(xiàn)結(jié)構(gòu),提出了用FPGA實(shí)現(xiàn)FFT的一種設(shè)計(jì)思想,給出了總體實(shí)現(xiàn)框圖。分別設(shè)計(jì)了旋轉(zhuǎn)因子復(fù)數(shù)乘法器,碟形運(yùn)算單元,存儲(chǔ)器,控制器,并分別進(jìn)行了仿真。重點(diǎn)設(shè)計(jì)實(shí)現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計(jì)實(shí)現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運(yùn)算速度,降低了運(yùn)算復(fù)雜度。理論分析和仿真結(jié)果表明,狀態(tài)機(jī)控制器成功地對(duì)各個(gè)模塊進(jìn)行了有序、協(xié)調(diào)的控制。 存儲(chǔ)控制模塊的設(shè)計(jì)。利用閃存芯片K9K1G08UOA對(duì)采集處理后的數(shù)據(jù)進(jìn)行存儲(chǔ),設(shè)計(jì)了FPGA與閃存的硬件連接,設(shè)計(jì)了存儲(chǔ)控制模塊。 本文對(duì)FFT算法的硬件實(shí)現(xiàn)進(jìn)行了研究,結(jié)合單片系統(tǒng)的特點(diǎn),把整個(gè)系統(tǒng)分為多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲(chǔ)控制模塊進(jìn)行設(shè)計(jì)和仿真。設(shè)計(jì)采用VHDL編寫程序的源代碼。仿真測(cè)試結(jié)果表明,此FPGA單片系統(tǒng)可完成對(duì)實(shí)時(shí)信號(hào)的高速采集與處理。
標(biāo)簽: FPGA 數(shù)據(jù)采集 處理技術(shù)
上傳時(shí)間: 2013-04-24
上傳用戶:362279997
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1