亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

索尼愛(ài)立信

  • TC35I西門子短信模塊開發板M3電路圖

    TC35I西門子短信模塊開發板M3

    標簽: 35I TC 35 西門子

    上傳時間: 2013-10-10

    上傳用戶:eastgan

  • 微帶天線[加]I.J.鮑爾

    微帶天線[加]I.J.鮑爾

    標簽: I.J. 微帶天線

    上傳時間: 2013-11-17

    上傳用戶:jhksyghr

  • GSM短信貓說明

    usb短信貓

    標簽: GSM 短信

    上傳時間: 2013-11-07

    上傳用戶:旭521

  • 低信噪比環境下WCDMA小區搜索的FPGA實現

    針對區域內多個小區普查的需求,對復雜環境下低信噪比WCDMA小區搜索進行了針對性改進,采用差分相干累積以及RS軟譯碼算法提高了低信噪比條件下WCDMA小區搜索性能并利用FPGA進行了工程實現,仿真計算和安捷倫E5515C的測試結果表明改進是有效的。

    標簽: WCDMA FPGA 低信噪比 環境

    上傳時間: 2013-11-18

    上傳用戶:wxqman

  • 一種彩信報警系統方案

    設計一種基于GPRS 和51 單片機的彩信報警系統。利用單片機技術、帶彩信協議GPRS 無線通信模塊、圖像捕獲和圖像壓縮編碼功能模塊,實現原理圖設計到電路板設計開發。

    標簽: 彩信報警 系統方案

    上傳時間: 2013-11-10

    上傳用戶:china97wan

  • 偽頻發射機與網絡優化

      通過發射指定頻率的信號到特定的覆蓋區,使得占用該指定頻率的無線信道信噪比(C/I)下降,對于GSM/DCS制式,要求信道信噪比為9dB才能正確解調,并使用該信道終端用戶無法正確解析該信道。如果該無線信道是被分配為某個基站/小區BCCH信道,那么覆蓋區內終端用戶無法使用該基站/小區的服務。通過偽頻系統產生特定的幅度接近的BCCH信號,使手機不能接入這個信號所在的小區。從而達到一定的網絡優化作用。

    標簽: 偽頻發射機 網絡優化

    上傳時間: 2013-10-09

    上傳用戶:cherrytree6

  • USB Anaslyst-I分析儀軟件

    USB Anaslyst-I分析儀軟件 安裝程序

    標簽: Anaslyst-I USB 分析儀 軟件

    上傳時間: 2013-10-09

    上傳用戶:qijian11056

  • USB Anaslyst-I分析儀軟件

    USB Anaslyst-I分析儀軟件 安裝程序

    標簽: Anaslyst-I USB 分析儀 軟件

    上傳時間: 2013-11-17

    上傳用戶:yczrl

  • 基于Xilinx FPGA的多分辨率頻譜分析儀設計

      頻譜分析儀的主要工作原理   接收到的中頻模擬信號經過A/D轉換為14位的數字信 號,首先對數字信號進行數字下變頻(DDC),得到I路、Q路信號,然后根據控制信號對I路、Q路信號進行抽取濾波,使用CIC抽取濾波器完成,然后在分 別對I路、Q路信號分別進行低通濾波,濾波器采用FIR濾波器和半帶濾波器相結合的方式,然后對信號進行加窗、FFT(對頻譜進行分析時進行FFT運算, 對功率譜進行分析時不進行FFT運算)、I路和Q路平方求和、求平均。最后將輸出的數據送入到DSP中進行顯示與控制的后續處理。

    標簽: Xilinx FPGA 多分辨率 頻譜分析儀

    上傳時間: 2013-11-14

    上傳用戶:leixinzhuo

  • XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接

    XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems

    標簽: XAPP FPGA Bank 520

    上傳時間: 2013-11-06

    上傳用戶:wentianyou

主站蜘蛛池模板: 夏邑县| 岢岚县| 西平县| 酒泉市| 太仆寺旗| 曲靖市| 洛南县| 东乌珠穆沁旗| 蕉岭县| 灵璧县| 巴林左旗| 莱州市| 扎囊县| 九江县| 应城市| 武夷山市| 偏关县| 新竹县| 宜黄县| 天气| 潼南县| 凌海市| 天气| 永吉县| 库车县| 贵南县| 社会| 吉水县| 金门县| 博乐市| 大城县| 射阳县| 黄浦区| 绍兴县| 桐城市| 玛纳斯县| 达拉特旗| 肃南| 宿州市| 唐山市| 灵山县|